一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Cadence PCIe 5.0技術通過PCI-SIG?認證測試

科技綠洲 ? 來源:Cadence楷登 ? 作者:Cadence楷登 ? 2022-06-23 10:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布,其面向 TSMC N7、N6 和 N5 工藝技術 PCI Express?(PCIe?) 5.0 規(guī)范的 PHY 和控制器 IP 在 4 月舉行的業(yè)界首次 PCIe 5.0 規(guī)范合規(guī)認證活動中通過了 PCI-SIG? 的認證測試。Cadence? 解決方案經(jīng)過充分測試,符合 PCIe 5.0 技術的 32GT/s 全速要求。該合規(guī)計劃為設計者提供測試程序,用以評估系統(tǒng)級芯片(SoC)設計的 PCIe 5.0 接口是否會按預期運行。

面向 PCIe 5.0 技術的 Cadence IP 包括 PHY、配套控制器和驗證 IP(VIP),主要用于高帶寬超大規(guī)模計算、網(wǎng)絡和存儲應用的系統(tǒng)級芯片設計。利用 Cadence 針對 PCIe 5.0 架構的 PHY 和控制器子系統(tǒng),客戶可以設計出功耗極低的系統(tǒng)級芯片,并加快產品上市速度。

“我們很高興看到 Cadence 面向 TSMC 先進工藝的全系列 IP 產品實現(xiàn) PCIe 5.0 協(xié)議合規(guī)性?!盩SMC 設計基礎設施管理部副總裁 Suk Lee 表示,“我們與 Cadence 的持續(xù)密切合作將幫助雙方客戶滿足嚴格的功耗和性能要求,并借助基于 TSMC 先進技術帶來的領先設計解決方案來加速芯片創(chuàng)新?!?/p>

“憑借經(jīng)過客戶驗證的最低功耗,符合 PCIe 5.0 規(guī)范的 Cadence PHY 和控制器 IP 使客戶能夠開發(fā)出極其節(jié)能的系統(tǒng)級芯片?!盋adence 公司全球副總裁兼 IP 部總經(jīng)理 Sanjive Agarwala 表示,“通過我們的多通道片上子系統(tǒng)解決方案,我們的客戶可以看到在與其目標應用相匹配的外形尺寸中實現(xiàn)了 IP 合規(guī)性。”

“面向 PCIe 5.0 規(guī)范的 Cadence PHY 和控制器測試芯片在 Xgig 訓練器和分析儀平臺上進行的合規(guī)性測試中表現(xiàn)出色,與之前進行的測試結果一致?!盫IAVI Solutions 實驗室和產品業(yè)務部高級副總裁兼總經(jīng)理 Tom Fawcett 表示,“Cadence 在高帶寬超大規(guī)模 SoC IP 方面處于領先地位,他們在 PCI-SIG 合規(guī)活動中的成功記錄表明他們對其解決方案和整個技術的持續(xù)信心?!?/p>

英特爾致力于通過開放的 PCI Express 標準進行全行業(yè)創(chuàng)新和嚴格的兼容性測試?!庇⑻貭柟炯夹g計劃總監(jiān) Jim Pappas 表示,“Cadence 最新的 PHY 和控制器 IP 展示了他們對 PCIe 5.0 性能和與我們第 12 代英特爾酷睿和第 4 代英特爾至強可擴展平臺互操作性的承諾?!?/p>

“作為 PCI-SIG 的長期成員,Cadence 為 PCIe 技術的發(fā)展作出了很大的貢獻?!盤CI-SIG 主席 Al Yanes 表示,“Cadence 積極參與該合規(guī)計劃,幫助推動 PCIe 架構的不斷普及?!?/p>

面向 PCIe 5.0 架構的 Cadence IP 支持 Cadence 的智能系統(tǒng)設計(Intelligent System Design? )策略,助力實現(xiàn)卓越的先進節(jié)點系統(tǒng)級芯片設計。面向 TSMC N7、N6 和 N5 工藝技術的 PCIe 5.0 設計套件現(xiàn)已可供授權和交付。面向 TSMC 先進工藝的 Cadence 全系列設計 IP 解決方案還包括 112G、56G、裸片到裸片(D2D)以及先進存儲器 IP 解決方案。

審核編輯:彭靜
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    460

    文章

    52529

    瀏覽量

    441329
  • 控制器
    +關注

    關注

    114

    文章

    17116

    瀏覽量

    184443
  • Cadence
    +關注

    關注

    67

    文章

    975

    瀏覽量

    144463
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    PCIe 7.0發(fā)布:16通道雙向512GB/s,擁抱光纖未來

    電子發(fā)燒友網(wǎng)報道(文 / 吳子鵬)日前,PCI-SIG 宣布正式推出 PCIe 7.0 規(guī)范。PCIe 7.0 繼續(xù)沿用自 PCIe 6.0 引入的 PAM4(四電平脈沖幅度調制)信號
    的頭像 發(fā)表于 06-13 00:07 ?6309次閱讀
    <b class='flag-5'>PCIe</b> 7.0發(fā)布:16通道雙向512GB/s,擁抱光纖未來

    PCIe 5.0市場加速滲透,PCIe 6.0研發(fā)到來

    電子發(fā)燒友網(wǎng)報道(文/黃晶晶)PCIe 5.0作為新一代高速接口標準,其帶寬大幅提升至32 GT/s,相較于PCIe 4.0翻了一番。這種高效的數(shù)據(jù)傳輸能力使得PCIe
    的頭像 發(fā)表于 01-27 00:03 ?5125次閱讀

    PCIe 4.0/5.0仍是主流!三家SSD企業(yè)搶灘高性能存儲市場,新品相繼亮相

    電子發(fā)燒友網(wǎng)報道(文/莫婷婷)PCIe標準自從2003年推出以來,在持續(xù)演進。今年, PCI 特別興趣小組(PCI-SIG)宣布正式推出 PCIe 7.0 規(guī)范,并透露已經(jīng)啟動
    的頭像 發(fā)表于 07-05 01:02 ?6224次閱讀
    <b class='flag-5'>PCIe</b> 4.0/<b class='flag-5'>5.0</b>仍是主流!三家SSD企業(yè)搶灘高性能存儲市場,新品相繼亮相

    nvme IP開發(fā)之PCIe

    類型的配置空間頭結構如表3所示。其中主要的寄存器的作用如下: (1)設備ID和供應商ID:由PCI-SIG分配,當供應商ID為16’hFFFF時表示 無效的設備; (2)狀態(tài)寄存器:保存PCIe設備
    發(fā)表于 05-18 00:48

    PCIe 7.0最終版草案發(fā)布,傳輸速率128 GT/s,PCIe 6.0加速商業(yè)化

    PCIe 7.0最終版草案發(fā)布,傳輸速率128 GT/s,PCIe 6.0加速商業(yè)化 ? 電子發(fā)燒友網(wǎng)綜合報道,近日,PCI-SIG 組織公布了 PCI Express 7.0 規(guī)范的
    發(fā)表于 03-29 00:07 ?604次閱讀

    是德科技PCIe 6.0發(fā)射機合規(guī)性測試解決方案

    隨著 PCIe 6.0 標準剛剛進入市場,PCI-SIG 組織已著手推動下一代標準——PCIe 7.0,預計將在 2025 年正式發(fā)布,持該標準的設備預計將在 2026 年問世,而大規(guī)模商用
    的頭像 發(fā)表于 03-06 11:29 ?999次閱讀
    是德科技<b class='flag-5'>PCIe</b> 6.0發(fā)射機合規(guī)性<b class='flag-5'>測試</b>解決方案

    PCIe 7.0 互連— PCIe的盡頭會是光嗎?

    伴隨大語言模型和相關訓練系統(tǒng)迅猛增長、對非結構化數(shù)據(jù)處理的需求急劇上升,市場對算力的需求也是呈指數(shù)級增加。PCIe作為計算機和服務器中使用廣泛的高速數(shù)據(jù)傳輸技術發(fā)展迅猛,今年4月份PCI-SIG已經(jīng)
    的頭像 發(fā)表于 02-10 10:03 ?479次閱讀
    <b class='flag-5'>PCIe</b> 7.0 互連— <b class='flag-5'>PCIe</b>的盡頭會是光嗎?

    pcie 4.0與pcie 5.0的區(qū)別

    per second),這意味著在x16配置下,PCIe 4.0的理論最大帶寬為64 GB/s。而PCIe 5.0則進一步提升,每通道速率達到了32 GT/s,x16配置下的理論最大帶寬
    的頭像 發(fā)表于 11-13 10:35 ?1.5w次閱讀

    是德科技PCIe 7.0測試解決方案

    伴隨大語言模型和相關訓練系統(tǒng)迅猛增長、對非結構化數(shù)據(jù)處理的需求急劇上升,市場對算力的需求也是呈指數(shù)級增加。PCIe作為計算機和服務器中使用廣泛的高速數(shù)據(jù)傳輸技術發(fā)展迅猛,今年4月份PCI-SIG已經(jīng)批準 Draft 0.5版基礎
    的頭像 發(fā)表于 11-06 13:37 ?920次閱讀

    PCIe接口的工作原理 PCIePCI的區(qū)別

    PCI Express(PCIe)是一種高速串行計算機擴展總線標準,主要用于計算機內部硬件設備之間的連接。以下是PCIe接口的工作原理的簡要概述: 串行通信 :與傳統(tǒng)的并行PCI總線不
    的頭像 發(fā)表于 11-06 09:19 ?4219次閱讀

    CC256x藍牙SIG認證應用說明

    電子發(fā)燒友網(wǎng)站提供《CC256x藍牙SIG認證應用說明.pdf》資料免費下載
    發(fā)表于 09-11 09:41 ?0次下載
    CC256x藍牙<b class='flag-5'>SIG</b><b class='flag-5'>認證</b>應用說明

    Cadence展示完整的PCIe 7.0 IP解決方案

    十多年來,CadencePCIe 技術的堅定承諾和支持,在業(yè)界有目共睹。我們深知強大 PCIe 生態(tài)系統(tǒng)的重要性,并感謝 PCI-SIG
    的頭像 發(fā)表于 08-29 09:14 ?1079次閱讀
    <b class='flag-5'>Cadence</b>展示完整的<b class='flag-5'>PCIe</b> 7.0 IP解決方案

    PCIe 5.0 SerDes 測試

    #01 PCIe Gen 5 簡介 PCIe 是用于硬盤、固態(tài)硬盤 (SSD)、圖形卡、Wi-Fi 和內部以太網(wǎng)連接的先進互連 I/O 技術PCIe 由一組快速、可擴展且可靠的 I/
    的頭像 發(fā)表于 08-16 09:33 ?2001次閱讀
    <b class='flag-5'>PCIe</b> <b class='flag-5'>5.0</b> SerDes <b class='flag-5'>測試</b>

    PCIe光傳輸?shù)膬?yōu)勢與挑戰(zhàn)

    PCIe向光傳輸接口的轉變,預示著低延遲傳輸將取得新的突破。作為PCI標準組織(PCI-SIG)的關鍵成員,新思科技不僅深度參與其中,并積極協(xié)助制定新的標準。外設組件高速互連(PCIe
    的頭像 發(fā)表于 08-12 10:37 ?1255次閱讀
    <b class='flag-5'>PCIe</b>光傳輸?shù)膬?yōu)勢與挑戰(zhàn)

    PCI CAN卡和PCIE CAN卡的區(qū)別

    PCI CAN卡和PCIe CAN卡主要在接口標準、性能、以及應用場景等方面存在不同。
    的頭像 發(fā)表于 08-02 09:36 ?1141次閱讀