一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AD9528芯片介紹及配置詳解

FPGA技術(shù)江湖 ? 來(lái)源:FPGA技術(shù)江湖 ? 作者:FPGA技術(shù)江湖 ? 2022-07-01 10:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

AD9528是ADI(亞德諾半導(dǎo)體技術(shù)有限公司,Analog Devices, Inc. 簡(jiǎn)稱ADI )出品的一款雙級(jí)PLL,集成JESD204B SYSREF發(fā)生器,可用于多器件同步。第一級(jí)鎖相環(huán)(PLL) (PLL1)通過(guò)減少系統(tǒng)時(shí)鐘的抖動(dòng),從而實(shí)現(xiàn)輸入基準(zhǔn)電壓調(diào)理。第二級(jí)PLL (PLL2)提供高頻時(shí)鐘,可實(shí)現(xiàn)來(lái)自時(shí)鐘輸出驅(qū)動(dòng)器的較低積分抖動(dòng)以及較低寬帶噪聲。外部VCXO提供PLL2所需的低噪聲基準(zhǔn)電壓,以滿足苛刻的相位噪聲和抖動(dòng)要求,實(shí)現(xiàn)可以接受的性能。片內(nèi)VCO的調(diào)諧頻率范圍為3.450 GHz至4.025 GHz。集成的SYSREF發(fā)生器輸出單次、N次或連續(xù)信號(hào),并與PLL1和PLL2輸出同步,以便對(duì)齊多個(gè)器件的時(shí)間。

AD9528產(chǎn)生最高頻率為1.25 GHz的六路輸出(輸出0至輸出3、輸出12和輸出13),以及最大頻率高達(dá)1 GHz的八路輸出。每一路輸出均可配置為直接從PLL1、PLL2或內(nèi)部SYSREF發(fā)生器輸出。14路輸出通道的每一路都包含一個(gè)帶數(shù)字相位粗調(diào)功能的分頻器,以及一個(gè)模擬微調(diào)相位延遲模塊,允許全部14路輸出具有時(shí)序?qū)R的高度靈活性。AD9528還可用作靈活的雙通道輸入緩沖器,以便實(shí)現(xiàn)14路器件時(shí)鐘和/或SYSREF信號(hào)的分配。

30b75420-f8d0-11ec-ba43-dac502259ad0.png

30e7ce3e-f8d0-11ec-ba43-dac502259ad0.png

AD9528需要配置的部分如下:

PLL1配置;

PLL2配置;

SYSREF配置;

輸出通道配置;

下面對(duì)各個(gè)配置進(jìn)行詳細(xì)說(shuō)明:

1,PLL1配置。

PLL1的內(nèi)部結(jié)構(gòu)如下:

310261ae-f8d0-11ec-ba43-dac502259ad0.png

PLL1 支持外部壓控晶體振蕩器(VCXO),外部雙路可選的參考時(shí)鐘。VCXO和參考時(shí)鐘支持LVDS和COMS兩種可選的輸入電平。兩路參考輸入和VCXO路徑上分別均有數(shù)字時(shí)鐘分頻器(Ra,Rb,N1) 。

參考時(shí)鐘輸入選擇支持引腳控制和軟件控制兩種模式,一般情況下,默認(rèn)使用軟件控制。通過(guò)寄存器0x010A的bit2來(lái)控制,bit2 = 0, 采用軟件控制模式,bit2 = 1,采用引腳控制模式。

參考時(shí)鐘和VCXO的輸入模式通過(guò)寄存器 0x0108 和 0x0109 控制,均支持 差分LVDS輸入,單端CMOS正極(P端)輸入,單端CMOS負(fù)極(N端)輸入。均有比特位來(lái)控制,詳情參考AD9528的datasheet。

兩路參考輸入和VCXO路徑上的數(shù)字時(shí)鐘分頻器分頻數(shù)均為10比特,1--1023之間的任意整數(shù)分頻。

在本教程設(shè)計(jì)中,PLL1配置如下:

參考輸入采用 B 端CMOS電平正極(P端)輸入;

參考輸入頻率為50.00MHz;

VCXO的輸入頻率為100.00MHz;

參考輸入B的時(shí)鐘分頻數(shù)為1;

VCXO的時(shí)鐘分頻數(shù)為2;

送到鑒相器(PFD)輸入端的兩個(gè)時(shí)鐘頻率均為50.00MHz,保證PLL鎖定后VCXO的輸出時(shí)鐘頻率為100.00MHz

311faeee-f8d0-11ec-ba43-dac502259ad0.png

2,PLL2配置。

PLL2的內(nèi)部結(jié)構(gòu)如下:

3146dc80-f8d0-11ec-ba43-dac502259ad0.png

PLL2的輸入?yún)⒖紩r(shí)鐘為PLL1的VCXO的輸出時(shí)鐘,PLL2內(nèi)部有內(nèi)置的VCO(壓控振蕩器)。VCO到鑒相器路徑上有兩個(gè)分頻計(jì)數(shù)器(M1,N2)。M1可配置為 3,4,5 。N2為8比特計(jì)數(shù)器,支持1-256的任意整數(shù)分頻。PLL2的內(nèi)部VCO的輸出頻率范圍為:3.45GHz -- 4.025 GHz 。

在本教程設(shè)計(jì)中,PLL2配置如下:

分頻計(jì)數(shù)器M1:4 ;

分頻計(jì)數(shù)器 N2:10 ;

保證VCO穩(wěn)定時(shí)的輸出頻率為 4.00GHz,在VCO的支持輸出頻率之內(nèi)。

315c7a72-f8d0-11ec-ba43-dac502259ad0.png

3,SYSREF 配置

SYSREF支持三種配置模式,通過(guò)寄存器0X0403的bit[7:6]來(lái)控制,分別為,bit[7:6]:

00 = 外部輸入模式。

01 = 外部輸入重采樣模式。

1x = 內(nèi)部生成模式。

(1)外部輸入模式。

該模式下,使用外部的 SYSREF_IN 作為 SYSREF 作為信號(hào)源,SYSREF_ IN 輸入可配置為差分輸入(LVDS電平)和單端輸入(CMOS電平)。此模式下,SYSREF_REQ 引腳和 0X0403 的bit0 (SPI SYSREF請(qǐng)求)為使用。

此模式下的SYSREF信號(hào)路徑如下圖所示:

317c7386-f8d0-11ec-ba43-dac502259ad0.png

(2)外部輸入重采樣模式。

該模式下,使用外部的 SYSREF_IN 作為 SYSREF 作為信號(hào)源,并通過(guò)PLL1的輸出時(shí)鐘或PLL2的輸出時(shí)鐘對(duì)SYSREF_IN信號(hào)采樣,SYSREF_ IN 輸入可配置為差分輸入(LVDS電平)和單端輸入(CMOS電平)。此模式下,SYSREF_REQ 引腳和 0X0403 的bit0 (SPI SYSREF請(qǐng)求)為使用。

此模式下的SYSREF信號(hào)路徑如下圖所示:

31bfbf6a-f8d0-11ec-ba43-dac502259ad0.png

(3)內(nèi)部生成模式。

SYSREF模式發(fā)生器( SYSREF pattern generator)生成用戶定義的SYSREF信號(hào)。模式發(fā)生器的輸入時(shí)鐘由源自VCXO_IN引腳的信號(hào)提供,或由PLL2反饋節(jié)點(diǎn)的信號(hào)提供。模式發(fā)生器包含一個(gè)固定的2分頻比,一個(gè)可編程的16位K分頻器(由寄存器0x0401和寄存器0x0400設(shè)置),以對(duì)SYSREF的脈沖寬度進(jìn)行配置。K的值介于0到65535之間,總分頻系數(shù)為2×K,是在K分頻器寄存器中編程值的兩倍。例如,如果碼型發(fā)生器的輸入時(shí)鐘為122.88 MHz,則最大SYSREF周期為131,070 / 122,880,000秒(1066μs)。模式發(fā)生器充當(dāng)計(jì)時(shí)器,無(wú)論何時(shí)發(fā)出異步SYSREF請(qǐng)求,該計(jì)時(shí)器僅發(fā)出與所有其他輸出同步的脈沖。

SYSREF模式發(fā)生器支持以下類型的SYSREF 信號(hào):N-SHOT 模式,連續(xù)(Continuous)模式,PRBS 模式,以及停止(STOP)模式。常用配置模式為N-SHOT 模式和連續(xù)(Continuous)模式兩種。

N-SHOT 模式下,在啟動(dòng)SYSREF請(qǐng)求之后,SYSREF輸出N個(gè)脈沖,然后SYSREF輸出變?yōu)檫壿嫷碗娖?,直到下一個(gè)SYSREF請(qǐng)求為止。N 可以配置為 1,2,4,6,8 。連續(xù)模式下,SYSREF請(qǐng)求啟動(dòng)后,SYSREF輸出連續(xù)輸出101010…脈沖序列,其行為類似于頻率為fIN /(2×K)的時(shí)鐘。

SYSREF請(qǐng)求支持引腳請(qǐng)求(SYSREF_REQ)和軟件請(qǐng)求(SPI SYSREF請(qǐng)求 )。請(qǐng)求模式通過(guò)寄存器0X0402 的bit7來(lái)控制。

在軟件控制模式下,SYSREF模式發(fā)生器始終對(duì)SYSREF模式發(fā)生器觸發(fā)控制位(寄存器0x402,位[6:5])電平觸發(fā)。對(duì)于電平觸發(fā)模式,當(dāng)位6 = 0時(shí),bit5用作觸發(fā)。如果啟用了N-shot模式,則將Bit 5 = 1從0設(shè)置為開始SYSREF模式序列。序列完成并輸出N個(gè)脈沖后,SYSREF模式發(fā)生器自動(dòng)清除bit5,并等待下一個(gè)SYSREF請(qǐng)求。在連續(xù)模式下,如果bit5 = 1,則模式序列繼續(xù)。清除bit5以停止序列并等待下一個(gè)SYSREF請(qǐng)求。

引腳請(qǐng)求(SYSREF_REQ)又分為電平觸發(fā)(Level Trigger)和邊緣觸發(fā)(Edge Trigger)兩種模式。

在電平觸發(fā)模式下(寄存器0x0402的位6 = 0),SYSREF模式發(fā)生器由SYSREF_REQ引腳控制。如果使能了N-shot模式,則將SYSREF_REQ引腳從0強(qiáng)制為1,以啟動(dòng)SYSREF模式序列。序列完成并輸出N個(gè)脈沖后,將SYSREF_REQ引腳強(qiáng)制為0。然后,模式生成器等待下一個(gè)SYSREF請(qǐng)求。在連續(xù)模式下,將SYSREF_REQ引腳從0強(qiáng)制為1,以啟動(dòng)SYSREF模式序列。強(qiáng)制將SYSREF_REQ引腳設(shè)置為0以停止序列。然后,模式生成器等待下一個(gè)SYSREF請(qǐng)求。

在邊沿觸發(fā)模式下,SYSREF模式發(fā)生器由SYSREF_REQ引腳上的上升沿或下降沿控制。上升或下降有效沿由寄存器0x0402的位[6:5]決定。當(dāng)位6 = 1時(shí),位5控制有效觸發(fā)沿。如果使能了N-shot模式,則SYSREF_REQ引腳的有效沿將啟動(dòng)SYSREF模式序列。序列完成并輸出N個(gè)脈沖后,碼型發(fā)生器將等待下一個(gè)SYSREF請(qǐng)求。如果在完成N個(gè)脈沖之前將SYSREF_REQ設(shè)置為0,則當(dāng)前模式序列不受影響。因此,如果新的SYSREF_REQ活動(dòng)邊沿在模式序列完成之前到達(dá),則新請(qǐng)求將丟失。在連續(xù)模式下,SYSREF_REQ活動(dòng)邊沿啟動(dòng)SYSREF模式序列。序列之后,模式生成器等待下一個(gè)SYSREF請(qǐng)求。

此模式下的SYSREF信號(hào)路徑如下圖所示:

31e05752-f8d0-11ec-ba43-dac502259ad0.png

在本教程設(shè)計(jì)中,SYSREF配置為如下模式:

內(nèi)部生成模式。

連續(xù)(Continuous)模式。

高電平觸發(fā)模式。

分頻數(shù)K = 64 。

4,輸出通道配置。

AD9528擁有14路輸出通道,各個(gè)通道的結(jié)構(gòu)如下圖所示:

31fe0b6c-f8d0-11ec-ba43-dac502259ad0.png

每個(gè)通道的輸出均有 PLL1 ,PLL2 , SYSREF 三個(gè)可選源。輸出通道可選擇如下的輸出源:

PLL2 分頻輸出。

PLL1(VCXO)輸出。

SYSREF(PLL1輸出重采樣)。

SYSREF(PLL2輸出重采樣)。

反向PLL1(VCXO)輸出。

SYSREF(反向PLL1輸出重采樣)。

各個(gè)通道的輸出電平支持 LVDS ,LVDS(boost mode),HSTL 三種模式電平。各個(gè)通道也均有模擬細(xì)延遲和數(shù)字粗延遲模塊, 用于精確控制各個(gè)通道信號(hào)的輸出延遲。同時(shí)各個(gè)通道存在8比特的分頻計(jì)數(shù)器。

在教程中,各個(gè)輸出通道配置如下:

輸出通道 用途 頻率(MHZ) 通道分頻數(shù) 備注
Out0 / / / / 未使用
Out1 / / / / 未使用
Out2 FPGA_MGT_REFCLK1 100.00 PLL2/divider 10
Out3 FPGA_MGT_REFCLK2 100.00 PLL2/divider 10
Out4 / / / / 未使用
Out5 / / / / 未使用
Out6 / / / / 未使用
Out7 ADC_SYSREF_1 0.78125 SYSREF(PLL2) /
Out8 ADC_DCLK_1 200.00 PLL2/divider 5
Out9 ADC_DCLK_2 200.00 PLL2/divider 5
Out10 ADC_SYSREF_2 0.78125 SYSREF(PLL2) /
Out11 / / / / 未使用
Out12 FPGA_SYSREF 0.78125 SYSREF(PLL2) /
Out13 FPGA_CORE_CLK 200.00 PLL2/divider 5

5,配置程序說(shuō)明

AD9528的配置采用ADI提供的一套基于裸機(jī)環(huán)境,可跨平臺(tái),高度可移植的配置代碼。下面大致說(shuō)明一下該代碼的使用流程。

(1)定義并關(guān)聯(lián)配置結(jié)構(gòu)體。

321091c4-f8d0-11ec-ba43-dac502259ad0.png

(2)配置參數(shù)以及通道參數(shù)的初始化

3228eea4-f8d0-11ec-ba43-dac502259ad0.png

(3)各個(gè)需要配置的輸出通道的參數(shù)配置。包括輸出使能,輸出模式,信號(hào)源,通道分頻數(shù)的配置。

3249798a-f8d0-11ec-ba43-dac502259ad0.png

(4)PLL1,PLL2,SYSREF配置。

32b159b0-f8d0-11ec-ba43-dac502259ad0.png

32e4595a-f8d0-11ec-ba43-dac502259ad0.png

(5)SPI以及用于復(fù)位的GPIO引腳的參數(shù)配置。

包括SPI控制器的類型,SPI控制器的ID,GPIO控制器的類型,GPIO控制器的ID,SPI的時(shí)時(shí)鐘頻率,片選編號(hào),AD9528用于復(fù)位的引腳編號(hào)等等。

330925d2-f8d0-11ec-ba43-dac502259ad0.png

(6)運(yùn)行AD9528配置函數(shù)。

運(yùn)行函數(shù)ad9528_setup() , 完成對(duì)AD9528的配置。

332909b0-f8d0-11ec-ba43-dac502259ad0.png

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    52471

    瀏覽量

    440441
  • 發(fā)生器
    +關(guān)注

    關(guān)注

    4

    文章

    1404

    瀏覽量

    62820
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    889

    瀏覽量

    136389

原文標(biāo)題:AD9528芯片介紹及配置詳解

文章出處:【微信號(hào):HXSLH1010101010,微信公眾號(hào):FPGA技術(shù)江湖】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何配置雙模式下的 BT 芯片?

    我需要以雙模式設(shè)置 CYBW20721B2 藍(lán)牙模塊。 我們現(xiàn)在使用的藍(lán)牙芯片配置為僅作為外圍設(shè)備工作。 并且我想將其配置為雙模式(BT 需要同時(shí)作為中央和外圍設(shè)備工作的應(yīng)用程序)。 您能指導(dǎo)我如何
    發(fā)表于 06-27 08:10

    第二章 開發(fā)板與芯片介紹 詳解W55MH32芯片及開發(fā)板

    本章介紹了W55MH32芯片及開發(fā)板。該芯片采用Cortex-M3內(nèi)核,主頻216MHz,集成以太網(wǎng)功能,有L和Q兩種型號(hào)。配套開發(fā)板L-EVB功能豐富、Q-EVB為最小系統(tǒng)板,均含仿真器。
    的頭像 發(fā)表于 05-26 09:19 ?375次閱讀
    第二章 開發(fā)板與<b class='flag-5'>芯片</b><b class='flag-5'>介紹</b>  <b class='flag-5'>詳解</b>W55MH32<b class='flag-5'>芯片</b>及開發(fā)板

    芯片新關(guān)稅涉及的品牌/標(biāo)簽/產(chǎn)地—詳解

    芯片新關(guān)稅涉及的品牌/標(biāo)簽/產(chǎn)地—詳解
    的頭像 發(fā)表于 04-16 17:44 ?548次閱讀
    <b class='flag-5'>芯片</b>新關(guān)稅涉及的品牌/標(biāo)簽/產(chǎn)地—<b class='flag-5'>詳解</b>

    AD9680 JESD204B接口的不穩(wěn)定會(huì)導(dǎo)致較大的電流波動(dòng),怎么解決?

    AD采集芯片為AD9680-1000,時(shí)鐘芯片AD9528。當(dāng) AD 采樣時(shí)鐘為 500MHz 時(shí),jesd204B (串行線速 = 5 Gbps) 穩(wěn)定。但是,當(dāng) AD 采樣時(shí)鐘為 800MHz
    發(fā)表于 04-15 06:43

    AD9528提供14路LVDS/HSTL輸出的JESD204B/JESD204C時(shí)鐘發(fā)生器技術(shù)手冊(cè)

    AD9528是一款雙級(jí)PLL,集成JESD204B/JESD204C SYSREF發(fā)生器,可用于多器件同步。第一級(jí)鎖相環(huán)(PLL) (PLL1)通過(guò)減少系統(tǒng)時(shí)鐘的抖動(dòng),從而實(shí)現(xiàn)輸入基準(zhǔn)電壓調(diào)理
    的頭像 發(fā)表于 04-10 10:19 ?396次閱讀
    <b class='flag-5'>AD9528</b>提供14路LVDS/HSTL輸出的JESD204B/JESD204C時(shí)鐘發(fā)生器技術(shù)手冊(cè)

    ch9120芯片資料和配置軟件

    南京沁恒電子的 ch9120芯片資料和配置軟件
    發(fā)表于 02-11 15:22 ?1次下載

    詳解Linux系統(tǒng)下IP和網(wǎng)關(guān)配置

    配置IP的目的使虛擬機(jī)可以聯(lián)網(wǎng)。
    的頭像 發(fā)表于 01-03 10:01 ?1393次閱讀
    <b class='flag-5'>詳解</b>Linux系統(tǒng)下IP和網(wǎng)關(guān)<b class='flag-5'>配置</b>

    邊緣芯片詳解

    本文介紹了什么是邊緣芯片(edge die)。 邊緣芯片(edge die)是指位于晶圓邊緣區(qū)域的芯片,由于晶圓制造過(guò)程中的掩模對(duì)準(zhǔn)誤差或晶圓切割等原因,這些
    的頭像 發(fā)表于 12-24 11:38 ?805次閱讀

    Profinet轉(zhuǎn)EtherCAT網(wǎng)關(guān)模塊配置詳解

    EtherCAT網(wǎng)關(guān)模塊解決此問(wèn)題,需導(dǎo)入GSD文件、設(shè)定IP和設(shè)備名、添加從站伺服并配置PDO參數(shù)。連接成功后,可下載配置信息至網(wǎng)關(guān)設(shè)備,實(shí)現(xiàn)全面數(shù)據(jù)交互。
    發(fā)表于 12-03 13:37 ?0次下載

    nginx負(fù)載均衡配置介紹

    目錄 nginx負(fù)載均衡 nginx負(fù)載均衡介紹 反向代理與負(fù)載均衡 nginx負(fù)載均衡配置 Keepalived高可用nginx負(fù)載均衡器 修改Web服務(wù)器的默認(rèn)主頁(yè) 開啟nginx負(fù)載均衡和反向
    的頭像 發(fā)表于 11-10 13:39 ?746次閱讀
    nginx負(fù)載均衡<b class='flag-5'>配置</b><b class='flag-5'>介紹</b>

    3D堆疊像素探測(cè)器芯片技術(shù)詳解(72頁(yè)P(yáng)PT)

    3D堆疊像素探測(cè)器芯片技術(shù)詳解
    的頭像 發(fā)表于 11-01 11:08 ?3287次閱讀
    3D堆疊像素探測(cè)器<b class='flag-5'>芯片</b>技術(shù)<b class='flag-5'>詳解</b>(72頁(yè)P(yáng)PT)

    固化FPGA配置芯片的方式

    每次在系統(tǒng)掉電之后,之前載入的程序?qū)?huì)丟失,系統(tǒng)上電后需要重新配置。設(shè)計(jì)者為了彌補(bǔ)這項(xiàng)缺陷,在FPGA芯片的旁邊都會(huì)設(shè)置一個(gè)flash(掉電不丟失)。
    的頭像 發(fā)表于 10-24 18:13 ?1249次閱讀
    固化FPGA<b class='flag-5'>配置</b><b class='flag-5'>芯片</b>的方式

    多相芯片TPS53689的配置與使用指導(dǎo)

    電子發(fā)燒友網(wǎng)站提供《多相芯片TPS53689的配置與使用指導(dǎo).pdf》資料免費(fèi)下載
    發(fā)表于 08-29 11:12 ?1次下載
    多相<b class='flag-5'>芯片</b>TPS53689的<b class='flag-5'>配置</b>與使用指導(dǎo)

    288芯MPO光纖配線架 萬(wàn)兆高密度OM3OM4配置詳解

    288芯MPO光纖配線架 萬(wàn)兆高密度OM3OM4配置詳解
    的頭像 發(fā)表于 07-30 09:53 ?1043次閱讀
    288芯MPO光纖配線架 萬(wàn)兆高密度OM3OM4<b class='flag-5'>配置</b><b class='flag-5'>詳解</b>

    芯片測(cè)試有哪些 芯片測(cè)試介紹

    本文就芯片測(cè)試做一個(gè)詳細(xì)介紹。芯片的測(cè)試大致可以分成兩大部分。CP(chipprobering)和FT(finaltest)。某些芯片還會(huì)進(jìn)行SLT(systemlevetest)。還
    的頭像 發(fā)表于 07-26 14:30 ?4051次閱讀
    <b class='flag-5'>芯片</b>測(cè)試有哪些 <b class='flag-5'>芯片</b>測(cè)試<b class='flag-5'>介紹</b>