一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于VHDL編碼風格

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2022-07-04 09:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

挺久沒有更新,今天更新一篇小文章。最近正在整理一個SDRAM控制器教程(VHDL),現(xiàn)在更新的小文章是想為后續(xù)的SDRAM教程以及其它比較大的教程做鋪墊。本文主要講關(guān)于VHDL編碼風格(Verilog也可以用同樣的思想),這篇文章的核心思想就是:設(shè)計中的所有狀態(tài)都應(yīng)該被明確聲明在寄存器中。

這句話什么意思先不談,直接上兩段代碼,第一段如下:

library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;use work.ff.all; -- 一些常用的元件包,這里面是可以自己寫的

-- 這篇文章主要就調(diào)用了基本的D觸發(fā)器,里面還有什么可以先忽略

entity Bad_Counter is generic( n: integer := 4 ); port( clk, rst: in std_logic;

output: buffer std_logic_vector(n-1 downto 0) );end Bad_Counter;

architecture impl of Bad_Counter issignal nxt: std_logic_vector(n-1 downto 0);begin process(clk) begin

if rising_edge(clk) then

if rst then

output 《= (others =》 ‘0’);

else

output 《= output + 1;

end if;

end if; end process;end impl;

一個4位計數(shù)器,能實現(xiàn)設(shè)計的功能,但其中output 《= output + 1存在一點問題,這種寫法非常C語言化,這也是很多人習慣的寫法。為什么說這種寫法不好,因為它混淆了當前狀態(tài)和下一狀態(tài)。先不多解釋,看下一段代碼如下:

library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;use work.ff.all; -- 一些常用的元件包,這里面是可以自己寫的

-- 這篇文章主要就調(diào)用了基本的D觸發(fā)器,里面還有什么可以先忽略

entity Good_Counter is generic( n: integer := 4 ); port( clk, rst: in std_logic;

output: buffer std_logic_vector(n-1 downto 0) );end Good_Counter;

architecture impl of Good_Counter is signal nxt: std_logic_vector(n-1 downto 0);begin nxt 《= (others=》‘0’) when rst else output+1;

count: vDFF generic map(n) port map(clk, nxt, output);end impl;

這段代碼同樣的是4位計數(shù)器,為什么用這兩段代碼做比較,非常典型,第一段代碼的思想就是C語言的思想來寫的,很多人可能沒有注意自己在寫“數(shù)字電路”,也沒有特別關(guān)注寫出來的代碼綜合出來是什么樣子。第二段代碼明確表明nxt是下一狀態(tài),并且nxt是通過當前狀態(tài)output得到的,這很重要,與此同時還調(diào)用了一個D觸發(fā)器元件,這個D觸發(fā)器為什么用,之前在異步FIFO(二)中有談到:在實現(xiàn)所有的狀態(tài)變量都應(yīng)該被明確的聲明位D觸發(fā)器,不要讓編譯器去推斷應(yīng)該用什么觸發(fā)器。

講到這里,可能還是不懂這兩份代碼有什么具體的差別,我做了一個實驗,把兩份代碼都綜合了一遍,使用了兩個不同的版本,Quartus20.3和Quartus13.1(不同版本的軟件,無論是效率還是開發(fā)便捷程度還是有一定差別的)

先看Quartus13.1綜合出的兩份原理圖

940b584a-fb2e-11ec-ba43-dac502259ad0.png

這幅原理圖是第一份代碼綜合出來了,大概看一下沒什么問題,代碼也是這樣寫的。

再看第二份代碼綜合出來的原理圖

9425db3e-fb2e-11ec-ba43-dac502259ad0.png

區(qū)別來了,很明顯,第一份代碼因為用output <= output + 1的原因,左右兩端使用了相同的信號,混淆當前狀態(tài)和下一狀態(tài),下一狀態(tài)被隱藏起來。但第二份代碼綜合出來的很明顯,nxt是下一狀態(tài),并且nxt是通過當前狀態(tài)output得到的。當然還要個比較好的地方,第二份代碼直接調(diào)用D觸發(fā)器元件(在package里面寫了),告訴編譯器狀態(tài)變量要聲明為D觸發(fā)器,而不是讓編譯器自己判斷(盡管它可以)。

再看Quartus20.3綜合出來的原理圖

94400d92-fb2e-11ec-ba43-dac502259ad0.png

這個原理圖是第一份代碼Bad_Counter 綜合出來的,很顯然現(xiàn)在的EDA真行,可以把不那么優(yōu)秀的代碼綜合出優(yōu)秀代碼才能綜合出的原理圖了。當然這是很簡單代碼的情況下。

945799f8-fb2e-11ec-ba43-dac502259ad0.png

這個原理圖是第二份代碼Good_Counter綜合出來的,除了下一狀態(tài)的命名和位數(shù)區(qū)間不一樣外,其它的兩個代碼綜合出來的沒有區(qū)別!

小結(jié):從上面的四幅原理圖看,盡管隨著EDA的發(fā)展讓不那么優(yōu)秀的代碼綜合出和優(yōu)秀代碼一樣的原理圖,但良好編碼風格的代碼仍然非常必要,即使是13.1和20.3巨大版本差異的情況下,良好編碼風格的代碼綜合出來的原理圖也是一樣的。但在代碼風格不好的情況下,13.1和20.3卻有比較大的差距。人作為設(shè)計的主體,不能完全依靠EDA的優(yōu)化,編譯器也不是萬能的,有些其它地方未必會優(yōu)化的那么好,在大型復(fù)雜項目中不太好的編碼風格可能編譯器也未必能夠給出比較好的優(yōu)化,好的編碼風格可以讓我們更好的理解一些底層的設(shè)計,也能知道代碼會如何綜合。更重要的是需要知道自己數(shù)字設(shè)計師!用數(shù)字的思想去設(shè)計FPGA。這些只是自己的意見,大家可以做一個參考,有不對的地方也歡迎批評指正。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5435

    瀏覽量

    124601
  • vhdl
    +關(guān)注

    關(guān)注

    30

    文章

    820

    瀏覽量

    129975

原文標題:VHDL的編碼風格(Verilog也可參考思想)

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    為什么我選擇VHDL入門

    在群里交流提問的時候,大家總是驚訝并疑惑:為什么我要選擇 VHDL入門?因為好像 99% 搞 FPGA 開發(fā)的人都在用 Verilog。 我的選擇,是通過網(wǎng)上搜索的討論而做出的,為了留存,我這里水一
    的頭像 發(fā)表于 06-25 11:18 ?284次閱讀
    為什么我選擇<b class='flag-5'>VHDL</b>入門

    從步進電機到智能系統(tǒng),編碼器究竟如何選擇?

    從步進電機到智能系統(tǒng),編碼器的選擇是一個關(guān)鍵決策,它直接影響到系統(tǒng)的性能和精度。以下是一些關(guān)于如何選擇編碼器的建議: 一、明確應(yīng)用場景和需求 首先,需要明確編碼器的應(yīng)用場景和需求。不同
    的頭像 發(fā)表于 03-05 07:34 ?473次閱讀
    從步進電機到智能系統(tǒng),<b class='flag-5'>編碼</b>器究竟如何選擇?

    DISCOAA編碼器類型功能

    DISCOAA編碼器可能包括絕對編碼器和增量編碼器兩種類型,其主要功能是將輸入信號進行分析和處理,并將其轉(zhuǎn)換為數(shù)字信號 ?。 關(guān)于類型,雖然搜索結(jié)果中并未直接提及DISCOAA
    的頭像 發(fā)表于 02-20 13:47 ?345次閱讀

    淺談Verilog和VHDL的區(qū)別

    Verilog和VHDL是兩種廣泛使用的硬件描述語言(HDL),它們用于描述和模擬數(shù)字電路系統(tǒng)的行為和結(jié)構(gòu)。這兩種語言的主要作用是幫助工程師設(shè)計、仿真和驗證集成電路(IC)和系統(tǒng)級芯片(SoC)中的硬件模塊。
    的頭像 發(fā)表于 02-17 14:20 ?1588次閱讀
    淺談Verilog和<b class='flag-5'>VHDL</b>的區(qū)別

    ADS1298負數(shù)的編碼,應(yīng)該怎么處理?

    由于是送到TFT屏上顯示,沒做過負的顯示。ADS1298是24位,而常見的都是32和16位,我要同時顯示正負數(shù),關(guān)于負數(shù)的編碼,應(yīng)該怎么處理?
    發(fā)表于 02-12 07:59

    信道編碼和信源編碼的區(qū)別

    信道編碼和信源編碼是數(shù)字通信系統(tǒng)中兩個至關(guān)重要的環(huán)節(jié),它們各自承擔著不同的功能和角色。
    的頭像 發(fā)表于 01-29 16:29 ?1733次閱讀

    MT-HIL(4):如何在Simulink下使用HDL Coder導出FPGA/VHDL代碼

    vhdl
    芒果樹數(shù)字
    發(fā)布于 :2025年01月10日 17:22:17

    Verilog與VHDL的比較 Verilog HDL編程技巧

    Verilog 與 VHDL 比較 1. 語法和風格 Verilog :Verilog 的語法更接近于 C 語言,對于有 C 語言背景的工程師來說,學習曲線較平緩。它支持結(jié)構(gòu)化編程,代碼更直觀,易于
    的頭像 發(fā)表于 12-17 09:44 ?1718次閱讀

    FPGA編碼風格介紹

    組合邏輯環(huán)路(Combinational Loops):指組合邏輯的輸出信號不經(jīng)過任何時序邏輯電路(FF等),而直接反饋到輸入節(jié)點,從而構(gòu)成的電路環(huán)路。
    的頭像 發(fā)表于 11-15 10:49 ?645次閱讀
    FPGA<b class='flag-5'>編碼</b><b class='flag-5'>風格</b>介紹

    求助vhdl

    vhdl 技術(shù)
    發(fā)表于 11-13 11:35

    風華貼片電容物料編碼如何看?

    風華貼片電容的物料編碼規(guī)則通常包含多個部分,每個部分都代表了不同的信息。以下是關(guān)于如何解讀風華貼片電容物料編碼的分點表示和歸納: 1、電容數(shù)值: 編碼的第一至第三位數(shù)字表示電容的數(shù)值,
    的頭像 發(fā)表于 11-04 15:33 ?842次閱讀
    風華貼片電容物料<b class='flag-5'>編碼</b>如何看?

    增量編碼器和絕對值編碼器是什么

    工業(yè)編碼器是一類傳感器,是在工業(yè)自動化閉環(huán)控制和數(shù)字化轉(zhuǎn)型物理感知重要的傳感器。關(guān)于傳感器的宣傳已很多,但是對于編碼器這么重要的傳感器,大家的認識還是模糊的。
    的頭像 發(fā)表于 10-22 14:23 ?1127次閱讀
    增量<b class='flag-5'>編碼</b>器和絕對值<b class='flag-5'>編碼</b>器是什么

    有沒有關(guān)于PDM信號編碼格式輸出的IC呢?

    請教一下大家,有沒有關(guān)于PDM信號編碼格式輸出的IC呢? 比如PCM轉(zhuǎn)PDM或者I2S什么的轉(zhuǎn)PDM?
    發(fā)表于 10-15 07:37

    磁電編碼器和光電編碼器的區(qū)別

    磁電編碼器和光電編碼器是兩種不同類型的編碼器,它們在原理、結(jié)構(gòu)、性能和應(yīng)用領(lǐng)域上都有所不同。 磁電編碼器和光電編碼器的區(qū)別 1. 引言
    的頭像 發(fā)表于 10-12 09:54 ?3141次閱讀

    【招聘】verilog vhdl FPGA

    1.熟悉FPGA架構(gòu)及應(yīng)用,熟悉圖像算法的FPGA實現(xiàn)。 2.熟悉verilog vhdl,熟悉Xilinx或Intel等開發(fā)工具。 3.有AI算法 fpga實現(xiàn)經(jīng)驗優(yōu)先。 4.本科及以上學歷,碩士優(yōu)先。具有強烈的責任心,執(zhí)行力,良好的溝通能力和團隊合作能力。
    發(fā)表于 09-02 15:50