臺(tái)積電正式公布2nm制造技術(shù),該工藝廣泛使用EUV光刻技術(shù),首次采用GAAFET全環(huán)繞柵極晶體管技術(shù)和背面供電技術(shù),計(jì)劃于2025年實(shí)現(xiàn)量產(chǎn)。
臺(tái)積電2nm芯片將性能提升10%-15%,功耗降低25%-30%,芯片密度增加了 1.1 倍以上,與3nm相比,其性能和功耗都將實(shí)現(xiàn)大幅度升級(jí)。
據(jù)悉,臺(tái)積電或?qū)⒃?024年開始使用2nm制造技術(shù)風(fēng)險(xiǎn)試產(chǎn),首批2nm芯片預(yù)計(jì)于2025年末或2026年量產(chǎn)上市。除此之外,臺(tái)積電還計(jì)劃在2024年引進(jìn)ASML下一代High-NA EUV最強(qiáng)光刻機(jī),用以制造芯片。
綜合整理自半導(dǎo)體行業(yè)觀察、Tech情報(bào)局
審核編輯:湯梓紅
-
芯片
+關(guān)注
關(guān)注
460文章
52529瀏覽量
441339 -
臺(tái)積電
+關(guān)注
關(guān)注
44文章
5757瀏覽量
169883 -
2nm
+關(guān)注
關(guān)注
1文章
210瀏覽量
4799
發(fā)布評(píng)論請(qǐng)先 登錄
臺(tái)積電2nm良率超 90%!蘋果等巨頭搶單
全球芯片產(chǎn)業(yè)進(jìn)入2納米競爭階段:臺(tái)積電率先實(shí)現(xiàn)量產(chǎn)!

臺(tái)積電2nm制程良率已超60%
手機(jī)芯片進(jìn)入2nm時(shí)代,首發(fā)不是蘋果?
臺(tái)積電加大亞利桑那州廠投資,籌備量產(chǎn)3nm/2nm芯片
臺(tái)積電4nm芯片量產(chǎn)
臺(tái)積電設(shè)立2nm試產(chǎn)線
2025年半導(dǎo)體行業(yè)競爭白熱化:2nm制程工藝成焦點(diǎn)
臺(tái)積電2nm工藝將量產(chǎn),蘋果iPhone成首批受益者
臺(tái)積電分享 2nm 工藝深入細(xì)節(jié):功耗降低 35% 或性能提升15%!

評(píng)論