一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用JESD204B接口的AD9144高速DA轉(zhuǎn)換模塊參數(shù)設(shè)定(私人總結(jié)版)

潘文明 ? 來源:明德?lián)P吳老師 ? 作者:明德?lián)P吳老師 ? 2022-07-12 08:59 ? 次閱讀

本文為明德?lián)P原創(chuàng)文章,轉(zhuǎn)載請注明出處!

由于AD9144是高速DA轉(zhuǎn)換模塊,轉(zhuǎn)換速率可以達到2.5G,可以滿足普通的DA數(shù)據(jù)接口。為了匹配高速AD/DA轉(zhuǎn)換,JESD204B接口就應(yīng)運而生,在本高速DA轉(zhuǎn)換工程中,AD9144的參數(shù)設(shè)定與JESD204B有千絲萬屢的關(guān)系,二者是相互對應(yīng)的。

本次工程實現(xiàn)的目標:

波形:正弦波(波形由16個16位寬數(shù)據(jù)構(gòu)成)

頻率:31.25MHZ

采樣率:500MHZ

DAC個數(shù):2個

LANE個數(shù):4個

插值:1

類型:單link

單次傳輸數(shù)據(jù)為:128位

一、 AD9144工作模式的選擇

AD9144共有Single-Link和dual-Link兩種類型可以選擇,其中Single-Link類型有10種工作模式,Dual-Link有6種工作模式。

具體工作模式如下圖所示:

pYYBAGLMxtOASdkkAABabgAmw4A597.png

poYBAGLMxt2AQNEvAABORngRqCc854.png

1. 參數(shù)介紹:

M:轉(zhuǎn)換DA個數(shù);

L:lane的個數(shù);

S:每一個AD的每一幀的采樣點數(shù);

F:每條lane的每一幀的字節(jié)數(shù);

2. 模式的選擇步驟

對于工作模式的選擇不同的項目有著不同的思考:

1) 本次采用單link方式所以有10種工作模式選擇;

2) AD9144使用兩個DAC所以只能在mode4-mode7之間選擇;

3) AD9144和JESD204B間采用4條lane相連,所以只能選擇mode4或mode5;

4) 為了便于AD9144參數(shù)計算,本次采用JESD204B的mode4。

二、JESD204B的時鐘關(guān)系

了解AD9144時鐘關(guān)系是我們計算AD9144參數(shù)的前提,下面介紹一下JESD204B中各個時鐘之間的關(guān)系。

poYBAGLMxvaAEuISAACBlwInb3U928.png

poYBAGLMxvyAZmOlAABCcV1WnPs768.png

1.名詞解釋:

SYSREF clock:同步時鐘頻率

Device clock:驅(qū)動時鐘頻率

Multifram clock:多幀頻率

Fram clock:幀頻率

Character clock:字節(jié)時鐘頻率

Bit clock:單條lane數(shù)據(jù)傳輸速率

Sample clock:采樣率

Conversation clock:轉(zhuǎn)換率

2.關(guān)系介紹

1個同步時鐘周期內(nèi),可以發(fā)R個多幀

1個多幀的發(fā)送需要D個工作時鐘;

1個多幀由K個幀組成

1個幀內(nèi)由F個字節(jié)數(shù)

1個字節(jié)經(jīng)過8B/10B編碼得到bit數(shù)

1幀內(nèi)由S個采樣點

1個采樣點經(jīng)過C倍插值得到轉(zhuǎn)化后的采樣結(jié)果(C由x1,x2,x4,x8四種模式)

三、 AD9144的參數(shù)設(shè)定

1.參數(shù)設(shè)定的意義

①確定配置AD9144所需要的寄存器值;

②設(shè)定JESD204B的IP核的參數(shù);

③ 確定AD9516的分頻時鐘頻率;

2.AD9144的時鐘參數(shù)計算

由工程的設(shè)計目標,可以結(jié)合JESD204B對AD9144進行參數(shù)設(shè)置。

= 1 * GB3 * MERGEFORMAT ①

有效數(shù)據(jù)傳輸速率 =sample*16*2=16G/s;

實際傳輸數(shù)據(jù)速率 =16G*(10/8)=20G/s;

Lane_rate =20G/4=5G;

Sapmple_clock =500MHZ;

Frame_clock =sample_clock/S=500MHZ(S取1);

Char_clock =fram_clock*F=500MHZ(F取1);

Bit_clock =char_clock*10=5G(8b/10B編碼得出);

Conversion_clock =sample_clock*C=500MHZ(單倍插值C=1);

Mul_fram_clock =fram_clock/K=15.625MHZ(K取32);

= 2 * GB3 * MERGEFORMAT ②

Sysref_clock =mul_fram_clock/R=7.8125MHZ(R取合適的整數(shù)即可R=2);

device_clock =mul_frame_clock*D=125MHZ(D 取合適整數(shù)即可D=8);

Refclk=lane/40 =125MHZ(AD9144參考時鐘);

注釋:

= 1 * GB3 * MERGEFORMAT ①實際速率是有效速率經(jīng)過8B/10B編碼得出;

= 2 * GB3 * MERGEFORMAT ②D最小值是,Dmin=有效數(shù)據(jù)量/128,D為整數(shù);

四、 AD9144的配置表生成

1.實現(xiàn)方法

方法1;對照AD9144手順根據(jù)工程的實現(xiàn)功能以及AD9144的計算參數(shù)進行逐個配置

方法2:使用AD9144的配置軟件進行配置,然后對照手順進行配置

本次使用方法2進行AD9144的寄存器值的配置

2.實現(xiàn)步驟

1. 打開ACE軟件選擇對應(yīng)芯片AD9144-FMC-EBZ,并選擇添加。

pYYBAGLMxxCAVIhiAAHhczQcBeg614.png

2. 對照計算的AD9144的參數(shù)進行芯片設(shè)置,完成后雙擊藍色AD9144圖標。

(1)Link模式:single; (2)link;JESD MODE :mode4;

(3)Subclss:子類1; (4)Interpolation:選擇1倍插值(無插值模式);

(5)DAC PLL勾選; (6)RefClk:計算的AD9144參考時鐘,125MHZ;

(7)FIN=device_clock=125MHZ; (8)FADC=采樣率=500MHZ;

poYBAGLMxx6AfzyGAAGNFE2Xs0A428.png

3. 寄存器配置表生成后,即可用來配置AD9144寄存器

pYYBAGLMxyyAadLQAAOBC8wSUlA802.png

以上就是AD9144的參數(shù)設(shè)定,感興趣的同學(xué)可以留言相互討論!

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1642

    文章

    21920

    瀏覽量

    612162
  • JESD204B
    +關(guān)注

    關(guān)注

    5

    文章

    80

    瀏覽量

    19460
  • ad9144
    +關(guān)注

    關(guān)注

    0

    文章

    8

    瀏覽量

    1979
  • jesd204b時鐘
    +關(guān)注

    關(guān)注

    0

    文章

    2

    瀏覽量

    910
收藏 人收藏

    評論

    相關(guān)推薦

    一文詳解JESD204B高速接口協(xié)議

    JESD204B是邏輯器件和高速ADC/DAC通信的一個串行接口協(xié)議,在此之前,ADC/DAC與邏輯器件交互的接口大致分為如下幾種。
    的頭像 發(fā)表于 04-24 15:18 ?522次閱讀
    一文詳解<b class='flag-5'>JESD204B</b><b class='flag-5'>高速</b><b class='flag-5'>接口</b>協(xié)議

    LTC6953具有11個輸出并支持JESD204B/JESD204C協(xié)議的超低抖動、4.5GHz時鐘分配器技術(shù)手冊

    C subclass 1 器件時鐘 / SYSREF 對以及一個通用輸出,或者就是 11 個面向非 JESD204B/JESD204C 應(yīng)用的通用時鐘輸出。每個輸出都有自己的可個別編程分頻器和輸出驅(qū)動器。所有輸出也可以采用個別的粗略半周期數(shù)字延遲和精細模擬時間延遲實現(xiàn)同步
    的頭像 發(fā)表于 04-16 14:28 ?193次閱讀
    LTC6953具有11個輸出并支持<b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204</b>C協(xié)議的超低抖動、4.5GHz時鐘分配器技術(shù)手冊

    AD9680 JESD204B接口的不穩(wěn)定會導(dǎo)致較大的電流波動,怎么解決?

    AD采集芯片為AD9680-1000,時鐘芯片為AD9528。當 AD 采樣時鐘為 500MHz 時,jesd204B (串行線速 = 5 Gbps) 穩(wěn)定。但是,當 AD 采樣時鐘為 800MHz
    發(fā)表于 04-15 06:43

    LTC6952具有11個輸出并支持JESD204B/JESD204C協(xié)議的超低抖動、4.5GHz PLL技術(shù)手冊

    JESD204B/C 應(yīng)用的通用時鐘輸出。每個輸出都有自己的可單獨編程分頻器和輸出驅(qū)動器。所有輸出也可以采用單獨的粗略半周期數(shù)字延遲和精細模擬時間延遲實現(xiàn)同步,并設(shè)定為精確的相位對齊。
    的頭像 發(fā)表于 04-09 17:26 ?138次閱讀
    LTC6952具有11個輸出并支持<b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204</b>C協(xié)議的超低抖動、4.5GHz PLL技術(shù)手冊

    使用jesd204b IP核時,無法完成綜合,找不到jesd204_0.v

    /Theonesssssssss/Documents/VivadoData/project_1/project_1.srcs/sources_1/new/jesd204b_base.v\":159] * [Synth
    發(fā)表于 03-12 22:21

    JESD204B有專用于ADC/DAC和FPGA或ASIC的接口嗎?

    請問各位大俠:JESD204B專用于ADC/DAC和FPGA或ASIC的接口嗎,該接口同Rapid/PCIe的物理層Serdes接口有何區(qū)別,謝謝!
    發(fā)表于 02-08 09:10

    JESD204B使用說明

    能力更強,布線數(shù)量更少。 本篇的內(nèi)容基于jesd204b接口的ADC和FPGA的硬件板卡,通過調(diào)用jesd204b ip核來一步步在FPGA內(nèi)部實現(xiàn)高速ADC數(shù)據(jù)采集,
    的頭像 發(fā)表于 12-18 11:31 ?1257次閱讀
    <b class='flag-5'>JESD204B</b>使用說明

    Altera JESD204B IP核和TI DAC37J84硬件檢查報告

    電子發(fā)燒友網(wǎng)站提供《Altera JESD204B IP核和TI DAC37J84硬件檢查報告.pdf》資料免費下載
    發(fā)表于 12-10 14:53 ?0次下載
    Altera <b class='flag-5'>JESD204B</b> IP核和TI DAC37J84硬件檢查報告

    調(diào)試ADS52J90板卡JESD204B接口遇到的問題求解

    我在調(diào)試TI ADS52J90板卡JESD204B接口遇到的問題: 1、目前在應(yīng)用手冊中能看到LVDS的詳細說明,但是缺少關(guān)于JESD204B的相關(guān)資料,能否提供相關(guān)JESD204B
    發(fā)表于 11-28 06:13

    使用JESD204B接口,線速率怎么計算?

    使用JESD204B接口,線速率怎么計算?在文檔表9-2中線速率等于 fLINERATE=fs*R,如果我選擇雙通道設(shè)備,采樣時鐘fs為500MHz,在表8-17,中選擇模式0,N&
    發(fā)表于 11-18 07:10

    使用JESD204B如何對數(shù)據(jù)進行組幀?

    在使用JESD204B協(xié)議時,當L=8時,如果時雙通道數(shù)據(jù),如何對數(shù)據(jù)進行組幀?是直接使用前8通道嗎
    發(fā)表于 11-14 07:51

    ADC16DX370 JESD204B串行鏈路的均衡優(yōu)化

    電子發(fā)燒友網(wǎng)站提供《ADC16DX370 JESD204B串行鏈路的均衡優(yōu)化.pdf》資料免費下載
    發(fā)表于 10-09 08:31 ?1次下載
    ADC16DX370 <b class='flag-5'>JESD204B</b>串行鏈路的均衡優(yōu)化

    AFE77xx DAC JESD204B調(diào)試

    電子發(fā)燒友網(wǎng)站提供《AFE77xx DAC JESD204B調(diào)試.pdf》資料免費下載
    發(fā)表于 09-27 10:17 ?0次下載
    AFE77xx DAC <b class='flag-5'>JESD204B</b>調(diào)試

    JESD204B升級到JESD204C時的系統(tǒng)設(shè)計注意事項

    電子發(fā)燒友網(wǎng)站提供《從JESD204B升級到JESD204C時的系統(tǒng)設(shè)計注意事項.pdf》資料免費下載
    發(fā)表于 09-21 10:19 ?6次下載
    從<b class='flag-5'>JESD204B</b>升級到<b class='flag-5'>JESD204</b>C時的系統(tǒng)設(shè)計注意事項

    AFE77 JESD204B 調(diào)試手冊

    電子發(fā)燒友網(wǎng)站提供《AFE77 JESD204B 調(diào)試手冊.pdf》資料免費下載
    發(fā)表于 09-11 10:25 ?0次下載
    AFE77 <b class='flag-5'>JESD204B</b> 調(diào)試手冊