一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

LTC6953具有11個(gè)輸出并支持JESD204B/JESD204C協(xié)議的超低抖動(dòng)、4.5GHz時(shí)鐘分配器技術(shù)手冊(cè)

要長(zhǎng)高 ? 2025-04-16 14:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

概述
LTC6953 是一款高性能、超低抖動(dòng)的 JESD204B/JESD204C 時(shí)鐘分配 IC。LTC6953 的 11 個(gè)輸出可配置為最多 5 個(gè) JESD204B/JESD204C subclass 1 器件時(shí)鐘 / SYSREF 對(duì)以及一個(gè)通用輸出,或者就是 11 個(gè)面向非 JESD204B/JESD204C 應(yīng)用的通用時(shí)鐘輸出。每個(gè)輸出都有自己的可個(gè)別編程分頻器和輸出驅(qū)動(dòng)器。所有輸出也可以采用個(gè)別的粗略半周期數(shù)字延遲和精細(xì)模擬時(shí)間延遲實(shí)現(xiàn)同步,并設(shè)定為精確的相位對(duì)齊。

對(duì)于需要 11 個(gè)以上總輸出的應(yīng)用,可以使用 EZSync 或 ParallelSync 同步協(xié)議將多個(gè) LTC6953 與 LTC6952 和 LTC6955 連接在一起。
數(shù)據(jù)表:*附件:LTC6953具有11個(gè)輸出并支持JESD204B JESD204C協(xié)議的超低抖動(dòng)、4.5GHz時(shí)鐘分配器技術(shù)手冊(cè).pdf

應(yīng)用

  • 高性能數(shù)據(jù)轉(zhuǎn)換器時(shí)鐘
  • 無(wú)線基礎(chǔ)設(shè)施
  • 測(cè)試和測(cè)量

特性

  • JESD204B/JESD204C,子類 1 SYSREF 信號(hào)生成
  • 附加輸出抖動(dòng) < 6fsRMS (集成帶寬 = 12kHz 至 20MHz,f = 4.5GHz)
  • 附加輸出抖動(dòng) 65fsRMS (ADC SNR 方法)
  • EZSync ^?^ 、ParallelSync^?^ 多芯片同步
  • 11 個(gè)獨(dú)立低噪聲輸出,具有可編程粗?jǐn)?shù)字延遲和精細(xì)模擬延遲
  • 靈活的輸出可以用作套件時(shí)鐘或 SYSREF 信號(hào)
  • LTC6952Wizard 軟件設(shè)計(jì)工具支持
  • 工作溫度范圍為 –40°C 至 125°C

應(yīng)用電路
image.png

引腳配置描述
image.png

典型性能特征
image.png

image.png

框圖
image.png

時(shí)序圖
image.png

操作

第一個(gè)字節(jié)的高7位是寄存器地址,最低有效位(LSB)為“1”表示從器件讀取數(shù)據(jù) ,LSB為“0”表示向器件寫入數(shù)據(jù)。隨后的一個(gè)或多個(gè)字節(jié)是來(lái)自或?qū)懭胫付拇嫫鞯牡刂窋?shù)據(jù)。圖13為詳細(xì)寫序列示例,圖14為讀序列示例。

圖15展示了兩次寫通信突發(fā)的示例。第一次突發(fā)的第一個(gè)字節(jié)包含來(lái)自串行總線主機(jī)的目標(biāo)寄存器地址(ADDRX),LSB為“0”表示寫操作。下一個(gè)字節(jié)是要寫入ADDRX寄存器的數(shù)據(jù)。隨后將片選信號(hào)(CS)拉高,以終止傳輸。第二次突發(fā)的第一個(gè)字節(jié)包含目標(biāo)寄存器地址(ADDRY),LSB指示寫操作。串行數(shù)據(jù)輸入(SDI)上的下一個(gè)字節(jié)是要寫入ADDRY寄存器的數(shù)據(jù)。然后將CS拉高,以終止傳輸。

多字節(jié)傳輸

如圖16所示,利用LTC6953的寄存器地址自動(dòng)遞增功能,可實(shí)現(xiàn)更高效的多字節(jié)數(shù)據(jù)傳輸。串行端口主機(jī)先發(fā)送目標(biāo)寄存器地址,第一個(gè)字節(jié)按常規(guī)方式寫入數(shù)據(jù) ,第二個(gè)字節(jié)及后續(xù)字節(jié)也按此方式操作。
image.png

image.png

并繼續(xù)發(fā)送后續(xù)寄存器的數(shù)據(jù)字節(jié)。第一個(gè)字節(jié)的地址為ADDRX + 1,第二個(gè)字節(jié)的地址為ADDRX + 2,依此類推。如果寄存器地址指針試圖遞增超過(guò)56(十六進(jìn)制h38 ),它會(huì)自動(dòng)重置為0。

圖17展示了從器件自動(dòng)遞增讀取的示例。第一次突發(fā)的第一個(gè)字節(jié)包含來(lái)自串行總線主機(jī)的目標(biāo)寄存器地址(ADDRX),最低有效位(LSB)為“1”表示讀操作。LTC6953檢測(cè)到讀突發(fā)后,將數(shù)據(jù)從其高阻抗(Hi-Z)狀態(tài)輸出到串行數(shù)據(jù)輸出(SDO),并順序發(fā)送多個(gè)字節(jié),從ADDRX寄存器的數(shù)據(jù)開始。在突發(fā)結(jié)束前,器件會(huì)忽略串行數(shù)據(jù)輸入(SDI)上的所有其他數(shù)據(jù)。

多點(diǎn)配置

多個(gè)LTC6953器件可以共享串行總線。在這種多點(diǎn)配置中,所有器件的串行時(shí)鐘(SCLK)、串行數(shù)據(jù)輸入(SDI)和串行數(shù)據(jù)輸出(SDO)都是共用的。串行總線主機(jī)必須為每個(gè)器件使用單獨(dú)的片選信號(hào)(CS),并確保在任何時(shí)候只有一個(gè)器件的CS被置為有效。建議連接一個(gè)高阻值電阻到SDO,以確保在高阻抗?fàn)顟B(tài)下線路能回到已知電平。

串行端口寄存器

LTC6953的內(nèi)存映射見表10,詳細(xì)的位描述見表11。寄存器地址列以十六進(jìn)制格式顯示,在“ADDR”下。每個(gè)寄存器標(biāo)記為只讀(R)或讀寫(RW)。寄存器的默認(rèn)值在器件上電或復(fù)位后顯示。
image.png

地址為h00的只讀寄存器用于確定不同的狀態(tài)標(biāo)志。這些標(biāo)志可通過(guò)配置狀態(tài)寄存器h01立即輸出到STAT引腳。有關(guān)更多信息,請(qǐng)參見“輸出”部分。

地址為h38的寄存器是一個(gè)用于器件識(shí)別的只讀字節(jié)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1902

    瀏覽量

    133261
  • 分配器
    +關(guān)注

    關(guān)注

    0

    文章

    205

    瀏覽量

    26293
  • JESD204B
    +關(guān)注

    關(guān)注

    6

    文章

    82

    瀏覽量

    19598
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    替代HMC7044超低噪高性能時(shí)鐘抖動(dòng)消除器支持JESD204B

    1. 概述PC7044是一款高性能雙環(huán)路的整數(shù)時(shí)鐘抖動(dòng)消除器,可以為具有并行或串(JESD204B型)接口的高速數(shù)據(jù)轉(zhuǎn)換器執(zhí)行參考時(shí)鐘選擇和
    發(fā)表于 05-08 15:57

    JESD204B的系統(tǒng)級(jí)優(yōu)勢(shì)

    的引腳數(shù)。因此它能獲得工程師的青睞和關(guān)注也就不足為奇了,它具備如下系統(tǒng)級(jí)優(yōu)勢(shì):更小的封裝尺寸與更低的封裝成本:JESD204B 不僅采用 8b10b 編碼技術(shù)串行打包數(shù)據(jù),而且還有助于支持
    發(fā)表于 09-18 11:29

    JESD204B串行接口時(shí)鐘的優(yōu)勢(shì)

    都是基于這個(gè)版本設(shè)計(jì)的。本文就以JESD204B subclass1 來(lái)討論時(shí)鐘的時(shí)序需要以及TI 時(shí)鐘芯片方案的實(shí)現(xiàn)。任何一個(gè)串行協(xié)議都離
    發(fā)表于 06-19 05:00

    JESD204C的標(biāo)準(zhǔn)和新變化

    的選項(xiàng)。完整的JESD204C規(guī)范可通過(guò) JEDEC獲得?! ”救腴T文章由兩部分組成,旨在介紹JESD204C標(biāo)準(zhǔn),著重說(shuō)明其與JESD204B的不同之處,詳細(xì)闡明為達(dá)成上述目標(biāo)、提
    發(fā)表于 01-01 07:44

    如何去實(shí)現(xiàn)JESD204B時(shí)鐘

    JESD204B數(shù)模轉(zhuǎn)換器的時(shí)鐘規(guī)范是什么?JESD204B數(shù)模轉(zhuǎn)換器哪些優(yōu)勢(shì)?如何去實(shí)現(xiàn)JESD204B
    發(fā)表于 05-18 06:06

    如何采用系統(tǒng)參考模式設(shè)計(jì)JESD204B時(shí)鐘

    LMK04821系列器件為該話題提供了很好的范例研究素材,因?yàn)樗鼈兪歉咝阅艿碾p環(huán)路抖動(dòng)清除器,可在具有器件和SYSREF時(shí)鐘的子類1時(shí)鐘方案里驅(qū)動(dòng)多達(dá)七
    發(fā)表于 11-18 06:36

    JESD204B協(xié)議介紹

    欄目下閱讀了各種技術(shù)文章及其它博客文章,明白了為什么 JESD204B 是 LVDS 和 CMOS 接口的后續(xù)產(chǎn)品。個(gè)沒有深入討論的主題就是解決 ADC 至 FPGA 和 FPGA
    發(fā)表于 11-21 07:02

    LTC6953 具有 11 個(gè)輸出支持 JESD204B/JESD204C 協(xié)議超低抖動(dòng)、4.5GHz 時(shí)鐘分配器

    電子發(fā)燒友網(wǎng)為你提供ADI(ti)LTC6953相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有LTC6953的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,LTC69
    發(fā)表于 02-22 15:54
    <b class='flag-5'>LTC6953</b> <b class='flag-5'>具有</b> <b class='flag-5'>11</b> <b class='flag-5'>個(gè)</b><b class='flag-5'>輸出</b><b class='flag-5'>并</b><b class='flag-5'>支持</b> <b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204C</b> <b class='flag-5'>協(xié)議</b>的<b class='flag-5'>超低</b><b class='flag-5'>抖動(dòng)</b>、<b class='flag-5'>4.5GHz</b> <b class='flag-5'>時(shí)鐘</b><b class='flag-5'>分配器</b>

    LTC6952:超低抖動(dòng)、4.5 GHz PLL,帶11個(gè)輸出JESD204B/JESD204C支持數(shù)據(jù)表

    LTC6952:超低抖動(dòng)4.5 GHz PLL,帶11個(gè)
    發(fā)表于 04-22 15:52 ?9次下載
    <b class='flag-5'>LTC</b>6952:<b class='flag-5'>超低</b><b class='flag-5'>抖動(dòng)</b>、<b class='flag-5'>4.5</b> <b class='flag-5'>GHz</b> PLL,帶<b class='flag-5'>11</b><b class='flag-5'>個(gè)</b><b class='flag-5'>輸出</b>和<b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204C</b><b class='flag-5'>支持</b>數(shù)據(jù)表

    LTC6953超低抖動(dòng)4.5 GHz時(shí)鐘分配器,帶11個(gè)輸出JESD204B/JESD204C支持數(shù)據(jù)表

    LTC6953超低抖動(dòng)、4.5 GHz時(shí)鐘分配器,
    發(fā)表于 05-19 15:23 ?14次下載
    <b class='flag-5'>LTC6953</b>:<b class='flag-5'>超低</b><b class='flag-5'>抖動(dòng)</b>、<b class='flag-5'>4.5</b> <b class='flag-5'>GHz</b><b class='flag-5'>時(shí)鐘</b><b class='flag-5'>分配器</b>,帶<b class='flag-5'>11</b><b class='flag-5'>個(gè)</b><b class='flag-5'>輸出</b>和<b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204C</b><b class='flag-5'>支持</b>數(shù)據(jù)表

    理解JESD204B協(xié)議

    理解JESD204B協(xié)議
    發(fā)表于 11-04 09:52 ?4次下載
    理解<b class='flag-5'>JESD204B</b><b class='flag-5'>協(xié)議</b>

    AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet

    電子發(fā)燒友網(wǎng)為你提供ADI(ADI)AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有AD9207
    發(fā)表于 10-16 19:02
    AD9207: 12-Bit, 6 GSPS, <b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204C</b> Dual ADC Data Sheet AD9207: 12-Bit, 6 GSPS, <b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204C</b> Dual ADC Data Sheet

    JESD204B升級(jí)到JESD204C時(shí)的系統(tǒng)設(shè)計(jì)注意事項(xiàng)

    電子發(fā)燒友網(wǎng)站提供《從JESD204B升級(jí)到JESD204C時(shí)的系統(tǒng)設(shè)計(jì)注意事項(xiàng).pdf》資料免費(fèi)下載
    發(fā)表于 09-21 10:19 ?6次下載
    從<b class='flag-5'>JESD204B</b>升級(jí)到<b class='flag-5'>JESD204C</b>時(shí)的系統(tǒng)設(shè)計(jì)注意事項(xiàng)

    JESD204B使用說(shuō)明

    能力更強(qiáng),布線數(shù)量更少。 本篇的內(nèi)容基于jesd204b接口的ADC和FPGA的硬件板卡,通過(guò)調(diào)用jesd204b ip核來(lái)一步步在FPGA內(nèi)部實(shí)現(xiàn)高速ADC數(shù)據(jù)采集,jesd204b協(xié)議
    的頭像 發(fā)表于 12-18 11:31 ?1629次閱讀
    <b class='flag-5'>JESD204B</b>使用說(shuō)明

    LTC6952具有11個(gè)輸出支持JESD204B/JESD204C協(xié)議超低抖動(dòng)、4.5GHz PLL技術(shù)手冊(cè)

    LTC6952 是一款高性能、超低抖動(dòng) JESD204B/C 時(shí)鐘生成和
    的頭像 發(fā)表于 04-09 17:26 ?343次閱讀
    <b class='flag-5'>LTC</b>6952<b class='flag-5'>具有</b><b class='flag-5'>11</b><b class='flag-5'>個(gè)</b><b class='flag-5'>輸出</b><b class='flag-5'>并</b><b class='flag-5'>支持</b><b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204C</b><b class='flag-5'>協(xié)議</b>的<b class='flag-5'>超低</b><b class='flag-5'>抖動(dòng)</b>、<b class='flag-5'>4.5GHz</b> PLL<b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>