簡(jiǎn)介介紹
對(duì)于Verilog描述初學(xué)者來說,最難的莫過于編寫測(cè)試代碼并判斷自己寫的是否正確。在這里我推薦一個(gè)HDL描述練習(xí)網(wǎng)站,這個(gè)網(wǎng)站上的練習(xí)題無需自己編寫測(cè)試代碼,寫好邏輯代碼之后上傳,即可判斷你的代碼邏輯是否正確。網(wǎng)站鏈接如下:
這個(gè)網(wǎng)站上面有很多練習(xí)習(xí)題,如下圖所示,有Verilog基礎(chǔ)知識(shí),基礎(chǔ)電路練習(xí)題(包括常見的組合邏輯,時(shí)序邏輯),狀態(tài)機(jī)練習(xí)題等,大家可以自行去看:
雙邊沿采樣電路實(shí)例
下面以一道雙邊沿采樣電路練習(xí)題帶大家來看看這個(gè)網(wǎng)站的使用。
(1)首先在網(wǎng)站的最左邊導(dǎo)航欄找到這道題,并點(diǎn)擊。
(2)點(diǎn)擊之后發(fā)現(xiàn)網(wǎng)頁最上部分是這道題的描述。
(3) 這里還有這道題做法的提示,如果未展開,點(diǎn)擊Hint即可展開。
(4) 在這個(gè)里面可以看到輸入輸出端口已經(jīng)定義好了,可以直接編輯你的邏輯代碼,再點(diǎn)擊submit即可。
我設(shè)計(jì)的雙邊沿采樣電路如下圖所示。
故輸入代碼如下:
(5) 點(diǎn)擊Submit后,在下方即可看到運(yùn)行結(jié)果如下圖所示。你可以通過他所報(bào)的錯(cuò)或者對(duì)比你的波形(Yours)與正確參考波形(Ref)來判斷邏輯描述的正確性。
-
Verilog
+關(guān)注
關(guān)注
28文章
1364瀏覽量
111534 -
HDL
+關(guān)注
關(guān)注
8文章
330瀏覽量
47733 -
代碼
+關(guān)注
關(guān)注
30文章
4882瀏覽量
70046
原文標(biāo)題:HDL練習(xí)網(wǎng)站推薦-雙邊沿采樣電路
文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
功率器件熱設(shè)計(jì)基礎(chǔ)知識(shí)
PCB繪制基礎(chǔ)知識(shí)

FPGA基礎(chǔ)知識(shí)及設(shè)計(jì)和執(zhí)行FPGA應(yīng)用所需的工具

TWL6030氣體監(jiān)測(cè)基礎(chǔ)知識(shí)

Verilog HDL的基礎(chǔ)知識(shí)

TI電池監(jiān)控器IC的HDQ通信基礎(chǔ)知識(shí)

在TI SoC上集成AUTOSAR:基礎(chǔ)知識(shí)

負(fù)載開關(guān)基礎(chǔ)知識(shí)

全新的半導(dǎo)體基礎(chǔ)知識(shí)

超聲波傳感基礎(chǔ)知識(shí)

評(píng)論