一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

系統(tǒng)芯片—外設(shè)IP核(Peripheral IP Core)

倩倩 ? 來源:Semi Connect ? 作者:Semi Connect ? 2022-08-12 14:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

外設(shè)IP核(Peripheral IP Core)統(tǒng)指系統(tǒng)芯片里面的除嵌入式CPU以外的外圍專用功能IP核的總稱,包括串行總線接口,存儲(chǔ)器控制器等。外設(shè)一般通過總線核處理器連接,通常是總線的從設(shè)備。外設(shè)接收處理器的指令后,完成特定的功能。作為系統(tǒng)芯片的重要組成部分,外設(shè)協(xié)助處理器完成控制,計(jì)算等任務(wù),提高了處理器的工作效率。

外設(shè)通常在處理器的控制下工作,處理器通過讀/寫外設(shè)的寄存器管理外設(shè)。外設(shè)寄存器一般包含兩類:第一類是控制寄存器,處理器對(duì)這類寄存器寫入配置實(shí)現(xiàn)對(duì)外設(shè)的控制;第二類寄存器是狀態(tài)寄存器,處理器通過讀取這類寄存器了解外設(shè)當(dāng)前的工作狀態(tài)。

按照功能分類,常見的外設(shè)有4類:1通用數(shù)據(jù)傳輸協(xié)議接口外設(shè),如I2C,SPI,UART,MAC,USB等,這些外設(shè)按照數(shù)據(jù)傳輸協(xié)議進(jìn)行數(shù)據(jù)的收/發(fā);2通用控制外設(shè),如通用I/O接口(GPIO),脈寬調(diào)制接口(PWM)等,這些外設(shè)可對(duì)引腳進(jìn)行特殊化的操控;3加速器型外設(shè),類似于協(xié)處理器,加速特定類型的運(yùn)算,如圖像編解碼,高速加解密核卷積運(yùn)算等;4系統(tǒng)功能外設(shè),幫助處理器完成系統(tǒng)芯片的系統(tǒng)運(yùn)行功能,確保應(yīng)用正確執(zhí)行,如定時(shí)器和中斷控制器等。

按照速度分類,常見的外設(shè)分為高速外設(shè)和低速外設(shè)兩類:高速外設(shè)的工作頻率高,執(zhí)行復(fù)雜的任務(wù)或者計(jì)算,如圖像處理加速器,高速加解密引擎和高速通信接口等;低速外設(shè)的工作頻率低,主要負(fù)責(zé)SoC與外界的低速通信,維護(hù)SoC系統(tǒng)功能,如I2C,INTC等。

隨著外設(shè)種類的增加和性能的提高,為使外設(shè)與處理器之間的速度,時(shí)序和格式等匹配,外設(shè)逐漸發(fā)展為擁有獨(dú)立的控制單元與接口電路。隨著外設(shè)功能越來越多樣化,性能要求越來越苛刻,如何設(shè)計(jì)出可靠性高,控制簡(jiǎn)單,智能化且易于擴(kuò)展的外設(shè)稱為未來的發(fā)展趨勢(shì)。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19896

    瀏覽量

    235249
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5434

    瀏覽量

    124513
  • 系統(tǒng)芯片
    +關(guān)注

    關(guān)注

    0

    文章

    39

    瀏覽量

    18501

原文標(biāo)題:系統(tǒng)芯片—外設(shè)IP核

文章出處:【微信號(hào):Semi Connect,微信公眾號(hào):Semi Connect】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    VIVADO自帶Turbo譯碼器IP怎么用?

    turbo 譯碼器IP沒有輸出,不知道哪里出了問題,有經(jīng)驗(yàn)的小伙伴幫忙看看啊 搭建了turbo 譯碼器IP測(cè)試工程,用Matlab產(chǎn)生的數(shù)據(jù)源,調(diào)用turbo編碼器生成編碼數(shù)據(jù),將
    發(fā)表于 06-23 17:39

    JESD204B IP的配置與使用

    物理層的位置,一種是物理層在JESD204 IP里;另外一種是物理層在JESD204 IP外部,需要再配置JESD204 phy IP進(jìn)行使用。
    的頭像 發(fā)表于 05-24 15:05 ?693次閱讀
    JESD204B <b class='flag-5'>IP</b><b class='flag-5'>核</b>的配置與使用

    基于8051 IP調(diào)試器設(shè)計(jì)方案

    8051 IP調(diào)試器是一種對(duì)基于8051指令系統(tǒng)IP進(jìn)行調(diào)試的軟硬件結(jié)合工具,需要與集成開發(fā)環(huán)境(IDE)結(jié)合使用。
    的頭像 發(fā)表于 05-07 11:37 ?418次閱讀
    基于8051 <b class='flag-5'>IP</b>調(diào)試器設(shè)計(jì)方案

    一文詳解Video In to AXI4-Stream IP

    Video In to AXI4-Stream IP用于將視頻源(帶有同步信號(hào)的時(shí)鐘并行視頻數(shù)據(jù),即同步sync或消隱blank信號(hào)或者而后者皆有)轉(zhuǎn)換成AXI4-Stream接口形式,實(shí)現(xiàn)了接口轉(zhuǎn)換。該IP還可使用VTC
    的頭像 發(fā)表于 04-03 09:28 ?1312次閱讀
    一文詳解Video In to AXI4-Stream <b class='flag-5'>IP</b><b class='flag-5'>核</b>

    Vivado FIR IP核實(shí)現(xiàn)

    Xilinx的FIR IP屬于收費(fèi)IP,但是不需要像 Quartus那樣通過修改license文件來破解。如果是個(gè)人學(xué)習(xí),現(xiàn)在網(wǎng)絡(luò)上流傳的license破解文件在破解Vivado的同時(shí)也破解
    的頭像 發(fā)表于 03-01 14:44 ?1690次閱讀
    Vivado FIR <b class='flag-5'>IP</b>核實(shí)現(xiàn)

    如何理解芯片設(shè)計(jì)中的IP

    本文主要介紹如何理解芯片設(shè)計(jì)中的IP芯片設(shè)計(jì)中,IP(知識(shí)產(chǎn)權(quán)核心,Intellectual Property Core)是指在
    的頭像 發(fā)表于 02-08 10:43 ?1034次閱讀

    ALINX發(fā)布100G以太網(wǎng)UDP/IP協(xié)議棧IP

    ALINX近日宣布,基于AMD 100G以太網(wǎng)MAC IP,成功開發(fā)出全新的100G以太網(wǎng)UDP/IP協(xié)議棧IP。該IP
    的頭像 發(fā)表于 01-07 11:25 ?760次閱讀

    半導(dǎo)體IP:芯片制造中不可小覷的關(guān)鍵隱藏環(huán)節(jié)

    目前,在全球科技產(chǎn)業(yè)中,半導(dǎo)體IP(Intellectual Property)產(chǎn)業(yè)作為數(shù)字創(chuàng)新的“智慧引擎”,但對(duì)于芯片制造商而言,IP 如同基石一般,是構(gòu)筑高性能、復(fù)雜
    的頭像 發(fā)表于 11-28 10:09 ?1034次閱讀
    半導(dǎo)體<b class='flag-5'>IP</b>:<b class='flag-5'>芯片</b>制造中不可小覷的關(guān)鍵隱藏環(huán)節(jié)

    Vivado中FFT IP的使用教程

    本文介紹了Vidado中FFT IP的使用,具體內(nèi)容為:調(diào)用IP>>配置界面介紹>>IP
    的頭像 發(fā)表于 11-06 09:51 ?3856次閱讀
    Vivado中FFT <b class='flag-5'>IP</b><b class='flag-5'>核</b>的使用教程

    芯驛電子 ALINX 推出全新 IP 產(chǎn)品線,覆蓋 TCP/UDP/NVMe AXI IP

    在創(chuàng)新加速的浪潮中,為更好地響應(yīng)客戶群需求, 芯驛電子 ALINX 推出全新 IP 產(chǎn)品線 ,致力于為高性能數(shù)據(jù)傳輸和復(fù)雜計(jì)算需求提供 高帶寬、低延遲 的解決方案。發(fā)布的第一批 IP
    的頭像 發(fā)表于 10-30 17:39 ?901次閱讀
     芯驛電子 ALINX 推出全新 <b class='flag-5'>IP</b> <b class='flag-5'>核</b>產(chǎn)品線,覆蓋 TCP/UDP/NVMe AXI <b class='flag-5'>IP</b> <b class='flag-5'>核</b>

    芯驛電子ALINX推出全新IP產(chǎn)品線

    在創(chuàng)新加速的浪潮中,為更好地響應(yīng)客戶群需求,芯驛電子 ALINX 推出全新 IP 產(chǎn)品線,致力于為高性能數(shù)據(jù)傳輸和復(fù)雜計(jì)算需求提供高帶寬、低延遲的解決方案。發(fā)布的第一批 IP 包括
    的頭像 發(fā)表于 10-30 11:53 ?695次閱讀
    芯驛電子ALINX推出全新<b class='flag-5'>IP</b><b class='flag-5'>核</b>產(chǎn)品線

    Xilinx DDS IP的使用和參數(shù)配置

    用RAM實(shí)現(xiàn)一個(gè)DDS,從原理上來說很簡(jiǎn)單,在實(shí)際使用的時(shí)候,可能沒有直接使用官方提供的IP來的方便。這個(gè)博客就記錄一下,最近使用到的這個(gè)DDS IP。
    的頭像 發(fā)表于 10-25 16:54 ?3946次閱讀
    Xilinx DDS <b class='flag-5'>IP</b><b class='flag-5'>核</b>的使用和參數(shù)配置

    如何申請(qǐng)xilinx IP的license

    在使用FPGA的時(shí)候,有些IP是需要申請(qǐng)后才能使用的,本文介紹如何申請(qǐng)xilinx IP的license。
    的頭像 發(fā)表于 10-25 16:48 ?1408次閱讀
    如何申請(qǐng)xilinx <b class='flag-5'>IP</b><b class='flag-5'>核</b>的license

    動(dòng)態(tài)住宅IP的奧秘與科技魅力# IP代理

    IP
    jf_62215197
    發(fā)布于 :2024年08月14日 07:22:06

    代理IP類型以及它們適用的業(yè)務(wù)場(chǎng)景#代理IP

    IP
    jf_62215197
    發(fā)布于 :2024年08月13日 07:28:10