一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

QuarusⅡ工具時序分析結(jié)果

工程師鄧生 ? 來源:學(xué)堂在線《IC設(shè)計與方法》 ? 作者:學(xué)堂在線《IC設(shè)計 ? 2022-08-30 10:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

圖一是Quartus Ⅱ工具關(guān)于時序分析建立時間分析報告結(jié)果(個人理解:該報告可以作為時鐘周期報告)。Quartus Ⅱ工具可以詳細給出每一條路徑的分析結(jié)果,路徑信息按照延時由大到小的順序排列,因為延時最長的情況通常被認定為最壞情況,所以需要關(guān)注延時長的情況。

圖一的第一列展示的是延時的時間長度,最長的關(guān)鍵路徑延時為8ns(1ns=10-9s),對該時間取倒數(shù),可以得出芯片的工作頻率在125MHz左右。

除此之外,圖一還展示了延時路徑的一些信息,包括源節(jié)點(可以理解為數(shù)據(jù)發(fā)送端)信息、目標節(jié)點(可以理解為數(shù)據(jù)接收端)信息等。目標節(jié)點從頂層到底層(含個人理解:門級信息,具體到某個節(jié)點的某個引腳)的信息均列出,設(shè)計人員可以通過以上信息分析出該路徑在設(shè)計中的實際位置,方便對電路設(shè)計進行優(yōu)化。

6e4258a8-2058-11ed-ba43-dac502259ad0.png

圖一,圖片來源:學(xué)堂在線《IC設(shè)計與方法》

設(shè)計人員可以通過圖二的操作列出某一路徑的詳細信息,圖二的操作可以展示延時最長路徑的詳細信息。

6e9aa602-2058-11ed-ba43-dac502259ad0.png

圖二,圖片來源:學(xué)堂在線《IC設(shè)計與方法》

經(jīng)過圖二的操作,Quartus Ⅱ工具會顯示出圖三界面,圖三列出了延時最長路徑的詳細信息。

圖三左下角是時序分析的模型圖,設(shè)計人員可以對照模型圖在圖三界面中找到C(時鐘信號傳遞到源觸發(fā)器的延時)、E(時鐘信號傳遞到目標觸發(fā)器的延時)、B(從源觸發(fā)器到目標觸發(fā)器所經(jīng)過的組合邏輯電路的延時)、tco(源觸發(fā)器延時)、tsu的信息(目標觸發(fā)器延時)。

圖三界面中,一共有七行信息。第二行列出了最長的B的延時為7.445ns。第四行列出了最短的E的延時為3.7ns,第五行列出了最長的C的延時為3.7ns,可以發(fā)現(xiàn)C=E,這是因為該芯片面積較小,所以C和E相等。第六行列出了tco為0.384ns,第七行列出tsu為0.18ns。

根據(jù)時鐘周期的公式:

time period=tco+B+tsu-(E-C)

可以計算得出time period(時鐘周期)等于8.009ns。工作頻率為timeperiod的倒數(shù),其值約為124.86MHz。

6ed53eac-2058-11ed-ba43-dac502259ad0.png

圖三,圖片來源:學(xué)堂在線《IC設(shè)計與方法》

Quartus Ⅱ工具可以將圖三中更詳細的信息展示,如圖四上側(cè),列出B路徑的詳細信息。圖四上側(cè)展示了互連線延時和單元(個人理解:一個門器件)的延時、元器件的扇出系數(shù)(扇出系數(shù)越大,延時越大)、節(jié)點相關(guān)信息。

圖四下側(cè)展示了總結(jié)性的報告,包括總互連線延時、總的單元延時、以及兩種延時所占的比例。設(shè)計人員可以通過兩種延時的比例判斷延時過長的原因是因為互連線過長,還是因為邏輯過復(fù)雜。

6f054598-2058-11ed-ba43-dac502259ad0.png

圖四,圖片來源:學(xué)堂在線《IC設(shè)計與方法》

圖五下側(cè)的窗口展示了使用Technology Viewer(Quartus Ⅱ工具中一種運用圖形展示分析結(jié)果的方式)展示最長延時路徑。如圖五所示,輸入D觸發(fā)器經(jīng)過十幾個單元達到輸出D觸發(fā)器,說明最長延時路徑延時過長的原因是電路邏輯過復(fù)雜。

設(shè)計人員也可以通過Technology Viewer觀測某個元器件所使用的信號、元器件的類型、元器件的延時。

6f3f84ba-2058-11ed-ba43-dac502259ad0.png

圖五,圖片來源:學(xué)堂在線《IC設(shè)計與方法》



審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • IC設(shè)計
    +關(guān)注

    關(guān)注

    38

    文章

    1360

    瀏覽量

    105815
  • 時鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1902

    瀏覽量

    133261
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2039

    瀏覽量

    62162
  • 時序分析
    +關(guān)注

    關(guān)注

    2

    文章

    127

    瀏覽量

    23830

原文標題:芯片設(shè)計相關(guān)介紹(32)——Quarus Ⅱ工具時序分析結(jié)果

文章出處:【微信號:行業(yè)學(xué)習(xí)與研究,微信公眾號:行業(yè)學(xué)習(xí)與研究】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    FPGA時序約束之設(shè)置時鐘組

    Vivado中時序分析工具默認會分析設(shè)計中所有時鐘相關(guān)的時序路徑,除非時序約束中設(shè)置了時鐘組或f
    的頭像 發(fā)表于 04-23 09:50 ?483次閱讀
    FPGA<b class='flag-5'>時序</b>約束之設(shè)置時鐘組

    TDengine 發(fā)布時序數(shù)據(jù)分析 AI 智能體 TDgpt,核心代碼開源

    2025 年 3 月 26 日,濤思數(shù)據(jù)通過線上直播形式正式發(fā)布了其新一代時序數(shù)據(jù)分析 AI 智能體——TDgpt,并同步開源其核心代碼。這一創(chuàng)新功能作為 TDengine 3.3.6.0 的重要
    的頭像 發(fā)表于 03-27 10:30 ?315次閱讀
    TDengine 發(fā)布<b class='flag-5'>時序數(shù)據(jù)分析</b> AI 智能體 TDgpt,核心代碼開源

    功率分析儀測量結(jié)果的影響因素

    在使用功率分析儀進行測試過程中,有時雖然面對同樣的信號,因使用設(shè)備的不同測量結(jié)果會出現(xiàn)較大偏差,即使更換同一品牌功率分析儀,也可能出現(xiàn)一些差異,這些時候,往往是現(xiàn)場測試工程師們對功率分析
    的頭像 發(fā)表于 03-14 10:22 ?235次閱讀
    功率<b class='flag-5'>分析</b>儀測量<b class='flag-5'>結(jié)果</b>的影響因素

    集成電路設(shè)計中靜態(tài)時序分析介紹

    本文介紹了集成電路設(shè)計中靜態(tài)時序分析(Static Timing Analysis,STA)的基本原理、概念和作用,并分析了其優(yōu)勢和局限性。 ? 靜態(tài)時序
    的頭像 發(fā)表于 02-19 09:46 ?633次閱讀

    混合信號分析儀的原理和應(yīng)用場景

    分析儀通過模擬通道和數(shù)字通道對信號進行采樣。模擬通道使用模擬采樣器對模擬信號進行連續(xù)采樣,將其轉(zhuǎn)換為數(shù)字信號;數(shù)字通道則使用數(shù)字采樣器對數(shù)字信號進行時序采樣,轉(zhuǎn)換為時序波形。 信號存儲:采樣后的數(shù)據(jù)會被
    發(fā)表于 01-21 16:45

    車載總線監(jiān)控分析及仿真工具 - VBA

    INTEWORK-VBA(Vehicle Bus Analyzer)車載總線監(jiān)控分析及仿真工具,是由經(jīng)緯恒潤自主研發(fā)的一款專業(yè)、易用的車載總線工具。VBA集監(jiān)控分析、節(jié)點仿真、測量標定
    的頭像 發(fā)表于 01-02 17:00 ?655次閱讀
    車載總線監(jiān)控<b class='flag-5'>分析</b>及仿真<b class='flag-5'>工具</b> - VBA

    TPS65950實時時鐘時序補償分析

    電子發(fā)燒友網(wǎng)站提供《TPS65950實時時鐘時序補償分析.pdf》資料免費下載
    發(fā)表于 10-29 10:01 ?0次下載
    TPS65950實時時鐘<b class='flag-5'>時序</b>補償<b class='flag-5'>分析</b>

    使用Arthas火焰圖工具的Java應(yīng)用性能分析和優(yōu)化經(jīng)驗

    分享作者在使用Arthas火焰圖工具進行Java應(yīng)用性能分析和優(yōu)化的經(jīng)驗。
    的頭像 發(fā)表于 10-28 09:27 ?1302次閱讀
    使用Arthas火焰圖<b class='flag-5'>工具</b>的Java應(yīng)用性能<b class='flag-5'>分析</b>和優(yōu)化經(jīng)驗

    使用IBIS模型進行時序分析

    電子發(fā)燒友網(wǎng)站提供《使用IBIS模型進行時序分析.pdf》資料免費下載
    發(fā)表于 10-21 10:00 ?1次下載
    使用IBIS模型進行<b class='flag-5'>時序</b><b class='flag-5'>分析</b>

    電源時序器跳閘的原因和解決方法

    電源時序器跳閘是一個常見的電氣問題,它可能由多種因素引起,包括電源電壓不穩(wěn)定、電路短路、過載電流以及時序器本身的故障等。下面將詳細分析電源時序器跳閘的原因及相應(yīng)的解決方法。
    的頭像 發(fā)表于 09-29 16:28 ?2734次閱讀

    超高速數(shù)據(jù)采集系統(tǒng)的時序設(shè)計與信號完整性分析

    電子發(fā)燒友網(wǎng)站提供《超高速數(shù)據(jù)采集系統(tǒng)的時序設(shè)計與信號完整性分析.pdf》資料免費下載
    發(fā)表于 09-20 11:34 ?0次下載

    鎖存器的基本輸出時序

    在深入探討鎖存器的輸出時序時,我們需要詳細分析鎖存器在不同控制信號下的行為表現(xiàn),特別是控制信號(如使能信號E)的電平變化如何影響數(shù)據(jù)輸入(D)到輸出(Q)的傳輸過程。以下是對鎖存器輸出時序的詳細描述,旨在全面覆蓋其工作原理和
    的頭像 發(fā)表于 08-30 10:43 ?1188次閱讀

    時序邏輯電路故障分析

    時序邏輯電路的主要故障分析是一個復(fù)雜而重要的課題,它涉及電路的穩(wěn)定性、可靠性以及整體性能。以下是對時序邏輯電路主要故障的全面分析,旨在幫助理解和解決這些故障。
    的頭像 發(fā)表于 08-29 11:13 ?1873次閱讀

    時序邏輯電路的功能表示方法有哪些

    復(fù)雜邏輯功能的關(guān)鍵組成部分。它們能夠存儲信息,并根據(jù)輸入信號和當(dāng)前狀態(tài)產(chǎn)生輸出。時序邏輯電路的設(shè)計和分析對于理解和實現(xiàn)數(shù)字系統(tǒng)至關(guān)重要。 2. 時序邏輯電路的基本概念 2.1 時序邏輯
    的頭像 發(fā)表于 08-28 11:41 ?1499次閱讀

    深度解析FPGA中的時序約束

    建立時間和保持時間是FPGA時序約束中兩個最基本的概念,同樣在芯片電路時序分析中也存在。
    的頭像 發(fā)表于 08-06 11:40 ?1416次閱讀
    深度解析FPGA中的<b class='flag-5'>時序</b>約束