一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

硬件和軟件一起完成的集成電路設(shè)計

半導(dǎo)體行業(yè)相關(guān) ? 來源:半導(dǎo)體行業(yè)相關(guān) ? 作者:半導(dǎo)體行業(yè)相關(guān) ? 2022-09-08 16:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

集成電路(integrated circuit)是一種微型電子器件或部件。采用一定的工藝,把一個電路中所需的晶體管、電阻、電容和電感等元件及布線互連一起,制作在一小塊或幾小塊半導(dǎo)體晶片或介質(zhì)基片上,然后封裝在一個管殼內(nèi),成為具有所需電路功能的微型結(jié)構(gòu);其中所有元件在結(jié)構(gòu)上已組成一個整體,使電子元件向著微小型化、低功耗、智能化和高可靠性方面邁進(jìn)了一大步。它在電路中用字母“IC”表示。

集成電路設(shè)計的流程一般先要進(jìn)行軟硬件劃分,將設(shè)計基本分為兩部分:芯片硬件設(shè)計和軟件協(xié)同設(shè)計。

芯片硬件設(shè)計包括:

1.功能設(shè)計階段。

設(shè)計人員產(chǎn)品的應(yīng)用場合,設(shè)定一些諸如功能、操作速度、接口規(guī)格、環(huán)境溫度及消耗功率等規(guī)格,以做為將來電路設(shè)計時的依據(jù)。更可進(jìn)一步規(guī)劃軟件模塊及硬件模塊該如何劃分,哪些功能該整合于 SOC 內(nèi),哪些功能可以設(shè)計在電路板上。

2.設(shè)計描述和行為級驗證

功能設(shè)計完成后,可以依據(jù)功能將 SOC 劃分為若干功能模塊,并決定實現(xiàn)這些功能將要使用的 IP 核。此階段間接影響了 SOC 內(nèi)部的架構(gòu)及各模塊間互動的訊號,及未來產(chǎn)品的可靠性。

決定模塊之后,可以用 VHDL 或 Verilog 等硬件描述語言實現(xiàn)各模塊的設(shè)計。接著,利用 VHDL 或 Verilog 的電路仿真器,對設(shè)計進(jìn)行功能驗證(functionsimulation,或行為驗證 behavioral simulation)。

3.邏輯綜合

確定設(shè)計描述正確后,可以使用邏輯綜合工具(synthesizer)進(jìn)行綜合。綜合過程中,需要選擇適當(dāng)?shù)倪壿嬈骷?logic cell library),作為合成邏輯電路時的參考依據(jù)。

硬件語言設(shè)計描述文件的編寫風(fēng)格是決定綜合工具執(zhí)行效率的一個重要因素。事實上,綜合工具支持的 HDL 語法均是有限的,一些過于抽象的語法只適于作為系統(tǒng)評估時的仿真模型,而不能被綜合工具接受。邏輯綜合得到門級網(wǎng)表。

4.門級驗證(Gate-Level Netlist Verification)

門級功能驗證是寄存器傳輸級驗證。主要的工作是要確認(rèn)經(jīng)綜合后的電路是否符合功能需求,該工作一般利用門電路級驗證工具完成。注意,此階段仿真需要考慮門電路的延遲。

5.布局和布線

布局指將設(shè)計好的功能模塊合理地安排在芯片上,規(guī)劃好它們的位置。布線則指完成各模塊之間互連的連線。注意,各模塊之間的連線通常比較長,因此,產(chǎn)生的延遲會嚴(yán)重影響 SOC 的性能,尤其在 0.25 微米制程以上,這種現(xiàn)象更為顯著。

軟件協(xié)同設(shè)計包括:

1. 電路設(shè)計 依據(jù)電路功能完成電路的設(shè)計。

2. 前仿真 電路功能的仿真,包括功耗,電流,電壓,溫度,壓擺幅,輸入輸出特性等參數(shù)的仿真。

3. 版圖設(shè)計(Layout) 依據(jù)所設(shè)計的電路畫版圖。一般使用 Cadence 軟件。

4. 后仿真 對所畫的版圖進(jìn)行仿真,并與前仿真比較,若達(dá)不到要求需修改或重新設(shè)計版圖。

5. 后續(xù)處理 將版圖文件生成 GDSII 文件交予 Foundry 流片。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52529

    瀏覽量

    441339
  • 集成電路
    +關(guān)注

    關(guān)注

    5425

    文章

    12076

    瀏覽量

    368592
  • 硬件設(shè)計
    +關(guān)注

    關(guān)注

    18

    文章

    434

    瀏覽量

    45212
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    電機驅(qū)動與控制專用集成電路及應(yīng)用

    個芯片上有些同時還包括檢測、控制、保護(hù)等功能電路,稱之為智能功率集成電路。有些更大規(guī)模的功率集成電路把整個控制器和驅(qū)動器都集成
    發(fā)表于 04-24 21:30

    中國集成電路大全 接口集成電路

    資料介紹本文系《中國集成電路大全》的接口集成電路分冊,是國內(nèi)第次比較系統(tǒng)地介紹國產(chǎn)接口集成電路的系列、品種、特性和應(yīng)用方而知識的書籍。全書共有總表、正文和附錄三部分內(nèi)容??偙聿糠至杏?/div>
    發(fā)表于 04-21 16:33

    法動科技EMOptimizer解決模擬/射頻集成電路設(shè)計難題

    直困擾模擬/射頻集成電路工程師多年的痛點,被業(yè)界首款基于人工智能(AI)技術(shù)的模擬/射頻電路快速設(shè)計優(yōu)化軟件EMOptimizer革命性地改變和突破!
    的頭像 發(fā)表于 04-08 14:07 ?709次閱讀
    法動科技EMOptimizer解決模擬/射頻<b class='flag-5'>集成電路設(shè)計</b>難題

    淺談集成電路設(shè)計中的標(biāo)準(zhǔn)單元

    本文介紹了集成電路設(shè)計中Standard Cell(標(biāo)準(zhǔn)單元)的概念、作用、優(yōu)勢和設(shè)計方法等。
    的頭像 發(fā)表于 03-12 15:19 ?692次閱讀

    集成電路產(chǎn)業(yè)新地標(biāo) 集成電路設(shè)計園二期推動產(chǎn)業(yè)創(chuàng)新能級提升

    其中之。 據(jù)了解,集成電路設(shè)計園二期由海淀區(qū)政府和中關(guān)村發(fā)展集團(tuán)聯(lián)合打造,ICPARK運營服務(wù)。作為北京集成電路產(chǎn)業(yè)的核心承載區(qū),集成電路設(shè)計園二期揭牌啟動,標(biāo)志著海淀區(qū)在推動產(chǎn)業(yè)創(chuàng)
    的頭像 發(fā)表于 03-12 10:18 ?414次閱讀

    集成電路設(shè)計中靜態(tài)時序分析介紹

    Analysis,STA)是集成電路設(shè)計中的項關(guān)鍵技術(shù),它通過分析電路中的時序關(guān)系來驗證電路是否滿足設(shè)計的時序要求。與動態(tài)仿真不同,STA不需要模擬
    的頭像 發(fā)表于 02-19 09:46 ?633次閱讀

    集成電路為什么要封膠?

    環(huán)境因素的損害。封膠作為種有效的保護(hù)措施,能夠隔絕這些有害物質(zhì),防止它們對集成電路造成侵害,從而確保集成電路的穩(wěn)定性和可靠性。增強機械強度:封膠能夠增強集成電路
    的頭像 發(fā)表于 02-14 10:28 ?535次閱讀
    <b class='flag-5'>集成電路</b>為什么要封膠?

    從片上系統(tǒng)(SoC)到立方體集成電路(CIC)

    ,CIC(Cubic Integrated Circuit)立方體集成電路,三者有什么異同,今天,我們將其放在一起進(jìn)行比較解讀。 ? ?SoC? SoC是System on Chip的縮寫,中文稱“片上
    的頭像 發(fā)表于 12-18 11:03 ?1034次閱讀
    從片上系統(tǒng)(SoC)到立方體<b class='flag-5'>集成電路</b>(CIC)

    ASIC集成電路設(shè)計中的常見問題

    在ASIC(專用集成電路集成電路設(shè)計過程中,設(shè)計師們可能會遇到系列常見問題。以下是對這些問題的歸納與解析: 、前端設(shè)計問題 RTL編碼問題 在寄存器傳輸級(RTL)編碼時,應(yīng)避免
    的頭像 發(fā)表于 11-20 15:46 ?1206次閱讀

    ASIC集成電路設(shè)計流程

    ASIC(Application Specific Integrated Circuit)即專用集成電路,是指應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計、制造的集成電路。ASIC集成電路設(shè)計流程可以
    的頭像 發(fā)表于 11-20 14:59 ?2094次閱讀

    什么是集成電路?有哪些類型?

    集成電路,又稱為IC,按其功能結(jié)構(gòu)的不同,可以分為模擬集成電路、數(shù)字集成電路和數(shù)/模混合集成電路三大類。
    的頭像 發(fā)表于 10-18 15:08 ?4679次閱讀

    語音集成電路是指什么意思

    語音集成電路(Voice Integrated Circuit,簡稱VIC)是種專門用于處理語音信號的集成電路。它通常包括了語音識別、語音合成、語音增強等功能,廣泛應(yīng)用于智能手機、智能音箱、車載
    的頭像 發(fā)表于 09-30 15:44 ?908次閱讀

    音響集成電路是數(shù)字集成電路

    音響集成電路(Audio Integrated Circuit,簡稱IC)是種用于處理音頻信號的集成電路。它們可以是數(shù)字的,也可以是模擬的,具體取決于它們的設(shè)計和功能。 數(shù)字集成電路
    的頭像 發(fā)表于 09-24 15:57 ?819次閱讀

    成為集成電路設(shè)計高手的必經(jīng)之路:科目攻略大公開

    隨著科技的快速發(fā)展,集成電路已經(jīng)成為現(xiàn)代電子信息技術(shù)的重要組成部分。集成電路設(shè)計集成系統(tǒng)專業(yè)作為培養(yǎng)這方面人才的重要途徑,涵蓋了廣泛的學(xué)科領(lǐng)域。本文將詳細(xì)介紹學(xué)習(xí)集成電路設(shè)計
    的頭像 發(fā)表于 08-14 11:07 ?1881次閱讀
    成為<b class='flag-5'>集成電路設(shè)計</b>高手的必經(jīng)之路:科目攻略大公開

    普通門電路的輸出端能否連在一起

    普通門電路的輸出端能否連在一起,取決于具體的應(yīng)用場景和需求。普通門電路的輸出端能否連在一起個復(fù)雜的問題,涉及到數(shù)字
    的頭像 發(fā)表于 07-30 15:13 ?1829次閱讀