一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

如何清除標準單元布局?驗證Tie high/low Cells的過程

jf_tpHP8OJR ? 來源:集成電路設計及EDA教程 ? 作者:Horizon Qiao ? 2022-11-16 10:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如何清除標準單元布局?

b9a6011a-64e0-11ed-8abf-dac502259ad0.png ?

GUI操作: Floorplan > Clear Floorplan. 在對話框中選擇“Specified Objects”,勾選“Placed Standard Cells”然后點擊OK。

b9b8730e-64e0-11ed-8abf-dac502259ad0.png

效果:

b9db20b6-64e0-11ed-8abf-dac502259ad0.png ?

相應的命令: 下面的命令會把Design中所有狀態(tài)是“Place”的Instance狀態(tài)改為“Unplaced”。但是不會動那些狀態(tài)是FIXED, SOFTFIXED或者COVER的Cell。

Legacy UI:

unplaceAllInsts

Common UI:

unplace_obj -insts

如果想將設計中所有的標準單元全部設置成Unplaced(也就是清除所有標準單元的布局),可以用下面的命令,將pStatus改為unplaced即可:

Legacy UI:

dbSet [dbGet top.insts.cell.baseClass core -p2].pStatus unplaced

Common UI:

set_db [get_db insts -if {.base_cell.class == core}] .place_status unplaced

Place階段自動擺放Terminal

如果設計對Terminal的位置沒有特殊的限制,自己可以隨意控制,那么也可以不導入IO管腳排列文件,可以讓工具在布局階段自動擺放。

方法如下:

Place之前,在Mode Setup下方勾選Place IO Pins:

bc26c94c-64e0-11ed-8abf-dac502259ad0.png

相應的命令:setPlaceMode -place_global_place_io_pins true

如果想對一些Pin的edge和layer等做一些約束,可以用命令

setPinConstraint setPinConstraint- Sets the constraint for a partition pin or an I/O pin

* The following command sets the sides, T and B, of layer 3 and 5 of partition cell ptn4

setPinConstraint -cell ptn4 -layer {3 5} -side {T B}

* The following command sets the edges, 2 and 0, of partition cell ptn4 setPinConstraint -cell ptn4 -pin * -edge {2 0}

驗證Tie high/low Cells

在做布局之前我們做了相應的設置來讓工具在布局的時候添加Tie high/low cell,那么我們?nèi)绾悟炞C設計中所有接1/0的Cell的Cell的Pin都通過Tie high/low cell接到了電源地而非直接接到了電源地呢?

答案:

可以用命令verifyTieCell,在執(zhí)行該命令前需要首先做好setTieHiLoMode的設置,否則會報下面的錯誤:

innovus 4> verifyTieCell

**ERROR: (IMPVFC-265):No TieCell defined, please refer to command 'setTieHiLoMode'.

**WARN: (IMPVFC-263):verifyTieCell failed.

verifyTieCell命令會檢查那些需要tie high/low的Net是否接到了用setTieHiLoMode -cell指定的tie high/low cell上。

bc8a110a-64e0-11ed-8abf-dac502259ad0.png ?

上圖的左邊部分顯示verifyTieCell違反,右邊部分顯示沒有違反。

除此之外,該命令還可以檢查那些不應該接到tie high/low cell上的Instance或者Pin,可以加下面的選項:

-noTieCell filename filename

指定一個含有instance/pin名字列表的文件即可。

bcb3216c-64e0-11ed-8abf-dac502259ad0.png ?

上圖的左邊部分表示verifyTieCell -noTieCell沒有檢查出違反,右圖會檢查出違反。

另外,我們應該在什么時候做這個檢查呢?只需要在Place做這個檢查么?

答案是不一定的,現(xiàn)在的PR工具在其他步驟也可以通過做邏輯的優(yōu)化與更改,因此我們最好在每一步(place、CTS、postRoute)都做一下檢查,發(fā)現(xiàn)問題趕快解決。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • GUI
    GUI
    +關注

    關注

    3

    文章

    679

    瀏覽量

    41231
  • PIN管
    +關注

    關注

    0

    文章

    36

    瀏覽量

    6623
  • CTS
    CTS
    +關注

    關注

    0

    文章

    35

    瀏覽量

    14493

原文標題:Innovus教程 - Place相關問題分享

文章出處:【微信號:集成電路設計及EDA教程,微信公眾號:集成電路設計及EDA教程】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    基于標準單元的SoC芯片設計流程

    SoC設計的特點軟硬件協(xié)同設計流程基于標準單元的SoC芯片設計流程
    發(fā)表于 01-26 06:45

    標準單元的ASIC為什么仍是唯一的技術選擇?

    標準單元的ASIC為什么仍是唯一的技術選擇?
    發(fā)表于 04-08 07:03

    請問arm提供的標準單元庫中的track是什么意思

    請問arm提供的標準單元庫中有8track 10track 12track,這三種有什么區(qū)別?track在這里的意思是?
    發(fā)表于 06-14 11:41

    0.35um標準單元版圖庫的設計技術研究及實現(xiàn)

    單元庫中最重要的是版圖庫。在0.35um 標準單元的整個建庫過程中,通過Cadence,Synopsys 等設計工具的應用,重點解決在建版圖庫中,使改進了的建庫技術能夠更加科學、合理、實用,
    發(fā)表于 01-06 14:57 ?0次下載

    GaAs ASIC 標準單元庫建庫技術研究

    介紹了GaA sA S IC 標準單元庫構成、分類和特點。說明了標準單元庫的噪聲容限、瞬態(tài)特性和單元扇出能力的描述方法。介紹了該庫的設計流程和用戶接口。關鍵詞 GaA s A S IC
    發(fā)表于 01-26 17:45 ?25次下載

    MOS電流模邏輯標準單元設計方法

    摘要:分析了一種基于二叉判定圖算法的MCML標準單元的設計方法。仿真分析采用SMIC0.18 CMOS標準工藝對電路進行晶體管級仿真。關鍵詞:MOS電流模邏輯;標準單元;二叉判定圖
    發(fā)表于 05-24 08:31 ?11次下載

    基于標準單元ASIC設計

    基于標準單元ASIC設計 基于標準單元的設計是指把一些基本單元乃至具有相當強功能的模塊預先設計好,作為標準單元存入CAD 系統(tǒng)中,
    發(fā)表于 03-26 17:12 ?1246次閱讀

    面向近亞閾值的標準單元庫設計方法

    面向近亞閾值的標準單元庫設計方法_商新超
    發(fā)表于 01-03 15:24 ?0次下載

    高能效寬電壓工作標準單元庫分析與優(yōu)化

    高能效寬電壓工作標準單元庫分析與優(yōu)化_王京睿
    發(fā)表于 01-07 19:08 ?0次下載

    如何使用Synopsys PAC進行標準單元布局的改進

    雖然標準單元布局是用最小設計規(guī)則繪制的,以最大限度地提高設計區(qū)域收縮的效益,但復雜的設計規(guī)則給信號路由訪問標準單元布局中的管腳帶來了困難。因此,對于物理
    發(fā)表于 03-04 08:00 ?0次下載
    如何使用Synopsys PAC進行<b class='flag-5'>標準單元</b><b class='flag-5'>布局</b>的改進

    概倫電子精準高效標準單元庫EDA解決方案NanoCell

    7月27日,《NanoCell精準高效的特征提取解決方案》在線研討會火熱舉辦,概倫電子高級首席研發(fā)工程師章勝分享了標準單元庫開發(fā)挑戰(zhàn)及單元庫特征化工具。錯過直播也沒關系,一文帶你了解概倫電子精準高效的標準單元庫EDA解決方案Na
    的頭像 發(fā)表于 07-28 14:10 ?2360次閱讀

    如何添加、報告、驗證tie high/low cell?

    Calibre ERC中有一項檢查會檢查Cell的輸入pin是否直接接到了電源地,為了防止產(chǎn)生這種問題,我們可以控制工具在設計中給那些輸入端接0/1的Pin上添加Tie low/high的Cell,而非直接接到電源地。
    的頭像 發(fā)表于 09-25 10:39 ?1944次閱讀

    淺談集成電路設計中的標準單元

    本文介紹了集成電路設計中Standard Cell(標準單元)的概念、作用、優(yōu)勢和設計方法等。
    的頭像 發(fā)表于 03-12 15:19 ?671次閱讀

    概倫電子標準單元庫特征化解決方案NanoCell介紹

    標準單元庫包括電路設計、版圖設計和特征提取,它對芯片設計至關重要。其中標準單元庫的特征化提取需要大量仿真、模型提取和驗證,在標準單元庫開發(fā)中占據(jù)了三分之一以上的時間。
    的頭像 發(fā)表于 04-16 09:49 ?371次閱讀
    概倫電子<b class='flag-5'>標準單元</b>庫特征化解決方案NanoCell介紹

    概倫電子標準單元驗證解決方案LibWiz介紹

    隨著半導體工藝技術節(jié)點的日益成熟和復雜,在芯片設計過程中需要提供各種復雜的標準單元庫。多種庫之間的一致性和有效性必須得到保證,以消除不必要的設計延遲。
    的頭像 發(fā)表于 04-16 09:54 ?256次閱讀
    概倫電子<b class='flag-5'>標準單元</b>庫<b class='flag-5'>驗證</b>解決方案LibWiz介紹