一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

三大驗(yàn)證關(guān)鍵挑戰(zhàn) AI多方位助力芯片驗(yàn)證

半導(dǎo)體產(chǎn)業(yè)縱橫 ? 來(lái)源:半導(dǎo)體產(chǎn)業(yè)縱橫 ? 作者:半導(dǎo)體產(chǎn)業(yè)縱橫 ? 2022-11-18 10:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

半導(dǎo)體各領(lǐng)域的發(fā)展難度與日俱增,驗(yàn)證可能是整個(gè)發(fā)展過程中最具挑戰(zhàn)性的階段。多年來(lái),研究顯示在驗(yàn)證上投入的時(shí)間和資源所占的百分比會(huì)隨著新時(shí)代芯片的出現(xiàn)而增加。因此整體上,驗(yàn)證的快速成長(zhǎng)超過芯片開發(fā)和芯片制造中的其他階段。電子設(shè)計(jì)自動(dòng)化(EDA)產(chǎn)業(yè)將人工智能AI)的力量應(yīng)用到驗(yàn)證過程的各個(gè)步驟,以應(yīng)對(duì)這樣的情況。

三大驗(yàn)證關(guān)鍵挑戰(zhàn)

芯片驗(yàn)證工具、過程或方法,常常和快速找到更多程序錯(cuò)誤畫上等號(hào)。然而,實(shí)際驗(yàn)證上所考慮的因素其實(shí)更加廣泛。驗(yàn)證工程師主要關(guān)心下列三個(gè)層面:結(jié)果的質(zhì)量(QOR)、達(dá)成結(jié)果所需的時(shí)間(TTR),以及達(dá)成結(jié)果所需的成本(COR)。

QOR不難理解,驗(yàn)證團(tuán)隊(duì)會(huì)希望能找到所有的程序錯(cuò)誤。找出的程序錯(cuò)誤數(shù)量十分重要,但程序錯(cuò)誤的類型和復(fù)雜度也同樣關(guān)鍵。如果因?yàn)橐恍]發(fā)現(xiàn)的程序錯(cuò)誤而造成系統(tǒng)宕機(jī)或芯片故障,那么即使找到99.9%的程序錯(cuò)誤也只是徒勞。目前沒有方法能準(zhǔn)確知道什么時(shí)候能找到所有程序錯(cuò)誤,不過,已有一些方法能幫助驗(yàn)證團(tuán)隊(duì)決定何時(shí)能宣告成功并將芯片投片量產(chǎn)。在模擬方面,功能性和結(jié)構(gòu)性的覆蓋方法(Coverage Metrics)最為常見。達(dá)到高度覆蓋能在設(shè)計(jì)的正確性上建立信心,而未能覆蓋的部分則能作為良好準(zhǔn)則,告訴團(tuán)隊(duì)還需要進(jìn)行的額外測(cè)試。在靜態(tài)和形式(Formal)分析方面,檢查和驗(yàn)證的電路特性百分比是主要的數(shù)據(jù),而未能百分之百驗(yàn)證的特性則可當(dāng)作分析深度的有界驗(yàn)證(Bounded Proof)信息。

基于許多原因,TTR也極具重要性。每個(gè)芯片計(jì)劃都有一個(gè)目標(biāo)出貨日期,而這日期取決于市場(chǎng)機(jī)會(huì)和競(jìng)爭(zhēng)壓力。相關(guān)人員將依照該日期規(guī)劃時(shí)程,但是如果接近收斂的時(shí)間來(lái)得比預(yù)期還慢,投片量產(chǎn)以及接下來(lái)的產(chǎn)品出貨時(shí)間都會(huì)因此產(chǎn)生延遲。這不僅會(huì)造成利潤(rùn)損失,在最壞的情況下,還會(huì)讓芯片在出貨前就失去競(jìng)爭(zhēng)力。因此,驗(yàn)證工具需要能夠快速進(jìn)行測(cè)試和分析,并具備平穩(wěn)的收斂過程及迅速的除錯(cuò)功能,才有辦法趕上緊迫的時(shí)程。若時(shí)程落后,一般的應(yīng)對(duì)措施是擴(kuò)編驗(yàn)證團(tuán)隊(duì)。然而,在一個(gè)工程計(jì)劃中增加更多人員并不一定會(huì)減少完工所需的時(shí)間。

資源也包含在COR的三個(gè)層面內(nèi)。增加更多工程師不僅會(huì)增加計(jì)劃成本并減少終端產(chǎn)品的潛在利潤(rùn),取得更多運(yùn)算服務(wù)器或是租借云端服務(wù)器也都會(huì)增加成本。此外,每次啟動(dòng)額外的模擬或是形式驗(yàn)證都會(huì)產(chǎn)生更多需要分析的結(jié)果。如果這些額外的驗(yàn)證測(cè)試相較于既有測(cè)試是多余的話,這些增加的非必要調(diào)試時(shí)間可能反而降低驗(yàn)證效率。最后,每次芯片re-spin都會(huì)在預(yù)算中增加一筆可觀的COR并造成TTR延遲,所以高QOR非常關(guān)鍵(圖1)。

cab35eba-666d-11ed-8abf-dac502259ad0.png

圖1 QOR、TTR、COR三層面重點(diǎn)

AI技術(shù)多數(shù)皆以機(jī)器學(xué)習(xí)(ML)為基礎(chǔ),可以大幅度改善芯片驗(yàn)證的三個(gè)層面。圖2顯示典型驗(yàn)證流程。在設(shè)計(jì)者將RTL編程寫入之前,架構(gòu)團(tuán)隊(duì)就會(huì)建立一個(gè)芯片的虛擬模型并分析系統(tǒng)效能。

當(dāng)關(guān)鍵決定下達(dá)時(shí),設(shè)計(jì)團(tuán)隊(duì)就會(huì)開發(fā)RTL模型; 這些過程最好能通過整合開發(fā)環(huán)境(IDE)完成,并搭配強(qiáng)大的代碼檢測(cè)工具(Language Linting)以捕獲其他會(huì)消耗時(shí)間和資源的編碼錯(cuò)誤,并在計(jì)劃后期修復(fù)。標(biāo)記的錯(cuò)誤修復(fù)后,通常會(huì)由設(shè)計(jì)者來(lái)執(zhí)行驗(yàn)證的第一步,也就是啟動(dòng)靜態(tài)驗(yàn)證工具來(lái)偵測(cè)設(shè)計(jì)中的結(jié)構(gòu)錯(cuò)誤。形式驗(yàn)證(Formal Verification)工具則能提供更深入的分析,嘗試證明關(guān)于RTL設(shè)計(jì)的關(guān)鍵性質(zhì)。

這些工具也可能由設(shè)計(jì)者啟動(dòng),盡管熟悉formal的專家也可能參與其中。同時(shí),驗(yàn)證團(tuán)隊(duì)開發(fā)出能執(zhí)行一系列測(cè)試的測(cè)試平臺(tái)(Testbench)和模型來(lái)達(dá)成驗(yàn)證計(jì)劃的目標(biāo),這通常會(huì)運(yùn)用到現(xiàn)有的驗(yàn)證IP(VIP)。

這些測(cè)試主要通過模擬來(lái)完成,不過近幾年硬件仿真平臺(tái)的使用也越來(lái)越普遍。如前述,覆蓋方法是判斷驗(yàn)證進(jìn)度的主要方法,而覆蓋收斂(Coverage Closure)則是高度迭代的過程,通常是驗(yàn)證時(shí)程中耗時(shí)最久的一部分。

cb0896fa-666d-11ed-8abf-dac502259ad0.png

圖2 驗(yàn)證流程概略

AI技術(shù)在靜態(tài)驗(yàn)證的應(yīng)用

隨著靜態(tài)驗(yàn)證可提供的檢查類型增加,在芯片驗(yàn)證中的重要性也越來(lái)越高。當(dāng)代的靜態(tài)解決方案包含針對(duì)跨時(shí)脈域(Clock Domain Crossing, CDC)、跨重置域(Reset Domain Crossing, RDC)以及低功率設(shè)計(jì)結(jié)構(gòu)的精密檢查。透過這樣豐富的分析陣列,以一個(gè)典型計(jì)劃中能發(fā)現(xiàn)的所有程序錯(cuò)誤而言,其中大約10%會(huì)在這個(gè)階段就被偵測(cè)到并修復(fù)。靜態(tài)工具的主要問題在于它們通常會(huì)回報(bào)好幾千個(gè)潛在的違規(guī),很容易造成干擾。其中有些可藉由微調(diào)輸入設(shè)定來(lái)解決,如選取哪種違規(guī)回報(bào)為錯(cuò)誤、哪種違規(guī)僅是警告。發(fā)生干擾的主要原因是單一底層設(shè)計(jì)(Underlying Design)的缺失所導(dǎo)致的相關(guān)違規(guī)。例如,頻率邏輯中的程序錯(cuò)誤可能會(huì)導(dǎo)致使用該時(shí)鐘的任一正反器(Flip-flop)產(chǎn)生違規(guī)回報(bào)。就除錯(cuò)效率而言,設(shè)計(jì)者必須專注在特殊的問題上,一旦這些問題獲得解決,便能消除多數(shù)違規(guī)。

根本原因分析(Root-cause Analysis, RCA)就是一款能達(dá)到上述要求的AI賦能技術(shù)。如圖3所示,各個(gè)擊破過程中的第一步就是使用機(jī)器學(xué)習(xí)方法并根據(jù)共同特征進(jìn)行違規(guī)叢集。在剛剛提到的范例中,所有與時(shí)脈邏輯程序錯(cuò)誤相關(guān)的違規(guī)都會(huì)整合成單一叢集,其目的為讓設(shè)計(jì)者將每個(gè)叢集視為一種違規(guī)并進(jìn)行修復(fù),如此便可修正叢集中的所有違規(guī)。數(shù)以千計(jì)的違規(guī)通常會(huì)減少至幾十個(gè)叢集,這樣能節(jié)省設(shè)計(jì)者大量的時(shí)間和精力。叢集法使用的是非監(jiān)督式的機(jī)器學(xué)習(xí)算法,因此可以在沒有用戶引導(dǎo)下自行運(yùn)作。它能識(shí)別違規(guī)的因果關(guān)系、隨著計(jì)劃進(jìn)度學(xué)習(xí),并執(zhí)行RCA,進(jìn)而減少計(jì)劃團(tuán)隊(duì)的負(fù)擔(dān)。此外,其具有的圖像顯示和現(xiàn)成可用的Tcl指令文件能引導(dǎo)設(shè)計(jì)者找到每一個(gè)叢集中違規(guī)的根本原因。

cb58e6dc-666d-11ed-8abf-dac502259ad0.png

圖3 靜態(tài)分析中的違規(guī)叢集

新思科技的靜態(tài)驗(yàn)證解決方案VC SpyGlass平臺(tái),以及其全面性靜態(tài)低功率的驗(yàn)證解決方案VC LP,能提供包括前述甚至更多的功能。SmartGroup技術(shù)能執(zhí)行先進(jìn)的叢集法來(lái)大幅減少待檢驗(yàn)的違規(guī)數(shù)量,而RCA可加速每個(gè)叢集的除錯(cuò)速度。針對(duì)違規(guī)提出的建議修正可能是對(duì)RTL的設(shè)計(jì)進(jìn)行改變,不過通常是細(xì)微的區(qū)別或添加設(shè)計(jì)限制文件(Constraints File)?;跈C(jī)器學(xué)習(xí)的群集法和RCA的組合能在一般典型芯片計(jì)劃中提供10倍的調(diào)試效率并改善靜態(tài)驗(yàn)證。

AI技術(shù)在形式驗(yàn)證的應(yīng)用

雖然以測(cè)試平臺(tái)為基礎(chǔ)的模擬為人熟知并且廣泛應(yīng)用在驗(yàn)證技術(shù)上,但還是有其限制。除非模擬刺激(Simulation Stimulus)觸發(fā)程序錯(cuò)誤并以可觀察到的方式改變預(yù)期結(jié)果,設(shè)計(jì)上的程序錯(cuò)誤便無(wú)法被偵測(cè)到并進(jìn)一步修復(fù)。因此,總是有某些程序錯(cuò)誤會(huì)被遺漏。形式驗(yàn)證提供針對(duì)一組屬性的設(shè)計(jì)綜合分析,不需要stimulus; 該分析會(huì)考慮每一個(gè)可能的合法輸入序列,可以偵測(cè)到在模擬中難以被激發(fā)的深層程序錯(cuò)誤,這通常占所有程序錯(cuò)誤中的20%。形式驗(yàn)證還可以證明在給定的電路特性(Property)不存在更多的錯(cuò)誤,為模擬或仿真提供很高的可信度。

形式驗(yàn)證工具通常在幕后有好幾十個(gè)解算裝置(Solver)或引擎來(lái)處理好幾百或好幾千個(gè)在設(shè)計(jì)上需要驗(yàn)證的電路特性。它能處理的形式驗(yàn)證工具效能和設(shè)計(jì)尺寸皆取決于引擎效能和引擎的編排。在過去20年里,formal的技術(shù)已經(jīng)進(jìn)步許多。最近,AI和機(jī)器學(xué)習(xí)技術(shù)的采用大大改善收斂性和效能。

新思科技VC Formal是業(yè)界第一款形式驗(yàn)證工具,并將機(jī)器學(xué)習(xí)應(yīng)用在引擎編排、回歸和除錯(cuò)程序。引擎編排的目的是在實(shí)際運(yùn)算資源和時(shí)間的限制下,指派正確的引擎到正確的電路特性上,以達(dá)到最短的運(yùn)作時(shí)間和最佳的收斂演算。VC Formal在處理每一個(gè)電路特性時(shí),都會(huì)使用實(shí)時(shí)加強(qiáng)學(xué)習(xí),從有效和無(wú)效的方法中學(xué)習(xí),并在下一組動(dòng)作中指導(dǎo)編排,這稱為智能策略選擇(Smart Strategy Selection)。除此之外,針對(duì)每一個(gè)電路特性下達(dá)的決定都會(huì)在執(zhí)行結(jié)束時(shí)儲(chǔ)存在數(shù)據(jù)庫(kù)中,后續(xù)的執(zhí)行可以運(yùn)用前次執(zhí)行的學(xué)習(xí)成果,找出更好的結(jié)果,這稱為回歸模式加速器(Regression Mode Accelerator, RMA)。當(dāng)RTL設(shè)計(jì)或形式測(cè)試平臺(tái)在設(shè)計(jì)和驗(yàn)證的過程中需要修正時(shí),形式驗(yàn)證通常會(huì)在每晚或是每周的回歸過程中執(zhí)行,以確保這些改變?cè)谠O(shè)計(jì)上不會(huì)產(chǎn)生新的程序錯(cuò)誤。

如圖4所示,每次接續(xù)的VC Formal執(zhí)行都會(huì)讀取前一次執(zhí)行的設(shè)計(jì)內(nèi)容和學(xué)習(xí)數(shù)據(jù)庫(kù)來(lái)決定可安全維持的電路特性狀態(tài),并決定哪些電路特性因?yàn)檫@些改變而需要重新執(zhí)行、哪些不能判定的電路特性應(yīng)該需要更多時(shí)間和編排資源。即使是那些需要重新驗(yàn)證的電路特性,前次執(zhí)行中的學(xué)習(xí)也會(huì)指導(dǎo)編排過程并使第二次執(zhí)行更快速。比較基準(zhǔn)(Benchmark)的數(shù)據(jù)顯示這些機(jī)器學(xué)習(xí)技術(shù)可以提升10倍以上的驗(yàn)證速度和額外的收斂能力,并減少TTR和COR,同時(shí)還能改善QOR。圖5以一項(xiàng)真實(shí)設(shè)計(jì)作為范例來(lái)說(shuō)明這些好處。

cb8eef52-666d-11ed-8abf-dac502259ad0.png

圖4 VC Formal中的回歸模式加速

cbb0d9c8-666d-11ed-8abf-dac502259ad0.png

圖5 RMA加速電路特性收斂

AI技術(shù)在模擬的應(yīng)用

運(yùn)作時(shí)間性能對(duì)模擬回歸也至關(guān)重要,這可能包含數(shù)以千計(jì)的測(cè)試并通過執(zhí)行來(lái)驗(yàn)證所有在RTL設(shè)計(jì)和測(cè)試平臺(tái)上的編程改變。模擬會(huì)保留在芯片驗(yàn)證的核心部位,約占所有已發(fā)現(xiàn)程序錯(cuò)誤的65%。有時(shí)候?yàn)榱诵迯?fù)程序錯(cuò)誤而在設(shè)計(jì)上做的改變不僅無(wú)法正常運(yùn)作,甚至還會(huì)引發(fā)新問題。因此,頻繁進(jìn)行回歸程序來(lái)快速偵測(cè)問題是確保計(jì)劃按部就班進(jìn)行的關(guān)鍵。影響模擬和回歸效能的因素中,至少有兩項(xiàng)與AI相關(guān)的改善有關(guān)。

第一項(xiàng)因素為模擬和回歸執(zhí)行的設(shè)定。當(dāng)代模擬器具有許多選項(xiàng)和開關(guān),對(duì)效能有著重大影響,驗(yàn)證工程師需要時(shí)間和專業(yè)知識(shí)來(lái)為特殊的設(shè)計(jì)和測(cè)試平臺(tái)進(jìn)行模擬器的設(shè)定優(yōu)化。隨著程序演化,可能會(huì)需要對(duì)設(shè)定做一些調(diào)整來(lái)維持最佳效能。使用機(jī)器學(xué)習(xí)技術(shù)來(lái)學(xué)習(xí)和維持模擬器選項(xiàng)和開關(guān)的自動(dòng)化過程,可以改善回歸效能和效率。新思科技VCS模擬器中的動(dòng)態(tài)性能優(yōu)化(Dynamic Performance Optimization, DPO)技術(shù)是AI在模擬性能上的一種應(yīng)用。它利用機(jī)器學(xué)習(xí)和以規(guī)則為基礎(chǔ)的AI技術(shù),從前幾次的回歸執(zhí)行中學(xué)習(xí)并自動(dòng)調(diào)整VCS設(shè)定來(lái)優(yōu)化效能,如圖6所示。該過程是自動(dòng)的,所以不需要用戶輸入。不過,若驗(yàn)證工程師有相關(guān)需要,還是可以控制該流程的某些面向。例如,他們可以只在某幾天打開學(xué)習(xí)模式,并在期間內(nèi)使用相同設(shè)定執(zhí)行回歸。相較于采用模擬器設(shè)定的手動(dòng)驗(yàn)證,DPO大致上可提供快上1.3~2倍的模擬執(zhí)行。

cbf0fb7a-666d-11ed-8abf-dac502259ad0.png

圖6 VCS中的動(dòng)態(tài)效能優(yōu)化

在整體回歸效能中受影響最大的部分是收斂所需的時(shí)間。以往驗(yàn)證工程師會(huì)檢查模擬報(bào)告來(lái)判定未達(dá)到的覆蓋部分,接著變更測(cè)試或編寫新的測(cè)試來(lái)嘗試覆蓋設(shè)計(jì)上錯(cuò)失的部分。藉由隨機(jī)限制(Constrained-random)的測(cè)試平臺(tái),他們更有可能修改測(cè)試平臺(tái)的限制,將產(chǎn)生的自動(dòng)stimulus聚焦在遺漏的覆蓋范圍上,但是這還是需要相當(dāng)大的人力,并將浪費(fèi)相當(dāng)多的時(shí)間復(fù)制已覆蓋的范圍。改善這種狀況是驗(yàn)證過程中另一種AI與機(jī)器學(xué)習(xí)的應(yīng)用,而VCS也提供了一套解決方案。智能覆蓋優(yōu)化(Intelligent Coverage Optimization, ICO)能優(yōu)化隨機(jī)限制stimulus的統(tǒng)計(jì)質(zhì)量并對(duì)影響覆蓋范圍的測(cè)試問題提出見解(圖7)。在最近的芯片計(jì)劃中,ICO已經(jīng)證明能以2~3倍的速度加速收斂覆蓋范圍。驗(yàn)證團(tuán)隊(duì)可以在更短的時(shí)間內(nèi)達(dá)到更大的整體覆蓋范圍,縮短時(shí)程并節(jié)省資源。

cc2ee958-666d-11ed-8abf-dac502259ad0.png

圖7 VCS中的智慧覆蓋優(yōu)化

AI技術(shù)在調(diào)試的應(yīng)用

如前所述,模擬回歸會(huì)在計(jì)劃中執(zhí)行無(wú)數(shù)次。每次回歸失敗,驗(yàn)證團(tuán)隊(duì)都必須檢查報(bào)告并找出失敗的原因。當(dāng)程序錯(cuò)誤被修復(fù)或是新增功能需要再次進(jìn)行測(cè)試時(shí),RTL和測(cè)試平臺(tái)程序都會(huì)不斷地改變,回歸失敗是家常便飯。手動(dòng)處理日常的回歸失敗對(duì)驗(yàn)證工程資源是巨大的負(fù)擔(dān)。幸運(yùn)的是,AI與機(jī)器學(xué)習(xí)再一次提供解藥。即使模擬測(cè)試失敗的原因通常比靜態(tài)違規(guī)的原因更復(fù)雜,但依舊適用相同的自動(dòng)RCA原則。

新思科技Verdi自動(dòng)調(diào)試系統(tǒng)中的回歸除錯(cuò)自動(dòng)化(Regression Debug Automation, RDA)功能會(huì)自動(dòng)丟棄、探查和發(fā)現(xiàn)回歸失敗的根本原因(圖8)。RDA會(huì)利用AI分類和分析原始的回歸失敗并辨別在設(shè)計(jì)和測(cè)試臺(tái)上失敗的根本原因。RDA能減少RCA的所需時(shí)間,并能提升整體調(diào)試效能2倍左右。

cc6c6e9a-666d-11ed-8abf-dac502259ad0.png

圖8 Verdi中的回歸調(diào)試自動(dòng)化

AI多方位助力芯片驗(yàn)證

AI和機(jī)器學(xué)習(xí)技術(shù)每天都在芯片設(shè)計(jì)和驗(yàn)證流程上尋找更多的應(yīng)用。特別是在驗(yàn)證領(lǐng)域,AI和機(jī)器學(xué)習(xí)可以在靜態(tài)驗(yàn)證加速失敗分析、改善形式驗(yàn)證的效能、讓模擬更有效率、加速收斂并讓模擬調(diào)試更迅速、更簡(jiǎn)單。圖9總結(jié)優(yōu)化這些程序后對(duì)驗(yàn)證團(tuán)隊(duì)和整體芯片計(jì)劃的好處。

ccae7894-666d-11ed-8abf-dac502259ad0.png

圖9 AI/ML為驗(yàn)證流程帶來(lái)的好處

AI與機(jī)器學(xué)習(xí)能提供更好的QOR、更短的TTR和更低的COR來(lái)解決關(guān)鍵挑戰(zhàn),可應(yīng)用于芯片設(shè)計(jì)諸多面向。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2924

    瀏覽量

    177927
  • AI
    AI
    +關(guān)注

    關(guān)注

    88

    文章

    35109

    瀏覽量

    279581
  • 人工智能
    +關(guān)注

    關(guān)注

    1806

    文章

    49011

    瀏覽量

    249345

原文標(biāo)題:借力EDA,AI芯片全速優(yōu)化驗(yàn)證過程

文章出處:【微信號(hào):ICViews,微信公眾號(hào):半導(dǎo)體產(chǎn)業(yè)縱橫】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    編譯器功能安全驗(yàn)證關(guān)鍵要素

    在汽車、工業(yè)、醫(yī)療等安全關(guān)鍵型應(yīng)用中,確保功能安全合規(guī)性需要嚴(yán)格的工具鏈驗(yàn)證。開發(fā)安全關(guān)鍵型軟件的企業(yè)必須遵守ISO 26262、IEC 61508、ISO 62304等國(guó)際標(biāo)準(zhǔn)對(duì)編譯器工具鏈進(jìn)行全面的
    的頭像 發(fā)表于 07-05 13:37 ?474次閱讀

    華大九天物理驗(yàn)證EDA工具Empyrean Argus助力芯片設(shè)計(jì)

    芯片設(shè)計(jì)的流片之路充滿挑戰(zhàn),物理驗(yàn)證EDA工具無(wú)疑是這“最后一公里”關(guān)鍵且不可或缺的利器。它通過設(shè)計(jì)規(guī)則檢查、版圖與原理圖一致性驗(yàn)證
    的頭像 發(fā)表于 07-03 11:30 ?1029次閱讀
    華大九天物理<b class='flag-5'>驗(yàn)證</b>EDA工具Empyrean Argus<b class='flag-5'>助力</b><b class='flag-5'>芯片</b>設(shè)計(jì)

    超大規(guī)模芯片驗(yàn)證:基于AMD VP1902的S8-100原型驗(yàn)證系統(tǒng)實(shí)測(cè)性能翻倍

    引言隨著AI、HPC及超大規(guī)模芯片設(shè)計(jì)需求呈指數(shù)級(jí)增長(zhǎng)原型驗(yàn)證平臺(tái)已成為芯片設(shè)計(jì)流程中驗(yàn)證復(fù)雜架構(gòu)、縮短迭代周期的核心工具。然而,傳統(tǒng)原型
    的頭像 發(fā)表于 06-06 13:13 ?512次閱讀
    超大規(guī)模<b class='flag-5'>芯片</b><b class='flag-5'>驗(yàn)證</b>:基于AMD VP1902的S8-100原型<b class='flag-5'>驗(yàn)證</b>系統(tǒng)實(shí)測(cè)性能翻倍

    Cadence Conformal AI Studio助力前端驗(yàn)證設(shè)計(jì)

    Cadence 推出最新的前端驗(yàn)證設(shè)計(jì)方案 Conformal AI Studio,專為解決日益復(fù)雜的前端設(shè)計(jì)挑戰(zhàn)而打造,旨在提升設(shè)計(jì)人員的工作效率,進(jìn)而優(yōu)化全流程功耗、效能和面積(PPA)等設(shè)計(jì)目標(biāo)。
    的頭像 發(fā)表于 06-04 11:16 ?735次閱讀

    新思科技VSO.ai如何顛覆芯片驗(yàn)證

    隨著片上系統(tǒng)(SoC)復(fù)雜性不斷增加,IP的復(fù)雜性與驗(yàn)證難度以及用于驗(yàn)證的VIP的開發(fā)要求也日益提高。不斷發(fā)展的協(xié)議標(biāo)準(zhǔn)要求為IP和VIP提供動(dòng)態(tài)測(cè)試套件,并滿足規(guī)定的功能和代碼覆蓋率指標(biāo)。
    的頭像 發(fā)表于 05-21 14:49 ?403次閱讀
    新思科技VSO.<b class='flag-5'>ai</b>如何顛覆<b class='flag-5'>芯片</b><b class='flag-5'>驗(yàn)證</b>

    硬件輔助驗(yàn)證(HAV) 對(duì)軟件驗(yàn)證的價(jià)值

    生態(tài)系統(tǒng)和定制指令集開發(fā)的唯一途徑。 當(dāng)下,芯片企業(yè)正在設(shè)計(jì) RISC-V 人工智能 (AI) 與機(jī)器學(xué)習(xí) (ML) 定制加速器,以實(shí)現(xiàn)特定工作負(fù)載的加速處理,這些企業(yè)創(chuàng)建的架構(gòu)由軟件驅(qū)動(dòng),而不使用遺留數(shù)據(jù)或任何通用數(shù)據(jù)。而是,針對(duì)軟件工作負(fù)載應(yīng)用在架構(gòu)層面進(jìn)行量身定制
    的頭像 發(fā)表于 05-13 18:21 ?931次閱讀

    西門子推出Questa One智能驗(yàn)證解決方案

    西門子數(shù)字化工業(yè)軟件宣布推出 Questa One 智能驗(yàn)證軟件產(chǎn)品組合,以人工智能(AI)技術(shù)賦能連接性、數(shù)據(jù)驅(qū)動(dòng)方法和可擴(kuò)展性,突破集成電路 (IC) 驗(yàn)證流程限制,助力工程團(tuán)隊(duì)有
    的頭像 發(fā)表于 05-13 18:19 ?598次閱讀

    芯華章以AI+EDA重塑芯片驗(yàn)證效率

    ”問題,用實(shí)際案例詮釋“AI+EDA”如何重塑驗(yàn)證效率,讓大家實(shí)實(shí)在在的看見國(guó)產(chǎn)驗(yàn)證EDA技術(shù)落地的扎實(shí)與生態(tài)協(xié)同創(chuàng)新的力量。
    的頭像 發(fā)表于 04-18 14:07 ?745次閱讀
    芯華章以<b class='flag-5'>AI</b>+EDA重塑<b class='flag-5'>芯片</b><b class='flag-5'>驗(yàn)證</b>效率

    是德科技助力星電子驗(yàn)證FiRa 2.0安全測(cè)距測(cè)試用例

    是德科技(Keysight Technologies,Inc.)成功助力星電子,在其Exynos Connect U100芯片組上驗(yàn)證了FiRa 2.0安全測(cè)試用例。此次
    的頭像 發(fā)表于 11-18 10:08 ?596次閱讀

    小鵬AI科技日:圖靈AI芯片40天完成2791項(xiàng)驗(yàn)證

    驗(yàn)證。   隨著智能駕駛技術(shù)的不斷發(fā)展,對(duì)車端的高算力需求也日益增長(zhǎng)。為了應(yīng)對(duì)這一挑戰(zhàn),并解決公版芯片在通用算力上的浪費(fèi)問題,小鵬汽車決定自主研發(fā)芯片。
    的頭像 發(fā)表于 11-06 17:08 ?1397次閱讀

    盤古22K開發(fā)板

    ,一板多用,滿足多方位的開發(fā)需求。 盤古22K開發(fā)板(MES22GP)是基于紫光同創(chuàng)40nm工藝的Logos系列PGL22G芯片的一套全新的國(guó)產(chǎn)FPGA開發(fā)套件。開發(fā)板電源采用圣邦微SGM61032
    發(fā)表于 10-28 17:47

    解決驗(yàn)證“最后一公里”的挑戰(zhàn):芯神覺Claryti如何助力提升調(diào)試效率

    在高度集成化的芯片設(shè)計(jì)領(lǐng)域,驗(yàn)證是確保設(shè)計(jì)可靠性和正確性的關(guān)鍵環(huán)節(jié)。然而,電路的實(shí)現(xiàn)過程中難免會(huì)出現(xiàn)各種缺陷和不符合預(yù)期的行為,這時(shí)調(diào)試就顯得尤為重要。調(diào)試不僅是發(fā)現(xiàn)問題后的排查和修復(fù)步驟,更是
    的頭像 發(fā)表于 10-26 08:03 ?613次閱讀
    解決<b class='flag-5'>驗(yàn)證</b>“最后一公里”的<b class='flag-5'>挑戰(zhàn)</b>:芯神覺Claryti如何<b class='flag-5'>助力</b>提升調(diào)試效率

    解鎖SoC “調(diào)試”挑戰(zhàn),開啟高效原型驗(yàn)證之路

    引言由于芯片設(shè)計(jì)復(fù)雜度的提升、集成規(guī)模的擴(kuò)大,以及產(chǎn)品上市時(shí)間要求的縮短,使得設(shè)計(jì)驗(yàn)證變得更加困難。特別是在多FPGA環(huán)境中,設(shè)計(jì)調(diào)試和驗(yàn)證的復(fù)雜性進(jìn)一步增加,傳統(tǒng)的調(diào)試手段難以滿足對(duì)高性能、高效率
    的頭像 發(fā)表于 10-09 08:04 ?1127次閱讀
    解鎖SoC “調(diào)試”<b class='flag-5'>挑戰(zhàn)</b>,開啟高效原型<b class='flag-5'>驗(yàn)證</b>之路

    快速部署原型驗(yàn)證:從子卡到調(diào)試的全方位優(yōu)化

    夠順利移植到最終芯片上,并完成"bring-up"(即系統(tǒng)啟動(dòng)并正常運(yùn)行),成為了開發(fā)團(tuán)隊(duì)面臨的一個(gè)重要挑戰(zhàn)。為了實(shí)現(xiàn)這一目標(biāo),雖然原型驗(yàn)證具備高性能,能夠快速模擬真
    的頭像 發(fā)表于 09-30 08:04 ?1106次閱讀
    快速部署原型<b class='flag-5'>驗(yàn)證</b>:從子卡到調(diào)試的全<b class='flag-5'>方位</b>優(yōu)化

    形式驗(yàn)證如何加速超大規(guī)模芯片設(shè)計(jì)?

    引言隨著集成電路規(guī)模的不斷擴(kuò)大,從設(shè)計(jì)到流片(Tape-out)的全流程中,驗(yàn)證環(huán)節(jié)的核心地位日益凸顯。有效的驗(yàn)證不僅是設(shè)計(jì)完美的基石,更是確保電路在實(shí)際應(yīng)用中穩(wěn)定運(yùn)行的保障。尤為關(guān)鍵的是,邏輯或
    的頭像 發(fā)表于 08-30 12:45 ?950次閱讀
    形式<b class='flag-5'>驗(yàn)證</b>如何加速超大規(guī)模<b class='flag-5'>芯片</b>設(shè)計(jì)?