一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

16nm技術的形式驗證流程、優(yōu)勢和調試

星星科技指導員 ? 來源:嵌入式計算設計 ? 作者:Nir Shapira ? 2022-11-24 12:09 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

必須優(yōu)化正式驗證流程中的初始網(wǎng)表,因此測試設計需要額外的邏輯。在這里,我們提供16 nm節(jié)點的形式驗證流程和調試技術。

形式驗證是比較用硬件描述語言 (HDL) 編寫的兩個設計以確保它們在功能上等效的過程。作為功能驗證的一個子集,it 提供了在不使用仿真的情況下檢查兩個設計的功能等效性的關鍵第一步。

這些功能等價物中的第一個稱為參考設計/黃金設計,其中基于傳輸級(RTL)代碼(如Verilog,System Verilog或VHDL)的模型用作參考網(wǎng)表。該網(wǎng)表根據(jù)第二種設計中的相應網(wǎng)表進行驗證,稱為實現(xiàn)或修訂設計(圖 1)。為簡單起見,在本文的其余部分中,參考/黃金設計將稱為“初始設計”,而實現(xiàn)設計/修訂設計稱為“目標設計”。

pYYBAGN-7oOAfRLjAACHMNabwWA603.png

圖1.形式驗證方法的表示

下表顯示了可用于比較初始設計與目標設計的組合。

pYYBAGN-7oiAJx8yAACvsf4ianc709.png

表 1.初始設計與目標設計

此過程要求初始網(wǎng)表經過不同級別的優(yōu)化,這反過來又需要額外的測試設計 (DFT) 邏輯。盡管有這些要求,但形式驗證過程不應改變設計的邏輯功能。

形式驗證的類型

通常使用兩種形式驗證技術:

等價性檢查 – 邏輯等效性檢查是一種技術,它采用兩種可以具有相同或不同抽象級別(即算法、RTL 或門級)的設計,并檢查它們之間的任何功能差異。

等價性檢查進一步分為組合或順序檢查。組合等價性檢查包括通過將從初始設計一對一的翻牌映射到目標設計來檢查組合邏輯,而如果一對一翻牌映射之間存在不同的組合邏輯,但如果給定相同的輸入,設計仍應能夠產生相同的輸出,則使用順序等價檢查。通常,如果 SoC 或 ASIC 設計經歷了各種轉換,如重定時、節(jié)能設計優(yōu)化等,則使用順序等效性檢查。

屬性檢查或基于斷言的驗證 (ABV) –屬性檢查或 ABV 檢查行為是否可行,并使用屬性檢查器工具來證明設計符合其所有規(guī)范。屬性檢查使用數(shù)學程序來證明設計的準確性。

屬性檢查通常使用兩種屬性語言:間隔時態(tài)邏輯 (ITL) 和系統(tǒng)驗證斷言 (SVA)。一旦這些被編碼,它們就可以傳遞給數(shù)學工具,數(shù)學工具預測結果是保持或失敗。持有ITL/SVA意味著所有屬性都已經過檢查,并保留了初始設計的屬性。ITL/SVA失敗意味著設計行為不是有意的,并且目標設計存在沖突。

形式驗證的要求

功能等效性檢查通常需要使用相同的測試向量對兩個HDL設計進行仿真。但是,隨著ASIC技術的縮小和電路復雜性的增加,不可能使用仿真來驗證電路功能,因為仿真可能會運行數(shù)月。因此,形式化驗證通過節(jié)省仿真運行時間以及這些擴展仿真的巨大資源需求起著非常重要的作用。

此外,由于設計要經歷從綜合、布局和布線、簽核和工程變更單(ECO)的各個階段,因此形式驗證必須確保電路邏輯功能不會受到任何階段的影響。

形式驗證流程如下圖所示。

pYYBAGN-7o6AFtq_AAC3qjAc-EE960.png

圖2.形式驗證流程圖。

形式驗證的步驟

在形式驗證期間執(zhí)行以下步驟:

讀–讀取步驟讀取初始設計和目標設計以及所有相關技術庫(圖 3)。它進一步將設計劃分為邏輯錐的關鍵等價檢查概念和比較點:

常見比較點:輸入黑匣子;寄存器或鎖存器;主輸出

不太常見的比較點:多驅動網(wǎng)絡;圈;切割點

邏輯錐(圖4):驅動比較點的組合邏輯塊

poYBAGN-7pmAYi6WAADVrhUOcv0972.png

設置 – 綜合工具提供所有自動設置信息,包括時鐘門控和掃描插入,這些信息由形式驗證識別。

火柴–匹配過程將首先嘗試驗證指導文件并應用已設置的任何指導。比賽還將嘗試根據(jù)以下內容匹配比較點:

基于名稱的算法

基于簽名的分析

注意:然后報告任何不匹配的點。

?驗證 – 驗證周期驗證參考設計的每個邏輯錐與相應實現(xiàn)設計的邏輯等效性。形式驗證算法使用許多求解器來證明等價或不等價。有四種可能的結果:

成功:實現(xiàn)等效于引用

失?。簩崿F(xiàn)不等于參考,這意味著存在邏輯差異或設置問題。

定論:沒有點失敗,但分析未完成,這可能是由于超時或復雜性。

未運行:由于流中的某些初始問題,驗證無法運行。

調試-

檢查是否有任何警告標志。

檢查是否有任何被拒絕的 SVF 指導命令。

檢查不匹配的比較點。

報告和修復分析

正式驗證運行完成后,可以生成報告分析并在必要時執(zhí)行修復。

下面的圖 5 顯示了匹配報告。這里總共報告了 30 個失敗的比較點,包括 4 個黑匣子引腳 (BBPins)、17 個 D 觸發(fā)器 (DFF) 和 9 個鎖存器。此外,該報告指示驗證失?。▓D 6)。

pYYBAGN-7r-AKYsoAAF9t1vcql8544.png

由于可能會發(fā)生從正常翻牌到多位翻牌的一些轉換,從而導致翻牌被報告為非等效點,因此 DFF 表示潛在的修復。

poYBAGN-7saAQ5JvAABXYP4hgJk520.png

圖7.普通翻牌與多位翻牌。

好處

無需運行仿真。

功能檢查可以通過在任何階段之后獲取網(wǎng)表來完成。

可以輕松識別錯誤。

結論

本文介紹了形式驗證流程、形式驗證中使用的技術以及 16 nm 技術節(jié)點的調試。形式驗證可以輕松檢測在時序修復、ECO 實現(xiàn)或任何后端過程中可能發(fā)生的任何錯誤或邏輯故障。

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • HDL
    HDL
    +關注

    關注

    8

    文章

    330

    瀏覽量

    48036
  • 代碼
    +關注

    關注

    30

    文章

    4900

    瀏覽量

    70674
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    PCBA小批量生產服務流程大公開,這些優(yōu)勢你知道嗎?

    的重要模式。尤其是在新產品開發(fā)階段,小批量生產不僅能幫助企業(yè)快速驗證設計,還能降低成本和風險。今天,我們將詳細介紹PCBA小批量生產服務的完整流程優(yōu)勢,以及如何通過一站式解決方案滿足您的需求。 PCBA小批量生產服務
    的頭像 發(fā)表于 06-17 09:24 ?224次閱讀

    硬件調試:JLink 驅動配置與調試技巧

    調試器的工作原理、驅動配置流程、調試環(huán)境搭建、斷點設置、寄存器與內存調試、調試日志分析等方面,結合實際應用案例,旨在為硬件工程師和
    的頭像 發(fā)表于 06-12 23:20 ?440次閱讀
    硬件<b class='flag-5'>調試</b>:JLink 驅動配置與<b class='flag-5'>調試</b>技巧

    遠程日志errDump調試功能實戰(zhàn)教程:案例驅動的故障排查!

    及Air8101開發(fā)板實操驗證。 ? 一、errDump功能介紹 1.1 errDump有什么用? errDump是LuatOS系統(tǒng)中的錯誤日志上報模塊,主要用于遠程調試與故障診斷。 其原理是將模塊運行過程中產生的錯誤信息或者應用日志,通過TCP/UDP上報到互聯(lián)網(wǎng)上的指
    的頭像 發(fā)表于 06-09 16:51 ?229次閱讀
    遠程日志errDump<b class='flag-5'>調試</b>功能實戰(zhàn)教程:案例驅動的故障排查!

    如何解決Air780EPM開發(fā)中的調試難題?深度解析高效調試方法

    在Air780EPM項目開發(fā)中,調試效率往往直接影響進度。面對代碼報錯、邏輯漏洞等常見痛點,開發(fā)者亟需一套系統(tǒng)化的方法論。本文將揭秘實戰(zhàn)中驗證調試技巧,助您快速定位問題并優(yōu)化代碼流程
    的頭像 發(fā)表于 05-17 10:46 ?228次閱讀
    如何解決Air780EPM開發(fā)中的<b class='flag-5'>調試</b>難題?深度解析高效<b class='flag-5'>調試</b>方法

    三星在4nm邏輯芯片上實現(xiàn)40%以上的測試良率

    較為激進的技術路線,以挽回局面。 4 月 18 日消息,據(jù)韓媒《ChosunBiz》當?shù)貢r間 16 日報道,三星電子在其 4nm 制程 HBM4 內存邏輯芯片的初步測試生產中取得了40% 的良率,這高于
    發(fā)表于 04-18 10:52

    FPGA設計調試流程

    調試,即Debug,有一定開發(fā)經驗的人一定會明確這是設計中最復雜最磨人的部分。對于一個龐大復雜的FPGA工程而言,出現(xiàn)問題的概率極大,這時如果沒有一個清晰的Debug思路,調試過程只能是像無頭蒼蠅一樣四處亂撞。
    的頭像 發(fā)表于 03-04 11:02 ?1205次閱讀
    FPGA設計<b class='flag-5'>調試</b><b class='flag-5'>流程</b>

    365nm紫外點光源固化燈的特點、優(yōu)勢與應用

    在現(xiàn)代制造業(yè)中,紫外光固化技術已成為一種高效、環(huán)保的固化方式,廣泛應用于涂料、油墨、膠水等多個領域。紫外點光源固化燈,尤其是365nm波長的紫外燈,因其獨特的光學性能和應用優(yōu)勢,成為高精度固化過程中
    的頭像 發(fā)表于 02-13 15:44 ?976次閱讀

    今日看點丨美國擬管制16nm;Meta今年或開發(fā)出AI編程智能體

    1. 美國擬管制16nm ! ? 美國計劃擴大制程技術的管制范圍,包括16納米成熟制程,這可能對臺積電等全球晶圓代工廠商產生影響。外媒報道指出拜登政府將從現(xiàn)行7納米先進制程,延伸至16
    發(fā)表于 01-13 10:40 ?641次閱讀

    使用HLS流程設計和驗證圖像信號處理設備

    STMicroelectronics成像部門負責向消費者、工業(yè)、安全和汽車市場提供創(chuàng)新的成像技術和產品。該團隊精心制定了一套通過模板實現(xiàn)的High-Level Synthesis(HLS)高層次綜合流程,使得上述產品能夠迅速上市。對于汽車市場,該
    的頭像 發(fā)表于 01-08 14:39 ?670次閱讀
    使用HLS<b class='flag-5'>流程</b>設計和<b class='flag-5'>驗證</b>圖像信號處理設備

    6芯M16接頭:性能優(yōu)勢分析與技術特性

    6芯M16接頭作為一種高性能的電氣連接器,在現(xiàn)代電子設備中發(fā)揮著至關重要的作用。其獨特的多芯設計和優(yōu)良的電氣、機械性能,使得它在多個領域得到了廣泛的應用。以下是對6芯M16接頭的性能優(yōu)勢分析與
    的頭像 發(fā)表于 01-03 15:31 ?730次閱讀
    6芯M<b class='flag-5'>16</b>接頭:性能<b class='flag-5'>優(yōu)勢</b>分析與<b class='flag-5'>技術</b>特性

    倒裝芯片的優(yōu)勢_倒裝芯片的封裝形式

    和焊接,從而實現(xiàn)了芯片與基板之間的直接電氣連接。這種連接方式極大地減小了封裝體積,提高了信號傳輸速度和可靠性。 二、倒裝芯片的優(yōu)勢 與傳統(tǒng)的wire bonding(引線鍵合)技術相比,倒裝芯片技術具有顯著的
    的頭像 發(fā)表于 12-21 14:35 ?2477次閱讀
    倒裝芯片的<b class='flag-5'>優(yōu)勢</b>_倒裝芯片的封裝<b class='flag-5'>形式</b>

    高K金屬柵極的結構、材料、優(yōu)勢以及工藝流程

    本文簡單介紹了高K金屬柵極的結構、材料、優(yōu)勢以及工藝流程。 ? High-K Metal Gate(HKMG)技術是現(xiàn)代半導體制造中的關鍵技術之一,廣泛應用于45
    的頭像 發(fā)表于 11-25 16:39 ?3697次閱讀
    高K金屬柵極的結構、材料、<b class='flag-5'>優(yōu)勢</b>以及工藝<b class='flag-5'>流程</b>

    解決驗證“最后一公里”的挑戰(zhàn):芯神覺Claryti如何助力提升調試效率

    在高度集成化的芯片設計領域,驗證是確保設計可靠性和正確性的關鍵環(huán)節(jié)。然而,電路的實現(xiàn)過程中難免會出現(xiàn)各種缺陷和不符合預期的行為,這時調試就顯得尤為重要。調試不僅是發(fā)現(xiàn)問題后的排查和修復步驟,更是
    的頭像 發(fā)表于 10-26 08:03 ?612次閱讀
    解決<b class='flag-5'>驗證</b>“最后一公里”的挑戰(zhàn):芯神覺Claryti如何助力提升<b class='flag-5'>調試</b>效率

    解鎖SoC “調試”挑戰(zhàn),開啟高效原型驗證之路

    引言由于芯片設計復雜度的提升、集成規(guī)模的擴大,以及產品上市時間要求的縮短,使得設計驗證變得更加困難。特別是在多FPGA環(huán)境中,設計調試驗證的復雜性進一步增加,傳統(tǒng)的調試手段難以滿足對
    的頭像 發(fā)表于 10-09 08:04 ?1124次閱讀
    解鎖SoC “<b class='flag-5'>調試</b>”挑戰(zhàn),開啟高效原型<b class='flag-5'>驗證</b>之路

    形式驗證如何加速超大規(guī)模芯片設計?

    引言隨著集成電路規(guī)模的不斷擴大,從設計到流片(Tape-out)的全流程中,驗證環(huán)節(jié)的核心地位日益凸顯。有效的驗證不僅是設計完美的基石,更是確保電路在實際應用中穩(wěn)定運行的保障。尤為關鍵的是,邏輯或
    的頭像 發(fā)表于 08-30 12:45 ?949次閱讀
    <b class='flag-5'>形式</b><b class='flag-5'>驗證</b>如何加速超大規(guī)模芯片設計?