一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

僅靠Chiplet不能救中國

井芯微電子 ? 來源:井芯微電子 ? 作者:井芯微電子 ? 2022-12-01 14:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

“比起削足適履,做一雙合腳的鞋,才是中國半導體產(chǎn)業(yè)換道超車的機會所在?!?/p>

芯片高水平自立自強是我國偉大復(fù)興征程必須邁過的“婁山關(guān)”。我國芯片領(lǐng)域嚴重受制于人,如果一味在別人的地基上蓋房子,樓越高,國之重器被“卡脖子”就越嚴重,常規(guī)跟蹤思路根本難以追趕、更無法超越,唯有守正創(chuàng)新、另辟蹊徑才能換道超車。

“比起削足適履,做一雙合腳的鞋,才是中國半導體產(chǎn)業(yè)換道超車的機會所在?!敝袊こ淘涸菏苦w江興對本刊表示。

于是,2019年鄔江興院士基于系統(tǒng)工程論,融合體系結(jié)構(gòu)和集成工藝創(chuàng)新,帶領(lǐng)團隊提出“可基于落后一至兩代的材料與工藝實現(xiàn)一流系統(tǒng)”的軟件定義晶上系統(tǒng)(Software Defined System on Wafer,SDSoW),為我國芯片破解“卡脖子”困局并實現(xiàn)“換道超車”提供了戰(zhàn)略支撐,并有望走出一條與封鎖工藝弱相關(guān)的中國芯片自主創(chuàng)新、換道超車與戰(zhàn)略突圍之路。

什么是軟件定義晶上系統(tǒng)?

隨著摩爾定律日漸趨緩,當前的集成電路產(chǎn)業(yè)發(fā)展正面臨來自“三堵墻”——“封裝極限”、“良率極限”和“物理極限”的挑戰(zhàn)。簡單而言,就是當前制程工藝逐漸向3nm/1nm發(fā)展逼近物理極限,隨著芯片尺寸增大良率控制會變得越來越難,先進封裝技術(shù)在散熱、功耗、封裝規(guī)模等方面的問題也日益凸顯。

鄔江興院士指出,現(xiàn)有信息系統(tǒng)采用的是“晶圓-芯片-模組-機匣-機架-系統(tǒng)”架構(gòu)和基于PCB板與板間互連的“低密度、低帶寬、低能效”稀疏集成技術(shù),這種“堆砌式”、“逐級插損式”的二流工程技術(shù)路線越來越難以提高自身的性能和效能,必須要走出一條能夠?qū)ⅰ俺呙芏冉M裝、多維智能連接和軟件定義系統(tǒng)”等諸多要素融合在一起的創(chuàng)新之路。于是,SDSoW技術(shù)應(yīng)運而生。

該技術(shù)的核心思想是結(jié)構(gòu)創(chuàng)新連乘工藝創(chuàng)新,旨在對國家層面的戰(zhàn)略問題進行破局,總體包括兩部分:

“軟件定義”晶圓級系統(tǒng),作為系統(tǒng)之系統(tǒng),以面向領(lǐng)域應(yīng)用的高性能、高效能與高靈活為目標,遵從“結(jié)構(gòu)適配應(yīng)用”的軟硬件協(xié)同技術(shù)路線,既有領(lǐng)域內(nèi)的靈活性,又有專用級高性能、高效能,并天然匹配開放式復(fù)雜性系統(tǒng)乃至智能系統(tǒng)的靈活高效結(jié)構(gòu)內(nèi)涵,屬于一種新的技術(shù)物理形態(tài)。

可能我們會更熟悉軟件定義芯片,那么當軟件開始定義晶圓級系統(tǒng)時,會存在哪些差異?鄔江興院士解釋說,軟件定義芯片的性能/效率增益是線性的,當然也存在集成方面的瓶頸,其整體效率的提高是有“線性增益瓶頸”的;然而軟件定義晶圓級系統(tǒng)則是從系統(tǒng)工程論的角度出發(fā),以提升全系統(tǒng)效能為目的,以體系結(jié)構(gòu)創(chuàng)新和集成工藝創(chuàng)新為手段,以軟件定義晶圓級系統(tǒng)為基礎(chǔ)達到1+1》2的非線性效能增益

“晶上系統(tǒng)”是工藝創(chuàng)新,徹底改變傳統(tǒng)單芯片封裝、載芯片于板卡、集板卡成機柜、組機柜成系統(tǒng)的“低密度、低帶寬、低能效”逐級堆砌計算系統(tǒng)構(gòu)建方式,屬于超高密度、異構(gòu)異質(zhì)、多維拼裝集成的“超微系統(tǒng)”工程技術(shù)路線。

“軟件定義晶上系統(tǒng)是站在信息系統(tǒng)整體的角度對集成電路設(shè)計、加工、封測和應(yīng)用等進行‘體系架構(gòu)’與‘工程技術(shù)’的雙重變革?!编w江興院士說,SDSoW系統(tǒng)最大的優(yōu)勢是以晶圓級系統(tǒng)為基礎(chǔ)載體集成計算、存儲、通信、網(wǎng)絡(luò)、安全、IO等各種功能,可以是不同工藝節(jié)點的芯粒,也可以是不同材料的芯粒,實現(xiàn)晶圓上基于“智能韌帶”的“無插入或低插入損耗”的集成,獲得互連密度、帶寬、延遲和功耗等方面的增益。

其次,SDSoW晶上資源規(guī)模相比于SoC有數(shù)量級的提升,可以顯著提高體系架構(gòu)創(chuàng)新的增益,不僅可以通過軟硬件協(xié)同,以變結(jié)構(gòu)實現(xiàn)高效能,而且還可以隨著運行“閱歷”的積累,能夠使運行結(jié)構(gòu)自我優(yōu)化、自動演化,具有1-3個數(shù)量級的性能與效能增益。

這意味著,基于國內(nèi)二流乃至三流工藝實現(xiàn)超高密度、異構(gòu)異質(zhì)拼裝集成的“超微系統(tǒng)”工程技術(shù)路線,完全可以與采用一流工藝器件、傳統(tǒng)工程技術(shù)路線的系統(tǒng)相媲美,甚至實現(xiàn)超越。

僅靠Chiplet不能救中國

熟悉Chiplet技術(shù)的人士都懂得,該技術(shù)是將大型單芯片劃分為多個相同或者不同的小芯片,這些小芯片可以使用相同或者不同的工藝節(jié)點制造,再基于傳統(tǒng)的PCB封裝技術(shù)或者硅基板實現(xiàn)跨芯片互連和封裝級別集成。那么,它和SDSoW系統(tǒng)之間存在哪些異同?

資料顯示,SDSoW采用了Wafer(晶圓)級的硅基板和封裝技術(shù),可以將不同構(gòu)造、不同功能、不同工藝的芯粒(Dielet)像拼積木—樣組裝或集成到晶圓上,通過復(fù)用芯??煽焖俳M裝成異構(gòu)、異質(zhì)、異工藝的晶圓級復(fù)雜系統(tǒng),并能極大的縮小信息系統(tǒng)的體積與功耗,指數(shù)量級的提升系統(tǒng)性能。

相比于傳統(tǒng)的Chiplet封裝技術(shù),SDSoW集成規(guī)模要大得多,即能將更多的系統(tǒng)功能微縮至單片或多個可拼接的Wafer上,具有更高的集成密度、更小的片間互連延遲和更為智能的連接韌帶。SDSoW制造過程中要求突破晶圓中跨光罩區(qū)域之間的大規(guī)?;ミB技術(shù)以及TSV(硅通孔)工藝技術(shù),晶圓級硅基板制造不需要先進的制造工藝,可利用當前次代或成熟的半導體前道/后道金屬工藝,即能采用二流的制造工藝+創(chuàng)新的系統(tǒng)設(shè)計實現(xiàn)一流的系統(tǒng)。

在鄔江興院士看來,Chiplet是面向后摩爾時代的微電子技術(shù),SDSoW是面向信息基礎(chǔ)設(shè)施與信息物理系統(tǒng)所面臨的瓶頸問題與發(fā)展方向提出的系統(tǒng)級技術(shù)體系,兩者之間并沒有對立之處,只是技術(shù)思想提出的“原點”不一樣。換句話說,SDSoW融合了結(jié)構(gòu)創(chuàng)新與工藝創(chuàng)新,集成規(guī)模更大,集成資源更多,是一條包含Chiplet,又可以超越Chiplet的具有中國創(chuàng)新內(nèi)涵的自主發(fā)展路線。

在回答“為什么中國需要SDSoW技術(shù)”時,鄔江興院士說,美國發(fā)展Chiplet,中國同樣發(fā)展Chiplet,但我們?nèi)匀幻媾R材料、工藝和工具的落后,一樣處于在同一賽道上、同一游戲規(guī)則下的追趕囧境,因此僅靠Chiplet不能救中國,也不能支撐偉大復(fù)興戰(zhàn)略。

尤其是在當下,我國的材料乃至工藝落后國際先進水平兩代以上,而自2018年以來,主要競爭對手利用其在微電子領(lǐng)域的絕對技術(shù)優(yōu)勢,對我信息技術(shù)發(fā)展的物理基礎(chǔ)實施釜底抽薪式的絞殺,封鎖層層加碼,絞殺步步緊逼,我國微電子產(chǎn)業(yè)與相關(guān)技術(shù)領(lǐng)域發(fā)展面臨斷崖式下降的風險,亟待走出一條以國內(nèi)大循環(huán)為主體結(jié)合廣泛的國際合作的“雙循環(huán)”的自主創(chuàng)新、戰(zhàn)略突圍之路。

SDSoW的應(yīng)用之路

軟件定義晶上系統(tǒng)從提出到現(xiàn)在,經(jīng)歷了從懷疑到追隨的過程,到目前為止已經(jīng)在國內(nèi)蓬勃發(fā)展起來。鄔江興院士透露,目前SDSoW已列入國家2035的相關(guān)規(guī)劃以及“十四五”科技規(guī)劃,依托之江實驗室、嵩山實驗室、紫金山實驗室等重點實驗室的先導項目研究,SDSoW系統(tǒng)已經(jīng)在快速推進關(guān)鍵技術(shù)的研究和核心工藝的研發(fā),力爭在“十四五”完成軟件定義晶上系統(tǒng)的關(guān)鍵技術(shù)突破、關(guān)鍵工藝研發(fā)和系統(tǒng)生態(tài)構(gòu)建。

具體而言,圍繞“十四五”規(guī)劃,科技部在微納電子等五個方向重點專項中進行了任務(wù)規(guī)劃,并陸續(xù)立項相關(guān)課題,國防領(lǐng)域也啟動了相關(guān)任務(wù)布局。后續(xù)將著重聚焦國內(nèi)集成電路整體上下游產(chǎn)業(yè)和技術(shù)的聯(lián)動,聚焦高算力、AI等領(lǐng)域應(yīng)用,率先從互連標準制定、核心技術(shù)研究和關(guān)鍵工藝研發(fā)上實現(xiàn)突破,解決超算、智算、數(shù)據(jù)中心、核心網(wǎng)絡(luò)、自動駕駛等高算力領(lǐng)域和智能AI領(lǐng)域的“卡脖子”問題。

例如在高性能計算領(lǐng)域,傳統(tǒng)超級計算機采用超大規(guī)模計算芯片堆砌的方式構(gòu)建,不僅體積大,且功耗極高,E級機功耗近百兆瓦量級,已經(jīng)成為難以逾越的功耗墻,陷入即便“能買得起馬也配不起鞍”的窘境。但是,針對大部分應(yīng)用的計算效率卻僅有峰值效率的10-20%。SDSoW通過高密度集成、“結(jié)構(gòu)適配應(yīng)用”的變結(jié)構(gòu)計算、剝離SerDes等芯片接口模塊等方式,能夠?qū)崿F(xiàn)計算效能的大幅提升,可以在不需要提升制程工藝的條件下全面滿足需求。

根據(jù)規(guī)劃,SDSoW將經(jīng)歷三個發(fā)展階段:階段一:做出來,破解卡脖子急需,保證指標不倒退、核心不被卡死;階段二:做得好,在規(guī)模性、經(jīng)濟性、敏捷性和生態(tài)完備性等方面取得突破,擴大應(yīng)用場景,形成巨大的新興產(chǎn)業(yè)規(guī)模;階段三:智能晶上系統(tǒng),軟件定義互連(Software Defined Interconnection,SDI)升級為神經(jīng)網(wǎng)絡(luò),晶上系統(tǒng)演化為智能系統(tǒng),為智能時代提供物理底座。

不做離開生態(tài)系統(tǒng)的“無源之水”

2017年,由國家數(shù)字交換系統(tǒng)工程技術(shù)研究中心(NDSC)、清華大學等牽頭組建了SDI技術(shù)與產(chǎn)業(yè)創(chuàng)新聯(lián)盟,發(fā)展至今成員單位超270家,成功舉辦4屆聯(lián)盟大會,策劃聯(lián)盟互動百余次,形成聯(lián)盟生態(tài)合作30余項,合作經(jīng)費超5億元,極大地促進了軟件定義互連產(chǎn)業(yè)聚集及發(fā)展合作。2019年,隨著SDSoW技術(shù)的提出,SDI聯(lián)盟在2022年全面升級為“軟件定義晶上系統(tǒng)”聯(lián)盟。

鄔江興院士表示,從軟件定義晶上系統(tǒng)技術(shù)本身而言,這一技術(shù)體系是完全開放的,對其他技術(shù)也是包容的,聯(lián)盟不反對國外資本乃至企業(yè)加入。然而,在中美科技激烈競爭時代背景下,SDSoW是破解我國芯片“卡脖子”困局并實現(xiàn)“換道超車”的重要戰(zhàn)略支撐,在這種情況下外資企業(yè)會不會來?能不能來?考驗著境外投資者和企業(yè)決策者們的智慧與勇氣。

同樣,“如何把SDSoW的技術(shù)優(yōu)勢轉(zhuǎn)化為市場優(yōu)勢?”,也考驗著中方。鄔江興院士指出,首先,要堅持開放共贏,吸引現(xiàn)有的各個方向技術(shù)優(yōu)勢單位參與進來,進行技術(shù)合作;其次,守正創(chuàng)新,軟件定義晶上系統(tǒng)的關(guān)鍵技術(shù)包括預(yù)制件設(shè)計、軟硬件協(xié)同架構(gòu)設(shè)計、晶圓級互連網(wǎng)絡(luò)設(shè)計、晶圓基板集成設(shè)計、供電散熱設(shè)計等,要有打破藩籬的創(chuàng)新思維,不斷進行技術(shù)迭代優(yōu)化;第三,要通過高效合作形成共識創(chuàng)建中國自己的行業(yè)標準,利于后續(xù)軟件定義晶上系統(tǒng)方向的發(fā)展;最后,對當前的卡脖子、痛點領(lǐng)域進行突破,優(yōu)先考慮該類領(lǐng)域的產(chǎn)品研制和應(yīng)用推廣。

值得關(guān)注的是,鄔江興院士團隊近期將依托SDSoW聯(lián)盟向聯(lián)盟成員單位免費公開3項核心專利,分別是《軟件定義晶上系統(tǒng)及數(shù)據(jù)交互方法和系統(tǒng)體系架構(gòu)》、《一種領(lǐng)域?qū)S玫能浖x晶圓級系統(tǒng)和預(yù)制件互連與集成方法》、《晶上系統(tǒng)開發(fā)環(huán)境搭建方法及系統(tǒng)》,涵蓋了系統(tǒng)體系架構(gòu)、拼裝互連集成與開發(fā)環(huán)境工具等,共同組成了SDSoW的“根”,對晶上系統(tǒng)的技術(shù)加速創(chuàng)新和產(chǎn)業(yè)快速普及具有很好的指導意義。

結(jié)語

SDSoW在基于“三流材料、二流工藝”實現(xiàn)“一流系統(tǒng)”的同時,也要求應(yīng)用、設(shè)計、工具、制造、工藝等產(chǎn)業(yè)鏈上下游協(xié)同配合。鄔江興院士希望能依托SDSoW聯(lián)盟,最大化匯聚國內(nèi)晶上系統(tǒng)方向的科技與產(chǎn)業(yè)力量,為我國芯片高水平自立自強做出“不可替代”的貢獻。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導體
    +關(guān)注

    關(guān)注

    335

    文章

    28870

    瀏覽量

    237166
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    639

    瀏覽量

    79851
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    458

    瀏覽量

    12979

原文標題:如果Chiplet不帶中國玩了……

文章出處:【微信號:井芯微電子,微信公眾號:井芯微電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    從技術(shù)封鎖到自主創(chuàng)新:Chiplet封裝的破局之路

    從產(chǎn)業(yè)格局角度分析Chiplet技術(shù)的戰(zhàn)略意義,華芯邦如何通過技術(shù)積累推動中國從“跟跑”到“領(lǐng)跑”。
    的頭像 發(fā)表于 05-06 14:42 ?309次閱讀

    Chiplet與先進封裝設(shè)計中EDA工具面臨的挑戰(zhàn)

    Chiplet和先進封裝通常是互為補充的。Chiplet技術(shù)使得復(fù)雜芯片可以通過多個相對較小的模塊來實現(xiàn),而先進封裝則提供了一種高效的方式來將這些模塊集成到一個封裝中。
    的頭像 發(fā)表于 04-21 15:13 ?974次閱讀
    <b class='flag-5'>Chiplet</b>與先進封裝設(shè)計中EDA工具面臨的挑戰(zhàn)

    淺談Chiplet與先進封裝

    隨著半導體行業(yè)的技術(shù)進步,尤其是摩爾定律的放緩,芯片設(shè)計和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?513次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進封裝

    Chiplet技術(shù)在消費電子領(lǐng)域的應(yīng)用前景

    探討Chiplet技術(shù)如何為智能手機、平板電腦等消費電子產(chǎn)品帶來更優(yōu)的性能和能效比。
    的頭像 發(fā)表于 04-09 15:48 ?347次閱讀
    <b class='flag-5'>Chiplet</b>技術(shù)在消費電子領(lǐng)域的應(yīng)用前景

    奇異摩爾受邀出席第三屆HiPi Chiplet論壇

    2025年3月28日至29日,由高性能芯片互聯(lián)技術(shù)聯(lián)盟(HiPi 聯(lián)盟)主辦的 “第三屆 HiPi Chiplet 論壇” 將于北京朝林松源酒店舉行。本屆論壇以“標準促進創(chuàng)新生態(tài)發(fā)展”為主題,大會
    的頭像 發(fā)表于 03-25 16:59 ?1008次閱讀

    Chiplet:芯片良率與可靠性的新保障!

    Chiplet技術(shù),也被稱為小芯片或芯粒技術(shù),是一種創(chuàng)新的芯片設(shè)計理念。它將傳統(tǒng)的大型系統(tǒng)級芯片(SoC)分解成多個小型、功能化的芯片模塊(Chiplet),然后通過先進的封裝技術(shù)將這些模塊連接在一起,形成一個完整的系統(tǒng)。這一技術(shù)的出現(xiàn),源于對摩爾定律放緩的應(yīng)對以及對芯片
    的頭像 發(fā)表于 03-12 12:47 ?742次閱讀
    <b class='flag-5'>Chiplet</b>:芯片良率與可靠性的新保障!

    2.5D集成電路的Chiplet布局設(shè)計

    隨著摩爾定律接近物理極限,半導體產(chǎn)業(yè)正在向2.5D和3D集成電路等新型技術(shù)方向發(fā)展。在2.5D集成技術(shù)中,多個Chiplet通過微凸點、硅通孔和重布線層放置在中介層上。這種架構(gòu)在異構(gòu)集成方面具有優(yōu)勢,但同時在Chiplet布局優(yōu)化和溫度管理方面帶來了挑戰(zhàn)[1]。
    的頭像 發(fā)表于 02-12 16:00 ?1277次閱讀
    2.5D集成電路的<b class='flag-5'>Chiplet</b>布局設(shè)計

    解鎖Chiplet潛力:封裝技術(shù)是關(guān)鍵

    如今,算力極限挑戰(zhàn)正推動著芯片設(shè)計的技術(shù)邊界。Chiplet的誕生不僅僅是技術(shù)的迭代,更是對未來芯片架構(gòu)的革命性改變。然而,要真正解鎖Chiplet技術(shù)的無限潛力, 先進封裝技術(shù) 成為了不可或缺
    的頭像 發(fā)表于 01-05 10:18 ?975次閱讀
    解鎖<b class='flag-5'>Chiplet</b>潛力:封裝技術(shù)是關(guān)鍵

    Cadence推出基于Arm的系統(tǒng)Chiplet

    近日,Cadence宣布其首款基于 Arm 的系統(tǒng)級小芯片(Chiplet)開發(fā)成功并流片,這是一項突破性成就。這項創(chuàng)新標志著芯片技術(shù)的關(guān)鍵進步,展現(xiàn)了 Cadence 致力于通過其芯片架構(gòu)和框架推動行業(yè)領(lǐng)先解決方案的承諾。
    的頭像 發(fā)表于 11-28 15:35 ?689次閱讀
    Cadence推出基于Arm的系統(tǒng)<b class='flag-5'>Chiplet</b>

    Chiplet技術(shù)有哪些優(yōu)勢

    Chiplet技術(shù),就像用樂高積木拼搭玩具一樣,將芯片的不同功能模塊,例如CPU、GPU、內(nèi)存等,分別制造成獨立的小芯片。
    的頭像 發(fā)表于 11-27 15:53 ?1096次閱讀

    2035年Chiplet市場規(guī)模將超4110億美元

    市場研究機構(gòu)IDTechEx近日發(fā)布了一份關(guān)于Chiplet技術(shù)的報告,預(yù)測到2035年,Chiplet市場規(guī)模將達到驚人的4110億美元。
    的頭像 發(fā)表于 10-22 17:21 ?898次閱讀

    IMEC組建汽車Chiplet聯(lián)盟

    來源:芝能智芯 微電子研究中心imec宣布了一項旨在推動汽車領(lǐng)域Chiplet技術(shù)發(fā)展的新計劃。 這項名為汽車Chiplet計劃(ACP)的倡議,吸引了包括Arm、ASE、寶馬、博世、Cadence
    的頭像 發(fā)表于 10-15 13:36 ?646次閱讀
    IMEC組建汽車<b class='flag-5'>Chiplet</b>聯(lián)盟

    Primemas選擇Achronix eFPGA技術(shù)用于Chiplet平臺

    高性能 FPGA 和嵌入式FPGA (eFPGA) IP 的領(lǐng)導者 Achronix Semiconductor Corporation 和使用Chiplet 技術(shù)開發(fā)創(chuàng)新 SoC Hub
    的頭像 發(fā)表于 09-18 16:16 ?940次閱讀

    2031年全球Chiplet市場預(yù)測

    來源:深芯盟產(chǎn)業(yè)研究部 據(jù)最新報告顯示,全球Chiplet市場將顯著增長,預(yù)計到2031年達到約6333.8億美元,2023年至2031年的復(fù)合年增長率達71.3%。 InsightAce分析公司
    的頭像 發(fā)表于 09-12 19:09 ?567次閱讀
    2031年全球<b class='flag-5'>Chiplet</b>市場預(yù)測

    西門子EDA創(chuàng)新解決方案確保Chiplet設(shè)計的成功應(yīng)用

    這些要求,因此,多芯片集成(如Chiplet設(shè)計)成為了一種新的趨勢。 ? Chiplet設(shè)計 帶來的挑戰(zhàn)及行業(yè)解決方案 Chiplet設(shè)計帶來了許多優(yōu)勢,同時也帶來了眾多新的挑戰(zhàn)。這些挑戰(zhàn)主要集中在以下幾個方面: ◎ 熱管理問
    的頭像 發(fā)表于 07-24 17:13 ?951次閱讀