一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

JESD204B學習手冊

FPGA雜記 ? 來源:FPGA雜記 ? 2022-12-22 09:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

JESD204B接口一般用在高速的AD和DA芯片上,用于傳輸采集到的數(shù)據(jù)。該接口相比LVDS可以減少大量的IO管腳,所以正在逐步取代LVDS接口(引用wp446-jesd204b.pdf)。

Xilinx提供了JESD204B對應(yīng)的IP和相應(yīng)的phy。本文主要介紹xilinx-JESD204B的使用方法,基本上都是從pg066手冊得到的總結(jié),但也有自己的一些心得。

JESD204有很多的分支,包括A,B,C等,主要的區(qū)別是支持的速率不同。最早的JESD版本不支持精確的延時,后來版本不斷升級,現(xiàn)在使用JESD204協(xié)議通過使用sysref和sync達到了精準延時的效果,畢竟現(xiàn)在的速率達到幾十G,沒有精確的延時不能達到具體的設(shè)計要求。JESD204B的subclass0是沒有精準延時的,subclass1使用sysref,subclass2使用sync。由于有了精準的要求,所以對sysref和sync的時序要求很高。

言歸正傳,使用xilinx的JESD204B IP核,最簡單的方式是通過使用example design開始,并且pg066中也是這么建議的,為什么?第一是簡單,官方已經(jīng)提供給了一個教程,自己照貓畫虎就行了;最重要的是,單獨的JESD204B IP核一般不能使用,需要有對應(yīng)的PHY,因此如果不使用example design,自己就得再例化一個JESD204 PHY的IP,所以使用example design方便了很多,所以這種方法最簡單。

這個IP的接口比較簡單,查看pg066基本都能了解是干什么用的,我只介紹一下tx_start_of_frame這個信號。手冊對這個信號的介紹如下圖所示:

7c8c61e0-8135-11ed-8abf-dac502259ad0.png

我重點關(guān)注 Note 部分,這部分的意思是說tx_start_of_frame信號會根據(jù)每幀包含的字節(jié)個數(shù)而使多個bit置位,并舉例說明:當F=1(F表示的每幀包含的字節(jié)個數(shù))時,tx_start_of_frame信號為4’b1111。同樣的在仿真example design時,testbeach中F=2,查看波形可以看到tx_start_of_frame為4’b0101。但為什么會出現(xiàn)多bit 置 1 呢?這是因為發(fā)送數(shù)據(jù)tx_data的位寬為32bit,而當F很小時,tx_data的32bit數(shù)據(jù)中包含多個數(shù)據(jù)幀,所以導(dǎo)致tx_start_of_frame信號的多bit置 1 。即當F=1時,表示一幀數(shù)據(jù)只有一個字節(jié),所以tx_data(32bit)中包含4個數(shù)據(jù)幀,而每個字節(jié)都是起始位,所以tx_start_of_frame為4’b1111;同理,當F=2時,表示一幀數(shù)據(jù)包含兩個字節(jié),所以tx_data包含2個數(shù)據(jù)幀,起始位置在第1和第3字節(jié),所以tx_start_of_frame為4’b0101。而F為較小時比較常見,尤其是在AD采集芯片中,因為AD芯片輸出的有效數(shù)據(jù)的位寬通常為8、12、14,轉(zhuǎn)換之后的F值就是1或者2。

PS:看到了一個好的博客,附上鏈接,不知道讓不讓轉(zhuǎn)發(fā),在博客中沒有看到禁止項,有問題請及時聯(lián)系我。https://blog.csdn.net/weixin_41974812/article/details/117220777

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    9005

    瀏覽量

    153785
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2185

    瀏覽量

    125433
  • lvds
    +關(guān)注

    關(guān)注

    2

    文章

    1127

    瀏覽量

    67509
  • JESD204B
    +關(guān)注

    關(guān)注

    6

    文章

    82

    瀏覽量

    19598

原文標題:JESD204B學習手冊

文章出處:【微信號:FPGA雜記,微信公眾號:FPGA雜記】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    JESD204B的系統(tǒng)級優(yōu)勢

    作者:Sureena Gupta如果您有接觸使用 FPGA 的高速數(shù)據(jù)采集設(shè)計,沒準聽說過新術(shù)語“JESD204B”。我在工作中看到過很多工程師詢問有關(guān) JESD204B 接口的信息以及它如何同
    發(fā)表于 09-18 11:29

    JESD204B生存指南

    JESD204B生存指南
    發(fā)表于 05-28 12:08

    JESD204B串行接口時鐘的優(yōu)勢

    摘要 隨著數(shù)模轉(zhuǎn)換器的轉(zhuǎn)換速率越來越高,JESD204B 串行接口已經(jīng)越來越多地廣泛用在數(shù)模轉(zhuǎn)換器上,其對器件時鐘和同步時鐘之間的時序關(guān)系有著嚴格需求。本文就重點講解了JESD204B 數(shù)模轉(zhuǎn)換器
    發(fā)表于 06-19 05:00

    JESD204B是什么工作原理?控制字符是什么?

    JESD204B的工作原理JESD204B的控制字符
    發(fā)表于 04-06 06:01

    如何讓JESD204B在FPGA上工作?FPGA對于JESD204B需要多少速度?

    的模數(shù)轉(zhuǎn)換器(ADC)和數(shù)模轉(zhuǎn)換器(DAC)支持最新的JESD204B串行接口標準,出現(xiàn)了FPGA與這些模擬產(chǎn)品的最佳接口方式問題。FPGA一直支持千兆串行/解串(SERDES)收發(fā)器。然而在過去,大多數(shù)ADC
    發(fā)表于 04-06 09:46

    如何去實現(xiàn)JESD204B時鐘?

    JESD204B數(shù)模轉(zhuǎn)換器的時鐘規(guī)范是什么?JESD204B數(shù)模轉(zhuǎn)換器有哪些優(yōu)勢?如何去實現(xiàn)JESD204B時鐘?
    發(fā)表于 05-18 06:06

    如何采用系統(tǒng)參考模式設(shè)計JESD204B時鐘

    LMK04821系列器件為該話題提供了很好的范例研究素材,因為它們是高性能的雙環(huán)路抖動清除器,可在具有器件和SYSREF時鐘的子類1時鐘方案里驅(qū)動多達七個JESD204B轉(zhuǎn)換器或邏輯器件。圖1是典型
    發(fā)表于 11-18 06:36

    JESD204B協(xié)議介紹

    在使用我們的最新模數(shù)轉(zhuǎn)換器 (ADC) 和數(shù)模轉(zhuǎn)換器 (DAC) 設(shè)計系統(tǒng)時,我已知道了很多有關(guān) JESD204B 接口標準的信息,這些器件使用該協(xié)議與 FPGA 通信。此外,我還在 E2E 上的該
    發(fā)表于 11-21 07:02

    JESD204B的優(yōu)勢

    如果您有接觸使用 FPGA 的高速數(shù)據(jù)采集設(shè)計,沒準聽說過新術(shù)語“JESD204B”。我在工作中看到過很多工程師詢問有關(guān) JESD204B 接口的信息以及它如何同 FPGA 協(xié)作。他們特別感興趣
    發(fā)表于 11-23 06:35

    JESD204B SystemC module 設(shè)計簡介(一)

    本設(shè)計致力于用SystemC語言建立JESD024B的協(xié)議標準模型,描述JESD204B的所有行為,并且能夠保證用戶可以通過該JESD204B的SystemC庫,進行JESD204B
    發(fā)表于 11-17 09:36 ?3371次閱讀
    <b class='flag-5'>JESD204B</b> SystemC module 設(shè)計簡介(一)

    JESD204B標準及演進歷程

    在從事高速數(shù)據(jù)擷取設(shè)計時使用FPGA的人大概都聽過新JEDEC標準「JESD204B」的名號。近期許多工程師均聯(lián)絡(luò)德州儀器,希望進一步了解 JESD204B 接口,包括與FPGA如何互動、JESD204B如何讓他們的設(shè)計更容易執(zhí)
    發(fā)表于 11-18 02:57 ?1.5w次閱讀

    如何構(gòu)建您的JESD204B 鏈路

    如何構(gòu)建您的JESD204B 鏈路
    發(fā)表于 11-04 09:52 ?3次下載
    如何構(gòu)建您的<b class='flag-5'>JESD204B</b> 鏈路

    理解JESD204B協(xié)議

    理解JESD204B協(xié)議
    發(fā)表于 11-04 09:52 ?4次下載
    理解<b class='flag-5'>JESD204B</b>協(xié)議

    JESD204B:適合您嗎?

    JESD204B:適合您嗎?
    發(fā)表于 11-07 08:07 ?0次下載
    <b class='flag-5'>JESD204B</b>:適合您嗎?

    JESD204B使用說明

    JESD204B IP核作為接收端時,單獨使用,作為發(fā)送端時,可以單獨使用,也可以配合JESD204b phy使用。 JESD204B通常配合AD或DA使用,替代LVDS,提供更高的通訊速率,抗干擾
    的頭像 發(fā)表于 12-18 11:31 ?1629次閱讀
    <b class='flag-5'>JESD204B</b>使用說明