一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

創(chuàng)意電子采用Cadence數(shù)字解決方案完成首款臺積電N3制程芯片及首款AI優(yōu)化的N5制程設計

Cadence楷登 ? 來源:Cadence楷登 ? 2023-02-06 15:02 ? 次閱讀

內(nèi)容提要

創(chuàng)意電子采用臺積電 N3 制程工藝,在 Cadence Innovus 設計實現(xiàn)的助力下,實現(xiàn)運算速度為 3.16GHz 的 HPC 核心設計,其中包含了 350 萬個實例

創(chuàng)意電子在臺積電 N5 制程上采用了 Cadence Cerebrus AI 解決方案,在 CPU 設計上,成功縮小 9% 的設計面積并降低 8% 的功耗

楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布,創(chuàng)意電子(GUC)借助 Cadence 數(shù)字解決方案成功完成先進的高性能計算 (HPC)設計和 CPU 設計。其中,HPC 設計采用了臺積電先進的 N3 制程,運用 Cadence Innovus Implementation System 設計實現(xiàn)系統(tǒng),順利完成首款具有高達 350 萬個實例,時鐘速度高達到 3.16GHz 的先進設計。另一款 CPU 設計采用 AI 賦能的 Cadence Cerebrus Intelligent Chip Explorer 和完整的數(shù)字設計流程,借助臺積電 N5 制程工藝,成功讓功耗降低 8%,設計面積縮小 9%,同時顯著提升了工程效率。

Innovus Implementation System 設計實現(xiàn)系統(tǒng)具備高度精確的 GigaPlace 引擎,支持臺積電 FINFLEX 單元行布局,可在整個流程中考慮引腳連接,以實現(xiàn)臺積電 N3 制程設計規(guī)則檢查(DRC)收斂。先進的 GigaOpt 引擎從臺積電 N3 庫中部署最優(yōu)配置,同時平衡不同單元行的利用率,實現(xiàn)了更好的優(yōu)化。Innovus 設計實現(xiàn)系統(tǒng)還包括一個大規(guī)模的并行架構(gòu),并整合了成熟的 NanoRoute 引擎,助力創(chuàng)意電子在設計流程的初期就能解決信號完整性問題,同時改善布線后的設計相關(guān)性。

Cadence Cerebrus 與完整的 Cadence 數(shù)字產(chǎn)品線相結(jié)合,在助力創(chuàng)意電子優(yōu)化功率、性能和面積(PPA)方面發(fā)揮重要作用,并在 5nm CPU 設計中通過綜合、設計實現(xiàn)到簽核的完整流程,提升工程團隊的生產(chǎn)力。Cadence Cerebrus 的獨特之處在于以 AI 強化學習引擎,可自主優(yōu)化創(chuàng)意電子的設計流程,幫助團隊突破工程設計的人工極限,加快產(chǎn)品上市。

創(chuàng)意電子設計服務中心資深副總經(jīng)理林景源博士表示:“創(chuàng)意電子是為 AI、HPC、5G、工業(yè)和其他新興應用提供先進芯片解決方案的市場領導者。我們致力于向客戶提供最具競爭力的設計,因此對我們來說,投資于領先的技術(shù)非常重要。我們選擇 Cadence Cerebrus Intelligent Chip Explorer,正是因為其與更廣泛的數(shù)字流程相結(jié)合,有助于我們通過人工智能技術(shù)加快設計周轉(zhuǎn),同時還能改善 PPA。Innovus 設計實現(xiàn)系統(tǒng)是我們的得力助手,讓我們成功交付了首款 N3 芯片,助力團隊加速創(chuàng)建高性能、低功耗的 HPC 設計?!?/p>

Cadence Cerebrus AI 解決方案和 Innovus Implementation 設計實現(xiàn)系統(tǒng)是完整數(shù)字設計流程的一部分,支持 Cadence 的智能系統(tǒng)設計(Intelligent System Design)戰(zhàn)略,旨在實現(xiàn)系統(tǒng)級芯片的卓越設計。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 臺積電
    +關(guān)注

    關(guān)注

    44

    文章

    5730

    瀏覽量

    168520
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11011

    瀏覽量

    215186
  • Cadence
    +關(guān)注

    關(guān)注

    65

    文章

    951

    瀏覽量

    143560
  • AI
    AI
    +關(guān)注

    關(guān)注

    87

    文章

    33554

    瀏覽量

    274203
  • 制程工藝
    +關(guān)注

    關(guān)注

    0

    文章

    46

    瀏覽量

    9516

原文標題:創(chuàng)意電子采用 Cadence 數(shù)字解決方案完成首款臺積電 N3 制程芯片及首款 AI 優(yōu)化的 N5 制程設計

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    全球驍龍?8至尊版折疊旗艦,OPPO Find N5搭載冰川電池續(xù)航領先

    OPPO今日正式宣布,全球最薄的折疊旗艦——Find N5,將首度搭載驍龍? 8至尊版移動計算平臺,成為全球搭載這一最新旗艦平臺的折疊屏手機。同時,F(xiàn)ind N5還將配備OPPO新
    發(fā)表于 02-11 10:23 ?194次閱讀
    全球<b class='flag-5'>首</b><b class='flag-5'>款</b>驍龍?8至尊版折疊旗艦,OPPO Find <b class='flag-5'>N5</b>搭載冰川電池續(xù)航領先

    蘋果M5芯片量產(chǎn),采用N3P制程工藝

    工藝——N3P。與前代工藝相比,N3P在性能上實現(xiàn)了約5%的提升,同時在功耗方面降低了5%至10%。這一顯著的進步意味著,搭載M5
    的頭像 發(fā)表于 02-06 14:17 ?490次閱讀

    美國芯片量產(chǎn)!臺灣對先進制程放行?

    來源:半導體前線 在美國廠的4nm芯片已經(jīng)開始量產(chǎn),而中國臺灣也有意不再對臺先進
    的頭像 發(fā)表于 01-14 10:53 ?405次閱讀

    2納米制程技術(shù)細節(jié)公布:性能功耗雙提升

    在近日于舊金山舉行的IEEE國際電子器件會議(IEDM)上,全球領先的晶圓代工企業(yè)揭曉了其備受期待的2納米(N2)
    的頭像 發(fā)表于 12-19 10:28 ?600次閱讀

    2納米制程技術(shù)細節(jié)公布

    近日,在舊金山舉辦的IEEE國際電子器件會議(IEDM)上,全球領先的晶圓代工企業(yè)揭示了其備受期待的2納米(N2)
    的頭像 發(fā)表于 12-18 10:35 ?610次閱讀

    蘋果加速M5芯片研發(fā),爭奪AI PC市場,先進制程訂單激增

    在蘋果即將發(fā)布搭載其自研M4芯片的新產(chǎn)品之際,業(yè)界又有消息稱,蘋果已著手開發(fā)下一代M5芯片,旨在在這場AI PC領域的競爭中,憑借其更強大的Arm架構(gòu)處理器占據(jù)先機。據(jù)悉,M
    的頭像 發(fā)表于 10-29 13:57 ?853次閱讀

    谷歌Tensor G系列芯片代工轉(zhuǎn)向

    近日,谷歌Tensor G4將成為該公司最后一由三星代工的手機芯片。從明年的Tensor G5開始,谷歌將選擇
    的頭像 發(fā)表于 10-24 09:58 ?660次閱讀

    3nm制程需求激增,全年營收預期上調(diào)

    近期迎來3nm制程技術(shù)的出貨高潮,預示著其在半導體制造領域的領先地位進一步鞏固。隨著蘋果iPhone 16系列新機發(fā)布,預計搭載的A1
    的頭像 發(fā)表于 09-10 16:56 ?826次閱讀

    SK海力士攜手N5工藝打造高性能HBM4內(nèi)存

    在半導體技術(shù)日新月異的今天,SK海力士再次引領行業(yè)潮流,宣布將采用先進的N5工藝版基礎裸片來構(gòu)建其新一代HBM4內(nèi)存。這一舉措不僅標志
    的頭像 發(fā)表于 07-18 09:47 ?826次閱讀

    2nm制程近況佳,N3X、N2P以及A16節(jié)點已在規(guī)劃中

    聯(lián)合首席運營官張曉強進一步指出,2nm制程的研發(fā)正處于“非常順利”的狀態(tài):納米片的“轉(zhuǎn)換效果”已達預定目標中的90%,良率亦超過80%。
    的頭像 發(fā)表于 05-24 16:38 ?1084次閱讀

    準備生產(chǎn)HBM4基礎芯片

    在近日舉行的2024年歐洲技術(shù)研討會上,透露了關(guān)于HBM4基礎芯片制造的新進展。據(jù)悉,未來HBM4將采用邏輯
    的頭像 發(fā)表于 05-21 14:53 ?886次閱讀

    采用HBM4,提供更大帶寬和更低延遲的AI存儲方案

    在近期舉行的2024年歐洲技術(shù)研討會上,透露了即將用于HBM4制造的基礎芯片的部分新信息。據(jù)悉,未來HBM4將采用邏輯
    的頭像 發(fā)表于 05-20 09:14 ?1309次閱讀

    N3P工藝新品投產(chǎn),性能提質(zhì)、成本減負

    N3E工藝的批量生產(chǎn)預期如期進行,其缺陷密度與2020年量產(chǎn)的N5工藝相當。N3E的良率
    的頭像 發(fā)表于 05-17 09:17 ?1539次閱讀

    新思科技物理驗證解決方案已獲得公司N3P和N2工藝技術(shù)認證

    由Synopsys.ai EDA套件賦能可投產(chǎn)的數(shù)字和模擬設計流程能夠針對臺公司N3/N3P和N
    的頭像 發(fā)表于 05-14 10:36 ?670次閱讀
    新思科技物理驗證<b class='flag-5'>解決方案</b>已獲得<b class='flag-5'>臺</b><b class='flag-5'>積</b>公司<b class='flag-5'>N3</b>P和<b class='flag-5'>N</b>2工藝技術(shù)認證

    蘋果M4芯片采用N3E工藝,分三

    據(jù)悉,蘋果將于當?shù)貢r間今晚十時舉行的“放飛吧”特別活動上發(fā)布全新iPad Pro產(chǎn)品,預計搭載M4處理器,且有傳言稱其將采用N3E
    的頭像 發(fā)表于 05-07 15:40 ?1035次閱讀