組合和可配置邏輯器件提供了實(shí)現(xiàn)各種邏輯功能的靈活性,減少了引腳數(shù)。組合和可配置邏輯還可以降低系統(tǒng)成本,簡化庫存和組裝,并改進(jìn)認(rèn)證過程。了解如何事半功倍!
Nexperia了解當(dāng)今的設(shè)計(jì)需求,以及減少系統(tǒng)空間、元件數(shù)量和避免電路板走線的目標(biāo),同時(shí)保持經(jīng)濟(jì)性。當(dāng)需要在更小的空間內(nèi)實(shí)現(xiàn)更多功能時(shí),組合和可配置邏輯是創(chuàng)新且經(jīng)過驗(yàn)證的解決方案,可幫助設(shè)計(jì)人員實(shí)現(xiàn)這些目標(biāo)。
組合邏輯將兩個(gè)或三個(gè)不同的功能集成到一個(gè)設(shè)備中
組合邏輯在單個(gè)微型邏輯包中集成了至少兩種不同的邏輯功能。這些功能可以在內(nèi)部級聯(lián)或完全獨(dú)立。無論如何,組合邏輯都支持使用一個(gè)設(shè)備而不是多個(gè)設(shè)備。這降低了功耗和引腳數(shù),并顯著節(jié)省了空間,因?yàn)閮?nèi)部信號共享電源和接地。
當(dāng)設(shè)計(jì)需要彼此靠近放置的不同功能時(shí),組合邏輯特別有用,例如OR門后跟AND門(參見下面的配置圖)。在這種情況下,組合邏輯提供了一個(gè)理想的集成機(jī)會,甚至可以減少延遲,因?yàn)閮?nèi)部路由信號消除了與I/O緩沖器相關(guān)的延遲,不再需要封裝引腳。
在集成了兩個(gè)級聯(lián)不同功能的單柵極器件中,一個(gè)功能的輸出在芯片內(nèi)部連接到另一個(gè)功能的輸入,有助于提高性能并減少引腳數(shù)。在雙柵極情況下,兩個(gè)功能是完全獨(dú)立的,每個(gè)柵極的I/O信號在器件外部可用,但仍有減少引腳數(shù)的好處。至于三柵極解決方案,它們集成了三種不同的緩沖器和逆變器功能,這些功能保持獨(dú)立,不在封裝內(nèi)連接。
在Nexperia,組合邏輯主要采用我們的超低功耗AUP技術(shù),具有多種單柵極、雙柵極和三柵極解決方案,從柵極到緩沖器和逆變器。還提供水晶驅(qū)動(dòng)器。下載我們的組合邏輯信息卡,查看完整的組合產(chǎn)品組合。
可配置邏輯,僅驗(yàn)證一個(gè)可以執(zhí)行九種不同功能的器件
對于可配置邏輯,引腳配置決定了器件將執(zhí)行的邏輯功能。因此,一個(gè)設(shè)備可用于執(zhí)行多種功能。庫存中的設(shè)備數(shù)量減少自然有助于降低成本并簡化物流,但可配置的邏輯解決方案同樣具有技術(shù)優(yōu)勢。
首先,工程師受益于最大的靈活性,允許他們在設(shè)計(jì)過程的后期階段選擇功能。使用一個(gè)可配置邏輯器件而不是9個(gè)分立解決方案也妨礙了對更多器件的鑒定。此外,可配置邏輯類型可以具有高級選項(xiàng),例如集成電平轉(zhuǎn)換器選項(xiàng)或輸出使能功能,可以節(jié)省更多電路板空間并增加有價(jià)值的功能。最后,所有可配置邏輯類型都具有施密特觸發(fā)器輸入,用于與緩慢轉(zhuǎn)換的信號接口。
如何配置Nexperia的可配置邏輯類型?
Nexperia提供可配置邏輯,采用極低功耗AXP、超低功耗AUP和低壓LVC技術(shù)。訪問我們的可配置門網(wǎng)頁,了解更多信息和參數(shù)。
可配置邏輯涵蓋九種基本功能,并為這些功能的復(fù)雜變體提供了更多選項(xiàng)。我們的可配置產(chǎn)品組合包括多個(gè) 2 輸入門(AND、OR、NAND、NOR、XOR 和 XNOR),以及緩沖器/逆變器和一個(gè)多路復(fù)用器。設(shè)計(jì)工程師需要配置器件以滿足其要求,并且必須遵循幾個(gè)簡單的步驟,基本上選擇哪個(gè)引腳連接到GND或Vcc以選擇邏輯功能,以及哪些引腳是功能的I / O。
在下面的74LVC1G98示例中,顯示了用于產(chǎn)生2輸入NAND柵極或2輸入NOR柵極的配置。當(dāng)引腳 1 連接到 GND 時(shí),器件配置為具有輸入 A 和 C 以及輸出 Y 的 2 輸入 NAND 門。當(dāng)引腳 3 連接到 Vcc 時(shí),器件配置為具有輸入 B 和 C 以及輸出 Y 的 2 輸入 NOR 門。
我們的組合和可配置邏輯解決方案采用小尺寸引線 (PicoGate) 和無引線 (MicroPak) 微型邏輯封裝。瀏覽我們的組合門和可配置門系列,找到節(jié)省空間的控制邏輯解決方案,并開始節(jié)省電路板空間并消除不必要的庫存復(fù)雜性。
審核編輯:郭婷
-
電源
+關(guān)注
關(guān)注
185文章
18181瀏覽量
254428 -
逆變器
+關(guān)注
關(guān)注
293文章
4838瀏覽量
209659 -
邏輯器件
+關(guān)注
關(guān)注
0文章
88瀏覽量
20312
發(fā)布評論請先 登錄
Dialog最新可配置IC擴(kuò)展電機(jī)驅(qū)動(dòng)應(yīng)用
FPGA中何時(shí)用組合邏輯或時(shí)序邏輯
在FPGA中何時(shí)用組合邏輯或時(shí)序邏輯
組合邏輯電路的分析與設(shè)計(jì)-邏輯代數(shù)

可配置邏輯單元(CLC)

PIC24F上的可配置邏輯單元的詳細(xì)中文數(shù)據(jù)手冊免費(fèi)下載

PIC32 FRM可配置邏輯單元的詳細(xì)中文資料概述

Compact系列CPLD可配置邏輯模塊(CLM)用戶指南

Logos系列FPGA可配置邏輯模塊(CLM)用戶指南

印刷電路板(PCB)可配置邏輯功能

PIC32系列參考手冊之可配置邏輯單元

使用離散邏輯的可配置定時(shí)復(fù)位

如何使用可配置邏輯塊 (CLB) 實(shí)施定制串行接口

使用C2000可配置邏輯塊進(jìn)行設(shè)計(jì)

評論