一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

指令集和微架構(gòu)有何不同?

jf_78858299 ? 來(lái)源:Vehicle攻城獅 ? 作者:Defry ? 2023-02-13 14:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

指令集

建設(shè)一棟大樓的基本元素有:水泥、磚頭、鋼材等原材料,但不同的構(gòu)造過(guò)程則會(huì)呈現(xiàn)不同的建筑形式,其中建造圖紙起到了很大的指導(dǎo)作用。

同樣, CPU從表象上看雖然形式很多,但基本電路都由晶體管構(gòu)成,例如常見(jiàn)的MOS管。

通過(guò)晶體管等基本電子元器件的組合可構(gòu)成基本的邏輯電路:如與門(mén)、非門(mén)、與非門(mén)等。

圖片

這些基本邏輯電路通過(guò)不同的邏輯組合可分別完成不同的功能,就好比“把大象放進(jìn)冰箱的段子”,首先打開(kāi)冰箱門(mén)-->然后把大象放進(jìn)去-->最后關(guān)上冰箱門(mén)。通過(guò)這些邏輯組合使動(dòng)作具有了意義,而這些實(shí)現(xiàn)特定功能的邏輯組合集合就是指令集,如基本的加減運(yùn)算。

指令集是一個(gè)標(biāo)準(zhǔn),其會(huì)隨著需求變化不斷添加新的指令或優(yōu)化。同樣,指令集發(fā)生變更后,工程師在設(shè)計(jì)CPU時(shí)也需要在硬件電路上增加對(duì)應(yīng)的電路模塊來(lái)支持變更的指令,配套的編譯器也會(huì)隨之升級(jí)。我們?cè)谕?1、STM32單片機(jī)時(shí)需要相應(yīng)的編譯器來(lái)實(shí)現(xiàn)相應(yīng)程序開(kāi)發(fā)就是這個(gè)道理。而在任何一款遵循同一指令集架構(gòu)實(shí)現(xiàn)的處理器上,開(kāi)發(fā)的應(yīng)用無(wú)須做任何修改便可以運(yùn)行。

2

指令集與機(jī)器碼的橋梁-編譯器

無(wú)論處于上層的應(yīng)用程序多么酷炫吊炸天,其在處理器上執(zhí)行就必須被翻譯成“機(jī)器語(yǔ)言”,然后通過(guò)0或1的排列組合去操作硬件實(shí)現(xiàn)功能。翻譯官這個(gè)角色就是編譯器的活,它將軟件與硬件世界連接了起來(lái)。編譯器在這個(gè)過(guò)程中,要經(jīng)過(guò)編譯、匯編、鏈接等幾個(gè)步驟, 最后生成"可執(zhí)行文件",可執(zhí)行文件中保存的是二進(jìn)制機(jī)器碼,這串機(jī)器碼可以直接被CPU讀取和執(zhí)行。

上圖表示在指令寄存器中正在執(zhí)行的一段為00101110機(jī)器碼,左四位0010為指令集LOAD_A(匯編代碼,將數(shù)據(jù)放到寄存器A),右四位1110(RAM地址,就是要去取這個(gè)地址上的8bit 機(jī)器碼數(shù)據(jù)放到寄存器A)。注意到0010這4bit數(shù)據(jù)先被放入一個(gè)門(mén)電路中,輸出結(jié)果就是1bit(拉高電壓),去控制內(nèi)存讀取這一條wire。這個(gè)圖只突出顯示了開(kāi)啟內(nèi)存讀取一條wire的原理,沒(méi)有顯示在這一步指令中所有門(mén)電路原理圖。

3

為啥根據(jù)指令集設(shè)計(jì)CPU而不是先設(shè)計(jì)CPU再指令集

設(shè)計(jì)一款CPU的過(guò)程就好比建房子,我們建房子肯定先要以一定的建設(shè)標(biāo)準(zhǔn)和規(guī)范為前提,依據(jù)一定的工程標(biāo)準(zhǔn)不僅使建設(shè)過(guò)程有序進(jìn)行更重要的是最終能被驗(yàn)收和被大家所接受。這也類(lèi)似于我們軟件開(kāi)發(fā)流程,必須先有需求再有開(kāi)發(fā),否則開(kāi)發(fā)的軟件都沒(méi)有應(yīng)用的場(chǎng)景。因此憑空設(shè)計(jì)一款CPU,首先會(huì)不會(huì)被廠(chǎng)商用另說(shuō),很多相應(yīng)的配套也難以支持更何談讓軟件開(kāi)發(fā)人員進(jìn)行開(kāi)發(fā)和推廣了。所以指令集作為一種標(biāo)準(zhǔn)規(guī)范,用于規(guī)范芯片設(shè)計(jì)工程師及編譯器開(kāi)發(fā)工程師。

因?yàn)樾酒c集成開(kāi)發(fā)環(huán)境-IDE都遵循相同的指令集標(biāo)準(zhǔn),所以高級(jí)語(yǔ)言編寫(xiě)的程序經(jīng)指定編譯器編譯后能直接運(yùn)行在對(duì)應(yīng)的CPU上,反之則不能運(yùn)行。

所以,CPU在設(shè)計(jì)之前,就需要先設(shè)計(jì)一套指令集或者說(shuō)使用現(xiàn)成的指令集(如ARM、X86指令集)并在硬件電路上實(shí)現(xiàn)這些指令。CPU設(shè)計(jì)好后,還需要配套的編譯器,編譯器也需要參考這個(gè)指令集標(biāo)準(zhǔn),將我們編寫(xiě)的C程序、C++等程序編譯成CPU硬件電路支持的加減乘除、與或非等指令,我們的程序才能在CPU上運(yùn)行。

4

指令集與微架構(gòu)

微架構(gòu)是將指定指令集在處理器中如何執(zhí)行實(shí)現(xiàn)的方法,同現(xiàn)實(shí)生活中解決相同問(wèn)題有很多途徑的原理一樣:同一指令集可以有不同的微架構(gòu),因同一指令可以通過(guò)不同的電路單元或組合來(lái)實(shí)現(xiàn)。例如英特爾基于x86指令集的微架構(gòu)就很多代:

圖片

再比如ARM M系列處理器基于Armv6-M指令集所構(gòu)建的M0/M1等微架構(gòu):

圖片

我們?cè)佑|的STM32F4系列單片機(jī)就是基于Armv7-M指令集的ARM Cortex-M4內(nèi)核:

不同的微架構(gòu)有著不同的用途和性能,總體來(lái)說(shuō)一大堆的運(yùn)算單元、邏輯單元、寄存器等在各種總線(xiàn)和控制線(xiàn)的連接下組成了CPU的微架構(gòu)。因此處理器架構(gòu)是微架構(gòu)和指令集架構(gòu)的結(jié)合,指令集是處理器的語(yǔ)言,而微架構(gòu)是具體的實(shí)現(xiàn)。

5

指令集分類(lèi)

目前市面上存在兩種指令集類(lèi)型:

1、Reduced Instruction Set Computing (RISC) 精簡(jiǎn)指令集:比如ARM、MIPS和大火的RISC-V等。

2、Complex Instruction Set Computing (CISC) 復(fù)雜指令集:比如Intel、AMD的X86等。

其中x86架構(gòu)主要占據(jù)傳統(tǒng)PC市場(chǎng),善于處理大數(shù)據(jù);ARM占據(jù)移動(dòng)市場(chǎng),善于處理快數(shù)據(jù);而RISC-V則依靠自己精簡(jiǎn)的優(yōu)勢(shì)在數(shù)據(jù)傳輸領(lǐng)域占據(jù)優(yōu)勢(shì)。除此之外,其他指令集架構(gòu)也占據(jù)部分市場(chǎng)如MIPS、Power等。

圖片

無(wú)論是CISC還是RISC,除了努力鞏固自己的性能優(yōu)勢(shì),加強(qiáng)產(chǎn)品的性能外,還需要汲取雙方產(chǎn)品的特色,取長(zhǎng)補(bǔ)短,期望有所突破,例如英特爾逐漸開(kāi)始擁抱RISC-V。不過(guò)無(wú)論如何,未來(lái)的CPU肯定在朝著高性能、低功耗的方向發(fā)展。誰(shuí)能在低功耗下提供高性能,誰(shuí)就有希望獲得成功。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11074

    瀏覽量

    216931
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    10015

    瀏覽量

    141540
  • 指令集
    +關(guān)注

    關(guān)注

    0

    文章

    228

    瀏覽量

    23801
  • 微架構(gòu)
    +關(guān)注

    關(guān)注

    0

    文章

    22

    瀏覽量

    7190
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    現(xiàn)代處理器的主要指令集架構(gòu)

    ? ?現(xiàn)代處理器的主要指令集架構(gòu)(ISA)包括:x86指令集架構(gòu)、RISC指令集架構(gòu)。
    的頭像 發(fā)表于 12-11 09:55 ?5439次閱讀
    現(xiàn)代處理器的主要<b class='flag-5'>指令集</b><b class='flag-5'>架構(gòu)</b>

    RISC-V指令集概述

    RISC-V就是RISC的第五代指令集架構(gòu)。而RISC-V目標(biāo)就是“成為一種完全開(kāi)放的指令集架構(gòu),可被任何學(xué)術(shù)機(jī)構(gòu)或商業(yè)組織自由使用”。 RISC-V
    發(fā)表于 11-30 23:30

    ARM指令集架構(gòu)的特點(diǎn)是什么

    ARM指令集架構(gòu)的主要特點(diǎn)x86指令體系的缺點(diǎn)
    發(fā)表于 03-03 06:55

    解讀CPU的組成指令集架構(gòu)

    PowerPC架構(gòu)腦圖常見(jiàn)的四大CPU體系結(jié)構(gòu)ARM、X86/Atom、MIPS、PowerPC,這里我們來(lái)看下主流的X86架構(gòu)和ARM架構(gòu)。視頻解讀CPU的x86和ARM架構(gòu)
    發(fā)表于 07-30 06:20

    AVR架構(gòu)下的匯編語(yǔ)言常用指令集

    下面是AVR架構(gòu)下的匯編語(yǔ)言常用指令集,英語(yǔ)原版看起來(lái)會(huì)更容易理解,如下所示:上面是常用的指令,全部指令集的使用方法可以在之類(lèi)找到:
    發(fā)表于 11-23 09:10

    對(duì)ARM架構(gòu)的芯片講解其相關(guān)的指令集

    匯編和處理器架構(gòu)指令集什么關(guān)系呢?ARM架構(gòu)的芯片哪些相關(guān)的指令集呢?
    發(fā)表于 11-29 06:28

    RISC-V指令集架構(gòu)微控制器相關(guān)知識(shí)

    超級(jí)計(jì)算機(jī)等各種尺寸的處理器。在RISC-V指令集架構(gòu)之前,伯克利分校已經(jīng)了四代RISC指令集架構(gòu)的設(shè)計(jì)經(jīng)驗(yàn),第一代RISC
    發(fā)表于 12-16 06:24

    精簡(jiǎn)指令集架構(gòu)RISC與復(fù)雜指令集架構(gòu)CISC何區(qū)別

    精簡(jiǎn)指令集架構(gòu)RISC是什么?復(fù)雜指令集架構(gòu)CISC又是什么?精簡(jiǎn)指令集架構(gòu)RISC與復(fù)雜
    發(fā)表于 12-23 10:02

    指令集架構(gòu)與開(kāi)源架構(gòu)

    首先所有推崇RISC-V的文章都在說(shuō)RISC-V架構(gòu)簡(jiǎn)單,功耗面積低,這其實(shí)跟以前夸MIPS沒(méi)什么不同。在CPU設(shè)計(jì)里,指令集是其中最簡(jiǎn)單最基礎(chǔ)的一部分,可以說(shuō),采用RISC架構(gòu)指令集
    的頭像 發(fā)表于 07-16 10:05 ?7577次閱讀

    ARM架構(gòu)及ARM指令集 Thumb指令集你了解多少?

    ARM架構(gòu)及ARM指令集、Thumb指令集你了解多少?
    的頭像 發(fā)表于 02-26 16:09 ?7616次閱讀

    為什么CPU指令集架構(gòu)是江湖門(mén)派標(biāo)志?

    “江湖”,指令集架構(gòu)就是這個(gè)江湖中的門(mén)派標(biāo)志。什么是CPU指令集架構(gòu)?為什么
    的頭像 發(fā)表于 04-02 13:44 ?7213次閱讀
    為什么CPU<b class='flag-5'>指令集</b>和<b class='flag-5'>微</b><b class='flag-5'>架構(gòu)</b>是江湖門(mén)派標(biāo)志?

    RISC-V指令集是如何設(shè)計(jì)的

    ,二者類(lèi)型相同但內(nèi)容并不完全一致。現(xiàn)在我來(lái)說(shuō)說(shuō)RV32I中的數(shù)字運(yùn)算指令,你們可以和上次定義的指令集比比何不同?這些差別能帶來(lái)好處還是壞處?
    的頭像 發(fā)表于 08-08 14:47 ?3489次閱讀
    RISC-V<b class='flag-5'>指令集</b>是如何設(shè)計(jì)的

    一個(gè)基于精簡(jiǎn)指令集原則的開(kāi)源指令集架構(gòu)RISC-V

    我們可以基于x86/ARM/ RISC-V指令集,進(jìn)行處理器架構(gòu)設(shè)計(jì)和實(shí)現(xiàn)形成源代碼,并通過(guò)流片最終形成芯片產(chǎn)品。
    發(fā)表于 01-30 16:28 ?3558次閱讀

    復(fù)雜指令集和精簡(jiǎn)指令集什么區(qū)別

    的兩種主要指令集架構(gòu),它們?cè)诙鄠€(gè)方面存在顯著的差異。以下是對(duì)這兩種指令集架構(gòu)的詳細(xì)比較,涵蓋設(shè)計(jì)理念、指令復(fù)雜性、尋址方式、實(shí)現(xiàn)方式、性能特
    的頭像 發(fā)表于 08-22 11:00 ?5719次閱讀

    指令集架構(gòu)架構(gòu)的區(qū)別

    指令集架構(gòu)(Instruction Set Architecture,ISA)與架構(gòu)(Microarchitecture)是計(jì)算機(jī)體系結(jié)構(gòu)中的兩個(gè)重要概念,它們?cè)谔幚砥鞯脑O(shè)計(jì)和實(shí)現(xiàn)中
    的頭像 發(fā)表于 10-05 15:10 ?1176次閱讀