一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用虛擬實(shí)驗(yàn)設(shè)計加速半導(dǎo)體工藝發(fā)展

半導(dǎo)體芯科技SiSC ? 來源:半導(dǎo)體芯科技SiSC ? 作者:半導(dǎo)體芯科技SiS ? 2023-04-18 16:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:

Coventor(泛林集團(tuán)旗下公司)半導(dǎo)體工藝與整合(SPI)高級工程師王青鵬博士

摘要:虛擬DOE能夠降低硅晶圓測試成本,并成功降低DED鎢填充工藝中的空隙體積

實(shí)驗(yàn)設(shè)計(DOE)是半導(dǎo)體工程研發(fā)中一個強(qiáng)大的概念,它是研究實(shí)驗(yàn)變量敏感性及其對器件性能影響的利器。如果DOE經(jīng)過精心設(shè)計,工程師就可以使用有限的實(shí)驗(yàn)晶圓及試驗(yàn)成本實(shí)現(xiàn)半導(dǎo)體器件的目標(biāo)性能。然而,在半導(dǎo)體設(shè)計和制造領(lǐng)域,DOE(或?qū)嶒?yàn))空間通常并未得到充分探索。相反,人們經(jīng)常使用非常傳統(tǒng)的試錯方案來挖掘有限的實(shí)驗(yàn)空間。這是因?yàn)樵?a target="_blank">半導(dǎo)體制造工藝中存在著太多變量,如果要充分探索所有變量的可能情況,需要極大的晶圓數(shù)量和試驗(yàn)成本。在這種情況下,虛擬工藝模型和虛擬DOE可謂是探索巨大潛在解空間、加速工藝發(fā)展的同時減少硅實(shí)驗(yàn)成本的重要工具。本文將說明我們在高深寬比通孔鎢填充工藝中,利用虛擬DOE實(shí)現(xiàn)了對空隙的有效控制和消除。示例中,我們使用原位沉積-刻蝕-沉積 (DED) 法進(jìn)行鎢填充工藝。

基于硅的掃描電鏡圖像和每個填充步驟的基本行為,使用SEMulator3D?虛擬工藝建模,重建了通孔鎢填充工藝。

建模工藝包括:

1. 前置溝槽刻蝕(初刻蝕、初刻蝕過刻蝕、主刻蝕、過刻蝕)

2. DED工藝(第一次沉積、第一次深度相關(guān)刻蝕、第二次沉積工藝)

3. 空隙定位和空隙體積的虛擬測量

為了匹配實(shí)際的硅剖面,工藝模型中的每個步驟都經(jīng)過校準(zhǔn)。

使用SEMulator3D生成的模擬3D輸出結(jié)構(gòu)與硅的圖像進(jìn)行對比,它們具有相似的空隙位置和空隙體積(見圖1)。圖1顯示了SEMulator3D和實(shí)際硅晶圓中的相應(yīng)工藝步驟。使用新校準(zhǔn)的模型,完成了3次虛擬DOE和500多次模擬運(yùn)行,以了解不同工藝變量對空隙體積和彎曲關(guān)鍵尺寸的影響。

poYBAGQ-VKCAVBvQAAIwnwmAFt8167.jpg

圖1:DED工藝校準(zhǔn)

l第一次DOE

在第一次DOE中,我們使用DED工藝步驟進(jìn)行了沉積和刻蝕量的實(shí)驗(yàn)。在我們的測試條件下,空隙體積可以減小但永遠(yuǎn)不能化零,并且沉積層不應(yīng)超過頂部關(guān)鍵尺寸的45%(見圖 2)。

poYBAGQ-VKKAHozwAATv8NRovHw268.jpg

pYYBAGQ-VKOAWPxQAAKOTae2bO0057.jpg

圖2:DED等高線圖、杠桿圖、DOE1的輸出結(jié)構(gòu)

l第二次DOE

在第二次DOE中,我們給校準(zhǔn)模型(DEDED工藝流程的順序)加入了新的沉積/刻蝕工藝步驟。這些新的沉積和刻蝕步驟被設(shè)置了與第一次 DOE相同的沉積和刻蝕范圍(沉積1和刻蝕1)。沉積1(D1)/刻蝕1(E1)實(shí)驗(yàn)表明,在D1和E1值分別為47nm和52nm時可以獲得無空隙結(jié)構(gòu)(見圖 3)。需要注意,與第一次DOE相比,DEDED工藝流程中加入了新的沉積和刻蝕步驟。與之前使用的簡單DED工藝相比,這意味著工藝時間的增加和生產(chǎn)量的降低。

poYBAGQ-VKWAEKg3AAT0q2FS9rQ768.jpg

poYBAGQ-VKaAe5ZNAAKOs_mXqjo327.jpg

圖3:DEDED等高線圖、杠桿圖、DOE2的輸出結(jié)構(gòu)

l第三次DOE

在第三次DOE中,我們通過調(diào)整BT(初刻蝕)刻蝕行為參數(shù)進(jìn)行了一項(xiàng)前置通孔剖面的實(shí)驗(yàn)。在BT刻蝕實(shí)驗(yàn)中,使用SEMulator3D的可視性刻蝕功能進(jìn)行了工藝建模。我們在虛擬實(shí)驗(yàn)中修改的是等離子體入射角度分布(BTA)和過刻蝕因子(Fact)這兩個輸入?yún)?shù)。完成虛擬通孔刻蝕后,使用虛擬測量來估測每次模擬運(yùn)行的最大彎曲關(guān)鍵尺寸和位置。這個方法使用BTA(初刻蝕等離子體入射角度分布)和Fact(過刻蝕量)實(shí)驗(yàn)實(shí)驗(yàn)生成了虛擬結(jié)構(gòu),同時測量和繪制了彎曲關(guān)鍵尺寸和位置。第三次DOE的結(jié)果表明,當(dāng)彎曲關(guān)鍵尺寸足夠小時,可以獲得無空隙的結(jié)構(gòu);當(dāng)彎曲關(guān)鍵尺寸大于150nm時,空隙體積將急劇增加(見圖4)。因此,可以利用最佳的第三次DOE結(jié)果來選擇我們的制造參數(shù)并進(jìn)行硅驗(yàn)證。

poYBAGQ-VKeAbCQ4AADl7Ozt-mI335.jpg

pYYBAGQ-VKiADzz9AAErxx2m2cc375.jpg

poYBAGQ-VKqADcIeAAIua10KEqM841.jpg

pYYBAGQ-VKuAfsvYAAMSHI4UmgM027.jpg

pYYBAGQ-VKuACxvsAAFtLfhS-wA322.jpg

pYYBAGQ-VKyAPQkcAADT2CEBL38413.jpg

圖4:前置通孔剖面實(shí)驗(yàn)等高線圖、杠桿圖、DOE3的輸出結(jié)構(gòu)

通過將前置通孔彎曲規(guī)格設(shè)置在150nm以下(圖5中的145nm),我們在最終的硅工藝中獲得了無空隙結(jié)構(gòu)。此次,硅結(jié)果與模型預(yù)測相符,空隙問題得到解決。

poYBAGQ-VK2Ab8rUAAJAVfUQ4Ig196.jpg

圖5:當(dāng)彎曲關(guān)鍵尺寸小于150nm時,SEMulator3D預(yù)測的結(jié)果與實(shí)際的硅結(jié)果

此次演示中,我們進(jìn)行了SEMulator3D建模和虛擬DOE來優(yōu)化DED鎢填充,并生成無空隙結(jié)構(gòu),3次DOE都得到了空隙減小或無空隙的結(jié)構(gòu)。我們用DOE3的結(jié)果進(jìn)行了硅驗(yàn)證,并證明我們解決了空隙問題。硅結(jié)果與模型預(yù)測相匹配,且所用時間比試錯驗(yàn)證可能會花費(fèi)的短很多。該實(shí)驗(yàn)表明,虛擬DOE在加速工藝發(fā)展并降低硅晶圓測試成本的同時,也能成功降低DED鎢填充工藝中的空隙體積。

審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    335

    文章

    28889

    瀏覽量

    237581
  • 虛擬實(shí)驗(yàn)
    +關(guān)注

    關(guān)注

    0

    文章

    14

    瀏覽量

    7974
  • DOE
    DOE
    +關(guān)注

    關(guān)注

    0

    文章

    39

    瀏覽量

    13270
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    從原理到應(yīng)用,一文讀懂半導(dǎo)體溫控技術(shù)的奧秘

    制造、科研實(shí)驗(yàn),到通信設(shè)備運(yùn)行,半導(dǎo)體溫控技術(shù)的應(yīng)用為相關(guān)領(lǐng)域的發(fā)展提供了溫控保障。隨著技術(shù)的持續(xù)創(chuàng)新迭代,半導(dǎo)體溫控技術(shù)有望在更多領(lǐng)域拓展應(yīng)用邊界。
    發(fā)表于 06-25 14:44

    蘇州芯矽科技:半導(dǎo)體清洗機(jī)的堅(jiān)實(shí)力量

    半導(dǎo)體產(chǎn)業(yè)的宏大版圖中,蘇州芯矽電子科技有限公司宛如一座默默耕耘的燈塔,雖低調(diào)卻有著不可忽視的光芒,尤其在半導(dǎo)體清洗機(jī)領(lǐng)域,以其穩(wěn)健的步伐和扎實(shí)的技術(shù),為行業(yè)發(fā)展貢獻(xiàn)著關(guān)鍵力量。 芯矽科技扎根于
    發(fā)表于 06-05 15:31

    半導(dǎo)體制冷機(jī)chiller在半導(dǎo)體工藝制程中的高精度溫控應(yīng)用解析

    半導(dǎo)體制造領(lǐng)域,工藝制程對溫度控制的精度和響應(yīng)速度要求嚴(yán)苛。半導(dǎo)體制冷機(jī)chiller實(shí)現(xiàn)快速升降溫及±0.5℃精度控制。一、半導(dǎo)體制冷機(jī)chiller技術(shù)原理與核心優(yōu)勢
    的頭像 發(fā)表于 05-22 15:31 ?352次閱讀
    <b class='flag-5'>半導(dǎo)體</b>制冷機(jī)chiller在<b class='flag-5'>半導(dǎo)體</b><b class='flag-5'>工藝</b>制程中的高精度溫控應(yīng)用解析

    揭秘半導(dǎo)體電鍍工藝

    一、什么是電鍍:揭秘電鍍機(jī)理 電鍍(Electroplating,又稱電沉積 Electrodeposition)是半導(dǎo)體制造中的核心工藝之一。該技術(shù)基于電化學(xué)原理,通過電解過程將電鍍液中的金屬離子
    的頭像 發(fā)表于 05-13 13:29 ?548次閱讀
    揭秘<b class='flag-5'>半導(dǎo)體</b>電鍍<b class='flag-5'>工藝</b>

    提供半導(dǎo)體工藝可靠性測試-WLR晶圓可靠性測試

    隨著半導(dǎo)體工藝復(fù)雜度提升,可靠性要求與測試成本及時間之間的矛盾日益凸顯。晶圓級可靠性(Wafer Level Reliability, WLR)技術(shù)通過直接在未封裝晶圓上施加加速應(yīng)力,實(shí)現(xiàn)快速
    發(fā)表于 05-07 20:34

    最全最詳盡的半導(dǎo)體制造技術(shù)資料,涵蓋晶圓工藝到后端封測

    資料介紹 此文檔是最詳盡最完整介紹半導(dǎo)體前端工藝和后端制程的書籍,作者是美國人Michael Quirk??赐晗嘈拍銓φ麄€芯片制造流程會非常清晰地了解。從硅片制造,到晶圓廠芯片工藝的四大基本類
    發(fā)表于 04-15 13:52

    半導(dǎo)體貼裝工藝大揭秘:精度與效率的雙重飛躍

    隨著半導(dǎo)體技術(shù)的飛速發(fā)展,芯片集成度不斷提高,功能日益復(fù)雜,這對半導(dǎo)體貼裝工藝和設(shè)備提出了更高的要求。半導(dǎo)體貼裝
    的頭像 發(fā)表于 03-13 13:45 ?817次閱讀
    <b class='flag-5'>半導(dǎo)體</b>貼裝<b class='flag-5'>工藝</b>大揭秘:精度與效率的雙重飛躍

    芯和半導(dǎo)體將參加重慶半導(dǎo)體制造與先進(jìn)封測產(chǎn)業(yè)發(fā)展論壇

    芯和半導(dǎo)體科技(上海)股份有限公司(以下簡稱“芯和半導(dǎo)體”)將于3月13日參加在重慶舉辦的重慶半導(dǎo)體制造與先進(jìn)封測產(chǎn)業(yè)發(fā)展論壇。作為國內(nèi)Chiplet先進(jìn)封裝EDA的代表,芯和
    的頭像 發(fā)表于 03-05 15:01 ?678次閱讀

    半導(dǎo)體芯片加工工藝介紹

    光刻是廣泛應(yīng)用的芯片加工技術(shù)之一,下圖是常見的半導(dǎo)體加工工藝流程。
    的頭像 發(fā)表于 03-04 17:07 ?935次閱讀
    <b class='flag-5'>半導(dǎo)體</b>芯片加工<b class='flag-5'>工藝</b>介紹

    走進(jìn)半導(dǎo)體塑封世界:探索工藝奧秘

    半導(dǎo)體塑封工藝半導(dǎo)體產(chǎn)業(yè)中不可或缺的一環(huán),它通過將芯片、焊線、框架等封裝在塑料外殼中,實(shí)現(xiàn)對半導(dǎo)體器件的保護(hù)、固定、連接和散熱等功能。隨著半導(dǎo)體
    的頭像 發(fā)表于 02-20 10:54 ?1299次閱讀
    走進(jìn)<b class='flag-5'>半導(dǎo)體</b>塑封世界:探索<b class='flag-5'>工藝</b>奧秘

    半導(dǎo)體封裝革新之路:互連工藝的升級與變革

    半導(dǎo)體產(chǎn)業(yè)中,封裝是連接芯片與外界電路的關(guān)鍵環(huán)節(jié),而互連工藝則是封裝中的核心技術(shù)之一。它負(fù)責(zé)將芯片的輸入輸出端口(I/O端口)與封裝基板或外部電路連接起來,實(shí)現(xiàn)電信號的傳輸與交互。本文將詳細(xì)介紹半導(dǎo)體封裝中的互連
    的頭像 發(fā)表于 02-10 11:35 ?725次閱讀
    <b class='flag-5'>半導(dǎo)體</b>封裝革新之路:互連<b class='flag-5'>工藝</b>的升級與變革

    半導(dǎo)體固晶工藝深度解析

    ,固晶工藝及其配套設(shè)備構(gòu)成了不可或缺的一環(huán),對最終產(chǎn)品的性能表現(xiàn)、穩(wěn)定性以及使用壽命均產(chǎn)生著直接且關(guān)鍵的影響。本文旨在深入剖析半導(dǎo)體固晶工藝及其相關(guān)設(shè)備的研究現(xiàn)狀、未來的發(fā)展趨勢,以及
    的頭像 發(fā)表于 01-15 16:23 ?1386次閱讀

    倒裝封裝(Flip Chip)工藝半導(dǎo)體封裝的璀璨明星!

    半導(dǎo)體技術(shù)的快速發(fā)展中,封裝技術(shù)作為連接芯片與外部世界的橋梁,其重要性不言而喻。其中,倒裝封裝(Flip Chip)工藝以其獨(dú)特的優(yōu)勢和廣泛的應(yīng)用前景,成為當(dāng)前半導(dǎo)體封裝領(lǐng)域的一顆璀
    的頭像 發(fā)表于 01-03 12:56 ?3050次閱讀
    倒裝封裝(Flip Chip)<b class='flag-5'>工藝</b>:<b class='flag-5'>半導(dǎo)體</b>封裝的璀璨明星!

    半導(dǎo)體行業(yè)工藝知識

    寫在前面 本文將聚焦于半導(dǎo)體工藝這一關(guān)鍵領(lǐng)域。半導(dǎo)體工藝半導(dǎo)體行業(yè)中的核心技術(shù),它涵蓋了從原材料處理到最終產(chǎn)品制造的整個流程。
    的頭像 發(fā)表于 12-07 09:17 ?1299次閱讀
    <b class='flag-5'>半導(dǎo)體</b>行業(yè)<b class='flag-5'>工藝</b>知識

    長江存儲正加速轉(zhuǎn)向國產(chǎn)半導(dǎo)體設(shè)備

    面對國際環(huán)境的變化,中國半導(dǎo)體產(chǎn)業(yè)展現(xiàn)出強(qiáng)大的韌性與決心。自2022年美國實(shí)施對華先進(jìn)半導(dǎo)體設(shè)備出口限制,并將3D NAND Flash領(lǐng)軍企業(yè)長江存儲納入實(shí)體清單以來,長江存儲非但沒有止步不前,反而加速推進(jìn)國產(chǎn)
    的頭像 發(fā)表于 09-24 14:40 ?1261次閱讀