1 集成運(yùn)放和通用集成邏輯電路放置方法
在原理圖中,對(duì)于多個(gè)單元運(yùn)放IC和邏輯電路IC一般要按照電路功能將每個(gè)單元分開(kāi)放置,便于對(duì)電路的理解和視圖,也符合電路功能單元集中布局的規(guī)則。如圖所示:
2 去耦電容的放置
在原理圖中,如果多個(gè)IC單元的去耦電容不應(yīng)集中放置,這樣不利于PCB布局和讀圖人正確理解去耦電容的附屬關(guān)系。如下圖不符合的畫(huà)法:
為了清晰表達(dá)去耦電容對(duì)待定IC單元的重要性,去耦電容應(yīng)該盡量靠近歸屬器件。以保證在PCB設(shè)計(jì)的時(shí)候,不管去耦電容和IC單元的個(gè)數(shù)是否一一對(duì)應(yīng)去耦電容都能放置到對(duì)應(yīng)的IC上。如圖所示:
如果大規(guī)模集成電路芯片往往電源和地的管腳數(shù)量眾多,要求的去耦電容數(shù)量也比較多,這時(shí)可以集中放置,并增加注釋說(shuō)明。
3 總線的使用
對(duì)于數(shù)字電路中的總線應(yīng)用總線方式連接電路關(guān)系,能用線連接的就盡量用線連接,而不要依靠網(wǎng)絡(luò)標(biāo)號(hào);當(dāng)連線跨度太大時(shí),應(yīng)用網(wǎng)絡(luò)標(biāo)號(hào)來(lái)連接。這樣所繪制的原理圖信號(hào)流向清晰明了,便于視圖。
4 未用管腳的處理
對(duì)于IC,在原理圖中未用或者懸空的管腳,應(yīng)用未連接符號(hào)加以標(biāo)注。邏輯單元中,未使用但在實(shí)際中位確保電路性能的穩(wěn)定性和抗干擾性而管腳接地或電源的標(biāo)準(zhǔn)邏輯單元需在原理圖中體現(xiàn)出來(lái)。
-
邏輯電路
+關(guān)注
關(guān)注
13文章
502瀏覽量
43084 -
IC設(shè)計(jì)
+關(guān)注
關(guān)注
38文章
1343瀏覽量
105053 -
PCB布線
+關(guān)注
關(guān)注
21文章
466瀏覽量
42431 -
去耦電容
+關(guān)注
關(guān)注
11文章
318瀏覽量
22742
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
133條原理圖設(shè)計(jì)規(guī)范checklist
硬件原理圖設(shè)計(jì)規(guī)范
中興硬件設(shè)計(jì)規(guī)范 CDMA設(shè)計(jì)開(kāi)發(fā)部電路設(shè)計(jì)規(guī)范
【設(shè)計(jì)規(guī)范】orcad原理圖
KONKA電路原理圖設(shè)計(jì)規(guī)范

如何設(shè)計(jì)電路原理圖詳細(xì)設(shè)計(jì)規(guī)范說(shuō)明

評(píng)論