一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence定制設(shè)計(jì)遷移流程加快臺積電N3E和N2工藝技術(shù)的采用速度

Cadence楷登 ? 來源:Cadence楷登 ? 2023-05-06 15:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

內(nèi)容提要:

Cadence Virtuoso Design Platform 助力 IC 設(shè)計(jì)自動(dòng)遷移到臺積電的最新工藝技術(shù)

新的生成式設(shè)計(jì)技術(shù)可將設(shè)計(jì)遷移時(shí)間縮短 2.5 倍

相應(yīng)的 PDK 支持節(jié)點(diǎn)到節(jié)點(diǎn)設(shè)計(jì)和版圖的輕松遷移

楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布推出基于 Cadence Virtuoso Design Platform 的節(jié)點(diǎn)到節(jié)點(diǎn)設(shè)計(jì)遷移流程,能兼容所有的臺積電先進(jìn)節(jié)點(diǎn),包括最新的 N3E 和 N2 工藝技術(shù)。這一新的生成式設(shè)計(jì)遷移流程由 Cadence 和臺積電共同開發(fā),旨在實(shí)現(xiàn)定制和模擬 IC 設(shè)計(jì)在臺積電工藝技術(shù)之間的自動(dòng)遷移。與人工遷移相比,已使用該流程的客戶成功地將遷移時(shí)間縮短了 2.5 倍。

Virtuoso Design Platform 可自動(dòng)將原理圖單元、參數(shù)、引腳和連線從一個(gè)臺積電工藝節(jié)點(diǎn)遷移到另一個(gè)工藝節(jié)點(diǎn)。之后,Virtuoso ADE Product Suite仿真和電路優(yōu)化環(huán)境對新原理圖進(jìn)行調(diào)整和優(yōu)化,確保設(shè)計(jì)達(dá)到所有要求的規(guī)格和測量結(jié)果。

得益于采用模板的 Virtuoso Layout Suite 生成式設(shè)計(jì)技術(shù)、Virtuoso Design Platform 的臺積電模擬映射和布線技術(shù),Cadence 和臺積電的客戶可以自動(dòng)識別和提取現(xiàn)有版圖中的器件組,并將其應(yīng)用于新版圖中的相似組。

“隨著應(yīng)用需求的增長,許多客戶希望將傳統(tǒng)的集成電路設(shè)計(jì)遷移到我們更先進(jìn)的節(jié)點(diǎn),例如 N3E 和 N2,以充分利用臺積電最新技術(shù)的更高性能和更低功耗,”臺積電設(shè)計(jì)基礎(chǔ)設(shè)施管理部負(fù)責(zé)人 Dan Kochpatcharin表示,“我們與 Cadence 持續(xù)合作,對 PDK 和方法進(jìn)行改進(jìn),簡化和加快了設(shè)計(jì)遷移過程,最終縮短上市時(shí)間?!?/p>

“通過與臺積電的最新合作,雙方的共同客戶可以受益于我們的先進(jìn)技術(shù),使定制/模擬設(shè)計(jì)遷移變得更簡單、更省時(shí),”Cadence 公司高級副總裁兼定制 IC、IC 封裝、PCB 和系統(tǒng)分析事業(yè)部總經(jīng)理 Tom Beckley說道,“Virtuoso Design Platform 的節(jié)點(diǎn)到節(jié)點(diǎn)生成式設(shè)計(jì)遷移技術(shù)可以將復(fù)雜的集成電路設(shè)計(jì)在節(jié)點(diǎn)之間的遷移用時(shí)縮短數(shù)周,這在競爭激烈的芯片設(shè)計(jì)市場中至關(guān)重要。”

Cadence Virtuoso Design Platform 支持 Cadence 智能系統(tǒng)設(shè)計(jì)(Intelligent System Design)戰(zhàn)略,助力實(shí)現(xiàn)系統(tǒng)級芯片(SoC)的卓越設(shè)計(jì)。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 臺積電
    +關(guān)注

    關(guān)注

    44

    文章

    5751

    瀏覽量

    169685
  • IC設(shè)計(jì)
    +關(guān)注

    關(guān)注

    38

    文章

    1357

    瀏覽量

    105697
  • Cadence
    +關(guān)注

    關(guān)注

    67

    文章

    973

    瀏覽量

    144303

原文標(biāo)題:Cadence 定制設(shè)計(jì)遷移流程加快臺積電 N3E 和 N2 工藝技術(shù)的采用速度

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    力旺NeoFuse于N3P制程完成可靠度驗(yàn)證

    力旺電子宣布,其一次性可編程內(nèi)存(One-Time Programmable, OTP)NeoFuse已于N3P制程完成可靠度驗(yàn)證。N3
    的頭像 發(fā)表于 07-01 11:38 ?311次閱讀

    新思科技攜手是德科技推出AI驅(qū)動(dòng)的射頻設(shè)計(jì)遷移流程

    新思科技與是德科技宣布聯(lián)合推出人工智能(AI)驅(qū)動(dòng)的射頻設(shè)計(jì)遷移流程,旨在加速從公司N6RF+向N
    的頭像 發(fā)表于 06-27 17:36 ?697次閱讀

    Cadence攜手公司,推出經(jīng)過其A16和N2P工藝技術(shù)認(rèn)證的設(shè)計(jì)解決方案,推動(dòng) AI 和 3D-IC芯片設(shè)計(jì)發(fā)展

    :CDNS)近日宣布進(jìn)一步深化與公司的長期合作,利用經(jīng)過認(rèn)證的設(shè)計(jì)流程、經(jīng)過硅驗(yàn)證的 IP 和持續(xù)的技術(shù)協(xié)作,加速 3D-IC 和先進(jìn)節(jié)
    的頭像 發(fā)表于 05-23 16:40 ?898次閱讀

    西門子與合作推動(dòng)半導(dǎo)體設(shè)計(jì)與集成創(chuàng)新 包括N3P N3C A14技術(shù)

    西門子和在現(xiàn)有 N3P 設(shè)計(jì)解決方案的基礎(chǔ)上,進(jìn)一步推進(jìn)針對臺
    發(fā)表于 05-07 11:37 ?267次閱讀

    AMD實(shí)現(xiàn)首個(gè)基于N2制程的硅片里程碑

    基于先進(jìn)2nm(N2)制程技術(shù)的高性能計(jì)算產(chǎn)品。這彰顯了AMD與
    的頭像 發(fā)表于 05-06 14:46 ?228次閱讀
    AMD實(shí)現(xiàn)首個(gè)基于<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b><b class='flag-5'>N2</b>制程的硅片里程碑

    英特爾18A與N2工藝各有千秋

    TechInsights分析,N2工藝在晶體管密度方面表現(xiàn)突出,其高密度(HD)標(biāo)準(zhǔn)單元的晶體管密度高達(dá)313MTr/mm2,遠(yuǎn)超英特
    的頭像 發(fā)表于 02-17 13:52 ?497次閱讀

    蘋果M5芯片量產(chǎn),采用N3P制程工藝

    工藝——N3P。與前代工藝相比,N3P在性能上實(shí)現(xiàn)了約5%的提升,同時(shí)在功耗方面降低了5%至10%。這一顯著的進(jìn)步意味著,搭載M5芯片的設(shè)備將能夠提供更強(qiáng)大的處理能力,同時(shí)擁有更出色的
    的頭像 發(fā)表于 02-06 14:17 ?733次閱讀

    設(shè)立2nm試產(chǎn)線

    設(shè)立2nm試產(chǎn)線 已開始在新竹寶山晶圓廠
    的頭像 發(fā)表于 01-02 15:50 ?869次閱讀

    2nm工藝將量產(chǎn),蘋果iPhone成首批受益者

    。然而,最新的供應(yīng)鏈消息卻透露了一個(gè)不同的方向。據(jù)悉,A19系列芯片將采用的第三代3nm工藝
    的頭像 發(fā)表于 12-26 11:22 ?710次閱讀

    2納米制程技術(shù)細(xì)節(jié)公布:性能功耗雙提升

    在近日于舊金山舉行的IEEE國際電子器件會(huì)議(IEDM)上,全球領(lǐng)先的晶圓代工企業(yè)揭曉了其備受期待的2納米(N2)制程
    的頭像 發(fā)表于 12-19 10:28 ?763次閱讀

    2nm制成細(xì)節(jié)公布:性能提升15%,功耗降低35%

    12月17日消息,在于舊金山舉行的 IEEE 國際電子器件會(huì)議 (IEDM) 上,全球晶圓代工巨頭公布了其備受矚目的2納米(N2)制程
    的頭像 發(fā)表于 12-18 16:15 ?644次閱讀

    2納米制程技術(shù)細(xì)節(jié)公布

    近日,在舊金山舉辦的IEEE國際電子器件會(huì)議(IEDM)上,全球領(lǐng)先的晶圓代工企業(yè)揭示了其備受期待的2納米(N2)制程
    的頭像 發(fā)表于 12-18 10:35 ?790次閱讀

    分享 2nm 工藝深入細(xì)節(jié):功耗降低 35% 或性能提升15%!

    下),同時(shí)其晶體管密度是上一代3nm制程的1.15倍。這些顯著優(yōu)勢主要得益于的全柵極(Gate-All-Around, GAA)納米片晶體管、
    的頭像 發(fā)表于 12-16 09:57 ?811次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>分享 <b class='flag-5'>2</b>nm <b class='flag-5'>工藝</b>深入細(xì)節(jié):功耗降低 35% 或性能提升15%!

    N2安變頻器的應(yīng)用及參數(shù)設(shè)置

    詳細(xì)介紹N2安變頻器的應(yīng)用及參數(shù)設(shè)置
    發(fā)表于 11-16 13:44 ?0次下載

    谷歌Tensor G系列芯片代工轉(zhuǎn)向

    近日,谷歌Tensor G4將成為該公司最后一款由三星代工的手機(jī)芯片。從明年的Tensor G5開始,谷歌將選擇作為其新的代工伙伴,并采用
    的頭像 發(fā)表于 10-24 09:58 ?857次閱讀