一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Multi-Die系統(tǒng)設(shè)計(jì)里程碑:UCIe PHY IP在臺(tái)積公司N3E工藝上成功流片

新思科技 ? 來源:未知 ? 2023-05-25 06:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

新思科技一直與臺(tái)積公司保持合作,利用臺(tái)積公司先進(jìn)的FinFET工藝提供高質(zhì)量的IP。近日,新思科技宣布在臺(tái)積公司的N3E工藝上成功完成了Universal Chiplet Interconnect Express (UCIe) PHY IP流片。UCIe IP是Multi-Die系統(tǒng)的一個(gè)關(guān)鍵組成部分,它使開發(fā)者能夠在封裝中實(shí)現(xiàn)安全和魯棒的Die-to-Die連接,并提供高帶寬、低功耗和低延遲。臺(tái)積公司設(shè)計(jì)基礎(chǔ)架構(gòu)管理事業(yè)部負(fù)責(zé)人Dan Kochpatcharin表示:“臺(tái)積公司一直與新思科技保持密切合作,共同推動(dòng)半導(dǎo)體技術(shù)發(fā)展,為面向各種應(yīng)用開發(fā)復(fù)雜的新型電子產(chǎn)品鋪平道路。新思科技UCIe PHY IP在我們最先進(jìn)的N3E工藝上成功流片是我們雙方長(zhǎng)期合作的最新里程碑,有助于設(shè)計(jì)團(tuán)隊(duì)實(shí)現(xiàn)Multi-Die系統(tǒng)的關(guān)鍵優(yōu)勢(shì)。由于該UCIe PHY IP采用臺(tái)積公司的N3E工藝,這也就意味著開發(fā)者可以在3DIC設(shè)計(jì)中采用臺(tái)積公司的3DFabric全系列3D芯片堆疊和先進(jìn)封裝技術(shù)?!?/span>UCIe聯(lián)盟(負(fù)責(zé)制定和推進(jìn)UCIe標(biāo)準(zhǔn))主席Debendra Das Sharma博士表示:“Multi-Die系統(tǒng)現(xiàn)已成為半導(dǎo)體行業(yè)的主流,而UCIe技術(shù)則對(duì)該系統(tǒng)設(shè)計(jì)的成功與否起著至關(guān)重要的作用。我們很高興看到聯(lián)盟成員開發(fā)出這樣的解決方案,幫助推動(dòng)該標(biāo)準(zhǔn)的普及和創(chuàng)建強(qiáng)大的Die-to-Die連接解決方案?!?/span>

如今,由于系統(tǒng)和擴(kuò)展復(fù)雜性不斷增加,高性能計(jì)算(HPC)、人工智能和汽車等應(yīng)用的變革前景充滿了挑戰(zhàn),而Multi-Die系統(tǒng)(集成多個(gè)異構(gòu)裸片或小芯片)可以幫助應(yīng)對(duì)。通過在單個(gè)封裝中集成多個(gè)裸片,開發(fā)者可以高效地創(chuàng)造功能更加先進(jìn)的創(chuàng)新產(chǎn)品,重復(fù)使用經(jīng)驗(yàn)證的裸片以降低風(fēng)險(xiǎn),縮短產(chǎn)品上市時(shí)間,并快速打造系統(tǒng)功耗和性能都經(jīng)過優(yōu)化的新產(chǎn)品型號(hào)。隨著先進(jìn)封裝技術(shù)的出現(xiàn),再加上基于標(biāo)準(zhǔn)的IP以及針對(duì)此類架構(gòu)優(yōu)化的芯片設(shè)計(jì)和驗(yàn)證工具流程等等,Multi-Die系統(tǒng)的開發(fā)變得更加簡(jiǎn)單。

隨著市場(chǎng)對(duì)該架構(gòu)的需求日益增長(zhǎng),加上支持該架構(gòu)的生態(tài)系統(tǒng)不斷發(fā)展和成熟,2023年是Multi-Die系統(tǒng)發(fā)展中極為重要的一年。通過與生態(tài)系統(tǒng)的密切合作,新思科技提供了一個(gè)包含IP和EDA工具的綜合解決方案,幫助簡(jiǎn)化這些系統(tǒng)的開發(fā)工作。

UCIe:互操作性的基石

UCIe與其他新興Die-to-Die規(guī)范不同的是,它為Die-to-Die互連定義了一個(gè)完整的堆棧。這確保了兼容設(shè)備之間的互操作性。該標(biāo)準(zhǔn)提供了非常引人注目的性能指標(biāo),并支持各種先進(jìn)封裝(硅中介層、硅橋和RDL扇出)和標(biāo)準(zhǔn)封裝(有機(jī)基板和層壓板)。在UCIe涵蓋的三個(gè)堆棧層中,PHY層為封裝介質(zhì)提供電氣接口。

單片片上系統(tǒng)(SoC)的設(shè)計(jì)過程通常是按照從IP到芯片再到封裝的順序進(jìn)行的。但在設(shè)計(jì)Multi-Die系統(tǒng)時(shí),開發(fā)者需要采用整體性方法,以便考慮所有相互依賴關(guān)系。換言之,裸片接口設(shè)計(jì)與要采用的封裝之間緊密相關(guān)。新思科技的UCIe PHY IP采用了一種靈活的架構(gòu),能夠同時(shí)支持先進(jìn)和標(biāo)準(zhǔn)的封裝技術(shù),帶寬效率最高可達(dá)5Tbps/mm。該IP是完整UCIe解決方案的一部分,包括控制器IP和驗(yàn)證IP。UCIe控制器IP支持PCI Express和CXL等通用協(xié)議,并通過流媒體協(xié)議實(shí)現(xiàn)安全、低延遲的NoC到NoC鏈接。UCIe驗(yàn)證解決方案、驗(yàn)證IP及用于仿真和硬件輔助平臺(tái)的事務(wù)處理器,包括ZeBu硬件加速系統(tǒng)和HAPS原型解決方案,可以幫助基于UCIe的互連系統(tǒng)更快地實(shí)現(xiàn)驗(yàn)證收斂。

UCIe PHY IP是與新思科技3DIC Compiler平臺(tái)協(xié)同開發(fā)的,旨在提供專門的實(shí)現(xiàn)方案來使2.5D異構(gòu)集成的UCIe布線實(shí)現(xiàn)自動(dòng)化,從而提高生產(chǎn)力。

新思科技是UCIe聯(lián)盟的成員,與其他行業(yè)領(lǐng)導(dǎo)者一起為該規(guī)范的制定做出了貢獻(xiàn)。新思科技在Multi-Die系統(tǒng)架構(gòu)方面擁有深厚的專業(yè)知識(shí),其綜合Multi-Die系統(tǒng)解決方案就是一個(gè)很好的例證。該解決方案旨在幫助開發(fā)者更快地集成異構(gòu)芯片。新思科技將繼續(xù)與臺(tái)積公司合作,使UCIe IP適配更多的工藝節(jié)點(diǎn)和封裝技術(shù),同時(shí)也會(huì)與其他主要代工廠開展類似的合作。新思科技的IP產(chǎn)品組合提供完整的Die-to-Die IP解決方案,包括112G XSR控制器和PHY IP以及高級(jí)接口總線(AIB)PHY IP。

驅(qū)動(dòng)Multi-Die系統(tǒng)設(shè)計(jì)

取得成功

隨著各種計(jì)算密集型應(yīng)用的出現(xiàn),市場(chǎng)對(duì)芯片的需求不斷增長(zhǎng),然而單片SoC制造已經(jīng)接近了極限尺寸。Multi-Die系統(tǒng)為此提供了一種解決方案,它不僅能以經(jīng)濟(jì)高效的方式快速擴(kuò)展系統(tǒng)功能,而且還能降低風(fēng)險(xiǎn)和系統(tǒng)功耗,并縮短產(chǎn)品上市時(shí)間。我們已經(jīng)在市場(chǎng)上發(fā)現(xiàn)了數(shù)十種Multi-Die系統(tǒng)設(shè)計(jì),很明顯,這種架構(gòu)正迅速成為芯片設(shè)計(jì)的首選架構(gòu),特別是對(duì)從事HPC、超大規(guī)模數(shù)據(jù)中心、高等級(jí)自動(dòng)駕駛汽車和移動(dòng)設(shè)備的設(shè)計(jì)團(tuán)隊(duì)而言。

為了推動(dòng)Multi-Die系統(tǒng)的發(fā)展,市場(chǎng)上出現(xiàn)了許多先進(jìn)的技術(shù),UCIe就是其中之一。通過確保互操作性,UCIe隨時(shí)準(zhǔn)備為真正開放的Multi-Die生態(tài)系統(tǒng)鋪平道路。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 新思科技
    +關(guān)注

    關(guān)注

    5

    文章

    865

    瀏覽量

    51480

原文標(biāo)題:Multi-Die系統(tǒng)設(shè)計(jì)里程碑:UCIe PHY IP在臺(tái)積公司N3E工藝上成功流片

文章出處:【微信號(hào):Synopsys_CN,微信公眾號(hào):新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    AMD實(shí)現(xiàn)首個(gè)基于臺(tái)N2制程的硅片里程碑

    代號(hào)為“Venice”的新一代AMD EPYC CPU是首款基于臺(tái)電新一代N2制程的高性能計(jì)算產(chǎn)品。 ? AMD表示,其代號(hào)為“Venice”的新一代AMD EPYC?處理器是業(yè)界首款完成
    的頭像 發(fā)表于 05-06 14:46 ?223次閱讀
    AMD實(shí)現(xiàn)首個(gè)基于臺(tái)<b class='flag-5'>積</b>電<b class='flag-5'>N</b>2制程的硅片<b class='flag-5'>里程碑</b>

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實(shí)現(xiàn)成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標(biāo)準(zhǔn)封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實(shí)現(xiàn)首次
    的頭像 發(fā)表于 04-16 10:17 ?284次閱讀
    Cadence <b class='flag-5'>UCIe</b> <b class='flag-5'>IP</b>在Samsung Foundry的5nm汽車<b class='flag-5'>工藝</b>上實(shí)現(xiàn)<b class='flag-5'>流</b><b class='flag-5'>片</b><b class='flag-5'>成功</b>

    利用新思科技Multi-Die解決方案加快創(chuàng)新速度

    Multi-Die設(shè)計(jì)是一種在單個(gè)封裝中集成多個(gè)異構(gòu)或同構(gòu)裸的方法,雖然這種方法日益流行,有助于解決與芯片制造和良率相關(guān)的問題,但也帶來了一系列亟待攻克的復(fù)雜性和變數(shù)。尤其是,開發(fā)者必須努力確保
    的頭像 發(fā)表于 02-25 14:52 ?718次閱讀
    利用新思科技<b class='flag-5'>Multi-Die</b>解決方案加快創(chuàng)新速度

    新思科技與英特爾攜手完成UCIe互操作性測(cè)試

    IP(知識(shí)產(chǎn)權(quán))的40G UCIe解決方案。這一成果標(biāo)志著新思科技在Multi-Die(多芯片組件)解決方案領(lǐng)域取得了重大進(jìn)展,進(jìn)一步鞏固了其在技術(shù)創(chuàng)新先驅(qū)中的領(lǐng)先地位。 一直以來,新思科技都專注于為
    的頭像 發(fā)表于 02-18 14:18 ?445次閱讀

    新思科技全新40G UCIe IP解決方案助力Multi-Die設(shè)計(jì)

    隨著物理極限開始制約摩爾定律的發(fā)展,加之人工智能不斷突破技術(shù)邊界,計(jì)算需求和處理能力要求呈現(xiàn)爆發(fā)式增長(zhǎng)。為了賦能生成式人工智能應(yīng)用,現(xiàn)代數(shù)據(jù)中心不得不采用Multi-Die設(shè)計(jì),而這又帶來了許多技術(shù)要求,包括高帶寬和低功耗Die-to-Die連接。
    的頭像 發(fā)表于 02-18 09:40 ?520次閱讀

    乾瞻科技宣布最新UCIe IP設(shè)計(jì)定案,推動(dòng)高速傳輸技術(shù)突破

    UCIe)系列產(chǎn)品在性能與效率上實(shí)現(xiàn)了重大突破。新一代UCIe物理層IP基于臺(tái)N4制程,預(yù)計(jì)于今年完成設(shè)計(jì)定案,支持每通道高達(dá)64GT
    發(fā)表于 01-17 10:55 ?194次閱讀

    利用Multi-Die設(shè)計(jì)的AI數(shù)據(jù)中心芯片對(duì)40G UCIe IP的需求

    。為了快速可靠地處理AI工作負(fù)載,Multi-Die設(shè)計(jì)中的Die-to-Die接口必須兼具穩(wěn)健、低延遲和高帶寬特性,最后一點(diǎn)尤為關(guān)鍵。本文概述了利用Multi-Die設(shè)計(jì)的AI數(shù)據(jù)中心芯片對(duì)40G
    的頭像 發(fā)表于 01-09 10:10 ?1105次閱讀
    利用<b class='flag-5'>Multi-Die</b>設(shè)計(jì)的AI數(shù)據(jù)中心芯片對(duì)40G <b class='flag-5'>UCIe</b> <b class='flag-5'>IP</b>的需求

    Alpahwave Semi推出全球首個(gè)64Gbps UCIe D2D互聯(lián)IP系統(tǒng)

    的。該子系統(tǒng)采用了臺(tái)電先進(jìn)的3nm工藝,并成功完成了
    的頭像 發(fā)表于 12-25 14:49 ?714次閱讀

    e絡(luò)盟達(dá)成micro:bit分銷里程碑

    近日,全球電子元器件產(chǎn)品與解決方案分銷商e絡(luò)盟,與合作伙伴Micro:bit教育基金會(huì)共同宣布了一項(xiàng)重要里程碑e絡(luò)盟成功制造并分銷了超過1000萬臺(tái)BBC micro:bit計(jì)算機(jī)。
    的頭像 發(fā)表于 12-23 16:26 ?660次閱讀

    新思科技Multi-Die系統(tǒng)如何滿足現(xiàn)代計(jì)算需求

    的處理需求。為此,我們不斷創(chuàng)新工程技術(shù),Multi-Die系統(tǒng)也應(yīng)運(yùn)而生。這種在單一封裝中實(shí)現(xiàn)異構(gòu)集成的技術(shù)突破,不僅帶來了更優(yōu)越的系統(tǒng)功耗和性能,還提高了產(chǎn)品良率,加速了更多系統(tǒng)功能
    的頭像 發(fā)表于 12-19 10:34 ?614次閱讀

    e絡(luò)盟實(shí)現(xiàn)重要里程碑成功分銷 1000 萬套 micro:bit 設(shè)備

    安富利旗下全球電子元器件產(chǎn)品與解決方案分銷商e絡(luò)盟與合作伙伴 Micro:bit 教育基金會(huì)日前攜手宣布,e絡(luò)盟成功達(dá)成了制造并分銷超過 1000 萬臺(tái) BBC micro:bit 計(jì)算機(jī)的重大
    的頭像 發(fā)表于 12-12 10:34 ?656次閱讀
    <b class='flag-5'>e</b>絡(luò)盟實(shí)現(xiàn)重要<b class='flag-5'>里程碑</b>:<b class='flag-5'>成功</b>分銷 1000 萬套 micro:bit 設(shè)備

    世芯電子成功2nm測(cè)試芯片

    近日,高性能ASIC設(shè)計(jì)服務(wù)領(lǐng)域的領(lǐng)先企業(yè)世芯電子(Alchip)宣布了一項(xiàng)重大技術(shù)突破——成功了一款2nm測(cè)試芯片。這一里程碑式的成就,使世芯電子成為首批
    的頭像 發(fā)表于 11-01 17:21 ?1432次閱讀

    乾瞻科技ONFI 5500 MT/s IP成功通過矽驗(yàn)證

    神盾集團(tuán)旗下IP公司乾瞻科技近日宣布,其基于JESD 230G規(guī)范設(shè)計(jì)的ONFI 5500 MT/s IP成功通過N6/
    的頭像 發(fā)表于 10-30 17:33 ?831次閱讀

    特斯拉里程碑達(dá)成:第1億顆4680電池震撼問世

    特斯拉的4680電池技術(shù)再次跨越重要里程碑,公司于9月15日欣然宣布,其第1億顆創(chuàng)新性的4680電池已成功下線,這一成就標(biāo)志著特斯拉在電池制造領(lǐng)域的飛速進(jìn)展。特斯拉首席執(zhí)行官埃隆·馬斯克通過社交媒體向辛勤工作的電池團(tuán)隊(duì)致以熱烈祝
    的頭像 發(fā)表于 09-18 15:30 ?1832次閱讀

    Alphawave推出業(yè)界首款支持臺(tái)電CoWoS封裝的3nm UCIe IP

    3nm Die-to-Die(D2D)多協(xié)議子系統(tǒng)IP。這一里程碑式的成果不僅標(biāo)志著半導(dǎo)體互連技術(shù)的又一次飛躍,還通過深度融合臺(tái)
    的頭像 發(fā)表于 08-01 17:07 ?1141次閱讀