如今,由于系統(tǒng)和擴(kuò)展復(fù)雜性不斷增加,高性能計(jì)算(HPC)、人工智能和汽車等應(yīng)用的變革前景充滿了挑戰(zhàn),而Multi-Die系統(tǒng)(集成多個(gè)異構(gòu)裸片或小芯片)可以幫助應(yīng)對(duì)。通過在單個(gè)封裝中集成多個(gè)裸片,開發(fā)者可以高效地創(chuàng)造功能更加先進(jìn)的創(chuàng)新產(chǎn)品,重復(fù)使用經(jīng)驗(yàn)證的裸片以降低風(fēng)險(xiǎn),縮短產(chǎn)品上市時(shí)間,并快速打造系統(tǒng)功耗和性能都經(jīng)過優(yōu)化的新產(chǎn)品型號(hào)。隨著先進(jìn)封裝技術(shù)的出現(xiàn),再加上基于標(biāo)準(zhǔn)的IP以及針對(duì)此類架構(gòu)優(yōu)化的芯片設(shè)計(jì)和驗(yàn)證工具流程等等,Multi-Die系統(tǒng)的開發(fā)變得更加簡(jiǎn)單。
隨著市場(chǎng)對(duì)該架構(gòu)的需求日益增長(zhǎng),加上支持該架構(gòu)的生態(tài)系統(tǒng)不斷發(fā)展和成熟,2023年是Multi-Die系統(tǒng)發(fā)展中極為重要的一年。通過與生態(tài)系統(tǒng)的密切合作,新思科技提供了一個(gè)包含IP和EDA工具的綜合解決方案,幫助簡(jiǎn)化這些系統(tǒng)的開發(fā)工作。UCIe:互操作性的基石
UCIe與其他新興Die-to-Die規(guī)范不同的是,它為Die-to-Die互連定義了一個(gè)完整的堆棧。這確保了兼容設(shè)備之間的互操作性。該標(biāo)準(zhǔn)提供了非常引人注目的性能指標(biāo),并支持各種先進(jìn)封裝(硅中介層、硅橋和RDL扇出)和標(biāo)準(zhǔn)封裝(有機(jī)基板和層壓板)。在UCIe涵蓋的三個(gè)堆棧層中,PHY層為封裝介質(zhì)提供電氣接口。
單片片上系統(tǒng)(SoC)的設(shè)計(jì)過程通常是按照從IP到芯片再到封裝的順序進(jìn)行的。但在設(shè)計(jì)Multi-Die系統(tǒng)時(shí),開發(fā)者需要采用整體性方法,以便考慮所有相互依賴關(guān)系。換言之,裸片接口設(shè)計(jì)與要采用的封裝之間緊密相關(guān)。新思科技的UCIe PHY IP采用了一種靈活的架構(gòu),能夠同時(shí)支持先進(jìn)和標(biāo)準(zhǔn)的封裝技術(shù),帶寬效率最高可達(dá)5Tbps/mm。該IP是完整UCIe解決方案的一部分,包括控制器IP和驗(yàn)證IP。UCIe控制器IP支持PCI Express和CXL等通用協(xié)議,并通過流媒體協(xié)議實(shí)現(xiàn)安全、低延遲的NoC到NoC鏈接。UCIe驗(yàn)證解決方案、驗(yàn)證IP及用于仿真和硬件輔助平臺(tái)的事務(wù)處理器,包括ZeBu硬件加速系統(tǒng)和HAPS原型解決方案,可以幫助基于UCIe的互連系統(tǒng)更快地實(shí)現(xiàn)驗(yàn)證收斂。
UCIe PHY IP是與新思科技3DIC Compiler平臺(tái)協(xié)同開發(fā)的,旨在提供專門的實(shí)現(xiàn)方案來使2.5D異構(gòu)集成的UCIe布線實(shí)現(xiàn)自動(dòng)化,從而提高生產(chǎn)力。
新思科技是UCIe聯(lián)盟的成員,與其他行業(yè)領(lǐng)導(dǎo)者一起為該規(guī)范的制定做出了貢獻(xiàn)。新思科技在Multi-Die系統(tǒng)架構(gòu)方面擁有深厚的專業(yè)知識(shí),其綜合Multi-Die系統(tǒng)解決方案就是一個(gè)很好的例證。該解決方案旨在幫助開發(fā)者更快地集成異構(gòu)芯片。新思科技將繼續(xù)與臺(tái)積公司合作,使UCIe IP適配更多的工藝節(jié)點(diǎn)和封裝技術(shù),同時(shí)也會(huì)與其他主要代工廠開展類似的合作。新思科技的IP產(chǎn)品組合提供完整的Die-to-Die IP解決方案,包括112G XSR控制器和PHY IP以及高級(jí)接口總線(AIB)PHY IP。
驅(qū)動(dòng)Multi-Die系統(tǒng)設(shè)計(jì)
取得成功
隨著各種計(jì)算密集型應(yīng)用的出現(xiàn),市場(chǎng)對(duì)芯片的需求不斷增長(zhǎng),然而單片SoC制造已經(jīng)接近了極限尺寸。Multi-Die系統(tǒng)為此提供了一種解決方案,它不僅能以經(jīng)濟(jì)高效的方式快速擴(kuò)展系統(tǒng)功能,而且還能降低風(fēng)險(xiǎn)和系統(tǒng)功耗,并縮短產(chǎn)品上市時(shí)間。我們已經(jīng)在市場(chǎng)上發(fā)現(xiàn)了數(shù)十種Multi-Die系統(tǒng)設(shè)計(jì),很明顯,這種架構(gòu)正迅速成為芯片設(shè)計(jì)的首選架構(gòu),特別是對(duì)從事HPC、超大規(guī)模數(shù)據(jù)中心、高等級(jí)自動(dòng)駕駛汽車和移動(dòng)設(shè)備的設(shè)計(jì)團(tuán)隊(duì)而言。
為了推動(dòng)Multi-Die系統(tǒng)的發(fā)展,市場(chǎng)上出現(xiàn)了許多先進(jìn)的技術(shù),UCIe就是其中之一。通過確保互操作性,UCIe隨時(shí)準(zhǔn)備為真正開放的Multi-Die生態(tài)系統(tǒng)鋪平道路。
-
新思科技
+關(guān)注
關(guān)注
5文章
865瀏覽量
51480
原文標(biāo)題:Multi-Die系統(tǒng)設(shè)計(jì)里程碑:UCIe PHY IP在臺(tái)積公司N3E工藝上成功流片
文章出處:【微信號(hào):Synopsys_CN,微信公眾號(hào):新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
AMD實(shí)現(xiàn)首個(gè)基于臺(tái)積電N2制程的硅片里程碑

Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實(shí)現(xiàn)流片成功

利用新思科技Multi-Die解決方案加快創(chuàng)新速度

新思科技與英特爾攜手完成UCIe互操作性測(cè)試
新思科技全新40G UCIe IP解決方案助力Multi-Die設(shè)計(jì)
乾瞻科技宣布最新UCIe IP設(shè)計(jì)定案,推動(dòng)高速傳輸技術(shù)突破
利用Multi-Die設(shè)計(jì)的AI數(shù)據(jù)中心芯片對(duì)40G UCIe IP的需求

Alpahwave Semi推出全球首個(gè)64Gbps UCIe D2D互聯(lián)IP子系統(tǒng)
e絡(luò)盟達(dá)成micro:bit分銷里程碑
新思科技Multi-Die系統(tǒng)如何滿足現(xiàn)代計(jì)算需求
e絡(luò)盟實(shí)現(xiàn)重要里程碑:成功分銷 1000 萬套 micro:bit 設(shè)備

評(píng)論