在電阻型放大電路中,如PGA,LDO等,常常會出現(xiàn)如下穩(wěn)定性問題: 單獨(dú)仿真的穩(wěn)定性很好的運(yùn)放接入電阻反饋網(wǎng)絡(luò)后環(huán)路穩(wěn)定性變差很多 。
如圖1所示,這是因?yàn)閷⑦\(yùn)放接為環(huán)路后,運(yùn)放輸入端的寄生電容Cpar也出現(xiàn)在環(huán)路中。我們在單仿真運(yùn)放考慮穩(wěn)定性時,假設(shè)電阻反饋網(wǎng)絡(luò)是一個簡單的比例系數(shù),是頻率無關(guān)的,因此只考慮運(yùn)放的零極點(diǎn)對穩(wěn)定性的影響。
而實(shí)際客觀存在的Cpar使得電阻反饋網(wǎng)絡(luò)變得頻率相關(guān),會引入額外的極點(diǎn),因此可能惡化環(huán)路的穩(wěn)定性。
筆者在閱讀論文和借鑒別人設(shè)計(jì)的電路時,發(fā)現(xiàn)他們常常會在圖1中反饋電阻R2上并聯(lián)一個電容C1來提高穩(wěn)定性,而通過仿真發(fā)現(xiàn)這樣確實(shí)是很有效的。為了避免做Spice Monkey,本文對這個方法的原理進(jìn)行簡單的分析。
圖2 理想,考慮運(yùn)放輸入寄生電容,并聯(lián)電容提高穩(wěn)定性三種情況下的反饋電阻網(wǎng)絡(luò)
如圖2所示,在理想情況下,即不考慮運(yùn)放輸入寄生電容時,如圖2(1),電阻反饋網(wǎng)絡(luò)的頻響為 式(1) :
此時電阻反饋網(wǎng)絡(luò)頻率響應(yīng)僅為一個簡單的比例系數(shù),不存在零極點(diǎn)。
考慮實(shí)際情況下運(yùn)放輸入端的寄生電容Cpar后,如圖2(2),電阻反饋網(wǎng)絡(luò)的頻響為 式(2) :
此時電阻反饋網(wǎng)絡(luò)頻率響應(yīng)和頻率相關(guān),且引入一個極點(diǎn)表示為 式(3) :
該極點(diǎn)是因?yàn)樵赩in處同時存在電阻和電容,同時其值也符合Vin處總電容和總電阻之積的速算方法。引入該極點(diǎn)后,整個反饋系統(tǒng)多了一個額外的極點(diǎn),因此可能存在穩(wěn)定性惡化的問題。
給R2并聯(lián)電容C1后,如圖2(3),電阻反饋網(wǎng)絡(luò)的頻響為 式(4) :
此時極點(diǎn)變?yōu)?式(5) :
同時還多了一個零點(diǎn),表示為 式(6) :
零點(diǎn)的出現(xiàn)是因?yàn)閺腣out至Vin出現(xiàn)了兩條通路—R2通路和C1通路。
并聯(lián)電容C1后,系統(tǒng)中額外的極點(diǎn)仍然存在(雖然數(shù)值發(fā)生了變化),但是額外引入了一個零點(diǎn)。通過合理地設(shè)計(jì),可以通過這個零點(diǎn)補(bǔ)償運(yùn)放輸入寄生電容引入的極點(diǎn)帶來的相位變化,防止反饋系統(tǒng)穩(wěn)定性的惡化。
-
電阻器
+關(guān)注
關(guān)注
21文章
3946瀏覽量
63122 -
放大電路
+關(guān)注
關(guān)注
105文章
1811瀏覽量
107613 -
并聯(lián)電容器
+關(guān)注
關(guān)注
1文章
75瀏覽量
10238 -
反饋電阻器
+關(guān)注
關(guān)注
1文章
45瀏覽量
5398
發(fā)布評論請先 登錄
電阻型放大電路的穩(wěn)定性問題

利用Pspice分析放大器環(huán)路的穩(wěn)定性
“馴服”振蕩之電容性負(fù)載的穩(wěn)定性
如何提高lwip的穩(wěn)定性?
一文講解全差分電壓反饋型放大器的穩(wěn)定性與反饋電阻值的關(guān)系
全差分電壓反饋型放大器的穩(wěn)定性與反饋電阻值的關(guān)系
并聯(lián)型硅穩(wěn)壓管穩(wěn)壓電路穩(wěn)定性差的原因是什么
諧振放大器的穩(wěn)定性及提高穩(wěn)定性措施

怎么分析電路的穩(wěn)定性?
電容反饋的閉環(huán)放大器,與電容并聯(lián)的電阻是什么作用?
為什么反饋電阻并聯(lián)一個小電容可以提升穩(wěn)定性?
小電容并聯(lián)的穩(wěn)定性體現(xiàn)在哪些方面

評論