對(duì)于所有 Versal 器件,從XPE 2021.2起,“XPE Power Design”選項(xiàng)卡上的上電順序已將 VCCO 電源軌改為先在其各自的電源排序域內(nèi)進(jìn)行緩升,并已對(duì)此加以最優(yōu)化。
在某些情況下,部分 VCCO 能與該序列中的其它電源軌共享。請(qǐng)參閱電源設(shè)計(jì)管理器 (PDM) (china.xilinx.com/pdm) 上的電源設(shè)計(jì)頁(yè)面,了解具體詳細(xì)信息和受支持的電源軌整合方式。
影響
如不使用所需的電源排序,那么在熱重啟(即,未首先執(zhí)行下電再重新上電的任何重啟操作)期間可能發(fā)生間歇性啟動(dòng)錯(cuò)誤或掛起。
熱重啟包括但不限于以下用例:
外部 POR_B 管腳斷言有效
內(nèi)部/外部 SRST
多重啟動(dòng)
串聯(lián)啟動(dòng)
PLM 錯(cuò)誤管理
例如,PLM 期間配置硬化的外設(shè)時(shí),可能發(fā)生諸如 DDRMC 超時(shí)或 GT 地址異常等錯(cuò)誤,表明配置期間發(fā)生超時(shí)。
XPlmi_MaskPoll: Addr: 0xF6110008, Mask: 0x10, ExpVal: 0x10, Timeout: 1000000 ...ERROR Received Exception MSR: 0x00000702, EAR: 0xF6890000, EDR: 0x00000000, ESR: 0x00000064, R14: 0xF020CA78, R15: 0xF022F1C4, R16: 0x00000000, R17: 0xF0213DB4
解決辦法
在XPE電源指南 2021.2 版和更高版本中,已糾正此問(wèn)題。
變通方法:
注釋:AMD 賽靈思強(qiáng)烈建議遵循下列更新后的供電順序進(jìn)行操作。
Vivado 2022.1 及更高版本
在 Vivado Tcl 控制臺(tái)中,設(shè)置以下參數(shù)以支持將 .cdo 添加到 .bif 文件中,作為此問(wèn)題的變通方法:
set_paramproject.enableMjtagCdo1
Vivado 2021.2
如果客戶無(wú)法更改電源順序,則可使用有限的變通方法。此有限的變通方法會(huì)顯著縮短可能觸發(fā)此問(wèn)題的時(shí)間范圍,此時(shí)間范圍可縮短至從加載 .rnpi 分區(qū)的時(shí)間起直到加載完成包含 PL 分區(qū)的首個(gè) PDI 鏡像為止。
客戶可通過(guò) Vivado Tcl 控制臺(tái)在 CIPS IP 實(shí)例上設(shè)置如下屬性來(lái)啟用此有限變通方法(假定實(shí)例名稱為 versal_cips_0):
set_property-dict[listCONFIG.PS_PMC_CONFIG{PS_USE_MJTAG_TCK_TIE_OFF{1}}][get_bd_cellsversal_cips_0]
Vivado 2021.1
隨附的 Vivado 補(bǔ)丁和 PLM 軟件補(bǔ)丁可用作為 Vivado 2021.1 變通方法。
請(qǐng)參閱vivado/patch_readme文件夾,了解 Vivado 補(bǔ)丁的其它安裝指示信息。要了解 PLM 補(bǔ)丁安裝信息,請(qǐng)參閱Xilinx Wiki - Petalinux Yocto Tips。在 Vivado Tcl 控制臺(tái)中,設(shè)置以下參數(shù)以支持將 .cdo 添加到 .bif 文件中,作為此問(wèn)題的變通方法:
set_paramproject.enableMjtagCdo1
審核編輯:湯梓紅
-
XPE
+關(guān)注
關(guān)注
0文章
7瀏覽量
11173 -
電源排序
+關(guān)注
關(guān)注
0文章
9瀏覽量
7217 -
Vivado
+關(guān)注
關(guān)注
19文章
835瀏覽量
68785
發(fā)布評(píng)論請(qǐng)先 登錄
瑞薩電子宣布與賽靈思合作,共同開(kāi)發(fā)Versal ACAP參考設(shè)計(jì)
Xilinx 創(chuàng)下新里程碑,Versal ACAP 開(kāi)始出貨了!
Versal ACAP中的配電系統(tǒng)
如何根據(jù)Versal ACAP架構(gòu)的描述來(lái)使用XPE
使用QEMU啟動(dòng)Versal VCK190 ACAP
Versal ACAP系統(tǒng)監(jiān)視器體系結(jié)構(gòu)手冊(cè)

Versal ACAP收發(fā)器向?qū)?LogiCORE IP產(chǎn)品指南

使用Model Composer設(shè)計(jì)PID控制器的Versal ACAP應(yīng)用說(shuō)明

Versal ACAP AI引擎編程環(huán)境用戶指南

Versal ACAP AI核心系列庫(kù)指南

采用Versal AI Edge系列的邊緣ACAP

Versal ACAP硬件、IP和平臺(tái)開(kāi)發(fā)方法指南

用于PCI Express的Versal ACAP集成塊產(chǎn)品指南

Versal ACAP設(shè)計(jì)指南

Versal:首款自適應(yīng)計(jì)算加速平臺(tái)(ACAP)

評(píng)論