一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

【科普】GMII/RGMII/S3MII/SMII/RMII/MII以太網(wǎng)接口基礎(chǔ)知識(shí)

硬件電子工程師. ? 來(lái)源:硬件電子工程師. ? 作者:硬件電子工程師 ? 2023-07-22 16:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

以太網(wǎng)口是我們?nèi)粘9こ讨谐S玫?a href="http://www.www27dydycom.cn/v/tag/13179/" target="_blank">通信接口,以太網(wǎng)接口有很多種,本文將對(duì)常用以太網(wǎng)接口進(jìn)行科普介紹。

1、GMII接口

1.1、GMII接口概述

GMII接口屬于源同步時(shí)鐘類型(時(shí)鐘與數(shù)據(jù)都是由同一芯片驅(qū)動(dòng)),時(shí)鐘速率125MHz,接口連接關(guān)系如圖1所示,22根線,其中TX_EN, TX_ER, TXD<7:0>這些信號(hào)同步于TX_CLK;RX_DV, RX_ER,

wKgZomS7ly6ASi1RAADOfsiJQRE072.jpg

圖1 GMII接口原理框圖

RXD<7:0>這些信號(hào)同步于RX_CLK。其它的兩個(gè)信號(hào)CRS, COL只用于半雙工模式,一般設(shè)計(jì)中不會(huì)用到,而且這兩個(gè)信號(hào)與時(shí)鐘是異步的,對(duì)這兩個(gè)信號(hào)不做要求。各信號(hào)說(shuō)明見(jiàn)表1。

表1 UTOPIA LEVEL 2接口信號(hào)說(shuō)明

信號(hào)名稱 信號(hào)說(shuō)明
TX_CLK 發(fā)送方向時(shí)鐘信號(hào)
TX_EN 發(fā)送方向使能信號(hào)
TX_ER 發(fā)送方向錯(cuò)誤指示信號(hào)
TXD<7:0> 發(fā)送方向數(shù)據(jù)信號(hào)
RX_CLK 接收方向時(shí)鐘信號(hào)
RX_DV 接收方向使能信號(hào)
RX_ER 接收方向錯(cuò)誤指示信號(hào)
RXD<7:0> 接收方向數(shù)據(jù)信號(hào)
COL 碰撞指示信號(hào)
CRS 載荷檢測(cè)信號(hào)

1.2、設(shè)計(jì)原則

1、要求同方向的時(shí)鐘數(shù)據(jù)嚴(yán)格等長(zhǎng),即TX_EN, TX_ER, TXD<7:0>這些控制/數(shù)據(jù)信號(hào)與TX_CLK等長(zhǎng);RX_DV, RX_ER, RXD<7:0>這些控制/數(shù)據(jù)信號(hào)與RX_CLK等長(zhǎng)。一般設(shè)計(jì)中,要求控制/數(shù)據(jù)信號(hào)與時(shí)鐘信號(hào)的長(zhǎng)度差不大于1cm(約0.1ns)。

2、要求信號(hào)的發(fā)送端(包括時(shí)鐘/數(shù)據(jù)/控制信號(hào))串接33歐姆電阻以減小反射,提高信號(hào)完整性。

3、信號(hào)走線中要注意保持阻抗的連續(xù)性,盡量減少過(guò)孔數(shù)量(一般過(guò)孔數(shù)量在3個(gè)以內(nèi))

4、因信號(hào)線較多,在布局允許情況下,PHY與MAC盡量靠近,減小高速信號(hào)受的串?dāng)_。

2、RGMII接口概述

2.1、RGMII接口概述

RGMII屬于源同步時(shí)鐘類型,最初是由HP制定的一個(gè)GMII精簡(jiǎn)版專利標(biāo)準(zhǔn),得到各大主流廠家的認(rèn)可,成為一個(gè)普遍應(yīng)用的關(guān)于xMII系列接口的標(biāo)準(zhǔn)。RGMII經(jīng)歷了1.01.11.21.2a1.32.0幾個(gè)版本。從2.0版本開(kāi)始支持HSTL,之前的版本支持2.5V CMOS。

TXC/RXC時(shí)鐘頻率支持125MHz,25MHz,2.5MHz,可以適配1000M,100M,10M速率。在時(shí)鐘的上升沿和下降沿均進(jìn)行數(shù)據(jù)采樣,相比GMII接口,數(shù)據(jù)信號(hào)線收發(fā)方向各減半變?yōu)?根,信號(hào)線總共有12根。如圖2和表2說(shuō)明。

wKgaomS7ly-AHS59AADBxJlS15o263.jpg

圖2 RGMII接口原理框圖

表2 RGMII接口信號(hào)說(shuō)明

信號(hào) 方向 說(shuō)明
TXC MAC-->PHY 發(fā)送時(shí)鐘信號(hào)
TX[3:0] MAC-->PHY 發(fā)送數(shù)據(jù)信號(hào)
TX_CTL MAC-->PHY 發(fā)送控制信號(hào)
RXC MAC<--PHY 接收時(shí)鐘信號(hào)
RX[3:0] MAC<--PHY 接收數(shù)據(jù)信號(hào)
RX_CTL MAC<--PHY 接收控制信號(hào)

2.2、設(shè)計(jì)原則

1、要求同方向的時(shí)鐘數(shù)據(jù)嚴(yán)格等長(zhǎng),即TX_CTL,TXD<3:0>這些控制/數(shù)據(jù)信號(hào)與TXC等長(zhǎng); RX_CTL,RXD<3:0>這些控制/數(shù)據(jù)信號(hào)與RXC等長(zhǎng)。一般設(shè)計(jì)中,要求控制/數(shù)據(jù)信號(hào)與時(shí)鐘信號(hào)的長(zhǎng)度差不大于0.5cm(約0.05ns)。

2、要求信號(hào)的發(fā)送端(包括時(shí)鐘/數(shù)據(jù)/控制信號(hào))串接33歐姆電阻以減小反射,提高信號(hào)完整性。

3、信號(hào)走線中要注意保持阻抗的連續(xù)性,盡量減少過(guò)孔數(shù)量(一般過(guò)孔數(shù)量在3個(gè)以內(nèi))。

4、因信號(hào)線較多,在布局允許情況下,PHY與MAC盡量靠近,減小高速信號(hào)受的串?dāng)_,線長(zhǎng)最好小于4000mil。

3、SS_SMII接口

3.1、SS_SMII 接口概述

SS_SMII(又叫S3MII)接口屬于源同步時(shí)鐘類型,接口原理框圖如圖3所示,時(shí)鐘速率125M Hz;信號(hào)與時(shí)鐘間的關(guān)系等同于GMII。

wKgZomS7ly-AauZ8AAC_giPU9Gk464.jpg

圖3 S3MII接口原理框圖

3.2、SS_SMII接口設(shè)計(jì)原則

1、要求TX_SYNC, TXD信號(hào)與TX_CLK等長(zhǎng);RX_SYNC, RXD信號(hào)與RX_CLK等長(zhǎng)。一般設(shè)計(jì)中,要求控制/數(shù)據(jù)信號(hào)與時(shí)鐘信號(hào)的長(zhǎng)度差不大于1cm(約0.1ns)。

2、要求信號(hào)的發(fā)送端(包括時(shí)鐘/數(shù)據(jù)/控制信號(hào))串接33歐姆電阻以減小反射,提高信號(hào)完整性。

3、信號(hào)走線中要注意保持阻抗的連續(xù)性,盡量減少過(guò)孔數(shù)量(一般過(guò)孔數(shù)量在3個(gè)以內(nèi))。

4、在時(shí)間允許的情況下,盡量對(duì)接口進(jìn)行仿真。

4、SMII接口

4.1、SMII接口概述

SMII接口公共時(shí)鐘模型(兩端芯片的時(shí)鐘來(lái)自共同的時(shí)鐘BUFFER),時(shí)鐘速率125M Hz,接口原理框圖如圖4所示;并不要求數(shù)據(jù)線與時(shí)鐘等長(zhǎng)。

4.2、SMII接口設(shè)計(jì)原則

設(shè)計(jì)時(shí)可以先考慮使REFCLK1, REFCLK2等長(zhǎng)。

wKgaomS7ly-AG3fcAABBdrWTeiA876.jpg

圖4 SMII接口原理框圖

2、要求SYNC,TXD,RXD這幾個(gè)信號(hào)走線盡量短;(從芯片資料理論上看出這些線

的最大長(zhǎng)度為1.5ns,21cm;但由于芯片差異性較大,因此實(shí)際布線中盡量走短)。

要求信號(hào)的發(fā)送端(包括時(shí)鐘/數(shù)據(jù)/控制信號(hào))串接33歐姆電阻以減小反射,提高信號(hào)完整性;

信號(hào)走線中要注意保持阻抗的連續(xù)性,盡量減少過(guò)孔數(shù)量(一般過(guò)孔數(shù)量在3個(gè)以內(nèi))。

5、RMII接口

5.1、RMII接口概述

RMII接口屬于公共時(shí)鐘傳輸模型,時(shí)鐘速率50M Hz;并不要求數(shù)據(jù)線與時(shí)鐘等長(zhǎng)。圖5所示為RMII接口的原理框圖。

wKgZomS7lzCAFHKBAABGEkrELc4990.jpg

圖5 RMII接口原理框圖

5.2、RMII接口設(shè)計(jì)原則

設(shè)計(jì)時(shí)可以先考慮使REFCLK1, REFCLK2等長(zhǎng)。

要求其它的數(shù)據(jù)/控制信號(hào)走線盡量短;(RMII規(guī)范規(guī)定信號(hào)的驅(qū)動(dòng)能力在包含負(fù)載輸入電容情況下不小于12inch,也就是30cm;但由于芯片差異,實(shí)際布線情況下盡量短)。

要求信號(hào)的發(fā)送端(包括時(shí)鐘/數(shù)據(jù)/控制信號(hào))串接33歐姆電阻以減小反射,提高信號(hào)完整性。

6、MII接口

MII接口屬于公共時(shí)鐘傳輸模型,時(shí)鐘頻率25M(100M以太網(wǎng))或2.5M(10M以太網(wǎng))。兩個(gè)時(shí)鐘都是由Phy發(fā)送給MAC的。接口框圖如圖6所示。另外,該接口的其它兩個(gè)信號(hào)CRS、COL是異步信號(hào),無(wú)特殊要求,故不在此圖中畫出。

對(duì)于MII信號(hào),由于信號(hào)速率較低,因此在布線上無(wú)特殊要求,只要求Phy與MAC離的不要太遠(yuǎn)就可以了。

wKgaomS7lzCAXdUhAAA503RqCZ0986.jpg

圖6 MII接口原理框圖





審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 以太網(wǎng)
    +關(guān)注

    關(guān)注

    41

    文章

    5630

    瀏覽量

    175722
  • Mac
    Mac
    +關(guān)注

    關(guān)注

    0

    文章

    1117

    瀏覽量

    53033
  • PHY
    PHY
    +關(guān)注

    關(guān)注

    2

    文章

    319

    瀏覽量

    52751
  • RMII
    +關(guān)注

    關(guān)注

    0

    文章

    8

    瀏覽量

    12232
  • 以太網(wǎng)接口
    +關(guān)注

    關(guān)注

    0

    文章

    147

    瀏覽量

    17413
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    針對(duì)10Mbps到100Gbps不同以太網(wǎng)Drive Side接口類型

    、RMII、SMII(Cisco Systems Specification)、SSMII、S3MIIGMII、RGMII、SGMII、Q
    的頭像 發(fā)表于 10-08 00:09 ?1.2w次閱讀
    針對(duì)10Mbps到100Gbps不同<b class='flag-5'>以太網(wǎng)</b>Drive Side<b class='flag-5'>接口</b>類型

    摸透以太網(wǎng)的MAC和PHY之間的MII

    本文主要介紹以太網(wǎng)的MAC(Media Access Control,即媒體訪問(wèn)控制子層協(xié)議)和PHY(物理層)之間的MII(Media Independent Interface ,媒體獨(dú)立接口),以及
    的頭像 發(fā)表于 09-07 09:28 ?2648次閱讀
    摸透<b class='flag-5'>以太網(wǎng)</b>的MAC和PHY之間的<b class='flag-5'>MII</b>

    淺析以太網(wǎng)接口及串口轉(zhuǎn)以太網(wǎng)技術(shù)

    以太網(wǎng)相關(guān)接口主要包括:MII/RMII/SMII以及GMII/
    發(fā)表于 09-26 09:37 ?7748次閱讀
    淺析<b class='flag-5'>以太網(wǎng)</b><b class='flag-5'>接口</b>及串口轉(zhuǎn)<b class='flag-5'>以太網(wǎng)</b>技術(shù)

    具有單MII/RMII/Turbo MII支持LAN9303的以太網(wǎng)交換機(jī)

    EVB9303,評(píng)估板EVB,利用LAN9303提供功能齊全的三端口單MII / RMII / Turbo MII以太網(wǎng)交換機(jī)。 EVB9303通過(guò)板載RJ45連接器提供兩個(gè)完全集成的
    發(fā)表于 05-18 09:30

    具有雙RMII或單MII / RMII / Turbo MII接口的全功能三端口以太網(wǎng)交換機(jī)

    EVB-LAN9353,評(píng)估板,利用LAN9353提供具有雙RMII或單MII / RMII / Turbo MII接口的全功能三端口
    發(fā)表于 08-17 09:39

    以太網(wǎng)接口知識(shí)

    本文主要分析MII/RMII/SMII以及GMII/RMII/SGMII接口的信號(hào)定義,及相關(guān)
    發(fā)表于 03-09 10:20 ?30次下載

    一文讀懂以太網(wǎng)MII/RMII/GMII三種接口

    MII,RMII,GMII接口詳細(xì)解釋 概述: MII (Media Independent Interface(介質(zhì)無(wú)關(guān)
    發(fā)表于 05-18 13:51 ?1.9w次閱讀

    千兆以太網(wǎng)MII接口類型_接口信號(hào)及時(shí)序介紹

    千兆以太網(wǎng)MII接口類型主要有GMIIRGMII、SGMII、TBI和RTBI 五種 GMII
    發(fā)表于 05-18 13:54 ?2w次閱讀
    千兆<b class='flag-5'>以太網(wǎng)</b><b class='flag-5'>MII</b><b class='flag-5'>接口</b>類型_<b class='flag-5'>接口</b>信號(hào)及時(shí)序介紹

    以太網(wǎng)基礎(chǔ)介紹:MII接口RMII接口

    介紹了以太網(wǎng)的物理層和鏈路層,重點(diǎn)討論了MII接口RMII接口的信號(hào)定義和硬件設(shè)計(jì),此外,介紹了在官方的例程中如何根據(jù)不同的PHY進(jìn)行軟件
    的頭像 發(fā)表于 07-03 05:10 ?2w次閱讀

    解析開(kāi)發(fā)以太網(wǎng)接口的總過(guò)程

    在開(kāi)發(fā)以太網(wǎng)接口的過(guò)程中經(jīng)常看到 MII、RMII、GMIIRGMII 等英文縮寫名稱。在開(kāi)發(fā)
    發(fā)表于 02-16 09:06 ?2336次閱讀
    解析開(kāi)發(fā)<b class='flag-5'>以太網(wǎng)</b><b class='flag-5'>接口</b>的總過(guò)程

    基于FPGA千兆以太網(wǎng)的開(kāi)發(fā):以太網(wǎng)接口中的名詞解釋

    在開(kāi)發(fā)以太網(wǎng)接口的過(guò)程中經(jīng)??吹?MII、RMIIGMII、RGMII等英文縮寫名稱。在開(kāi)發(fā)
    的頭像 發(fā)表于 01-18 10:34 ?3300次閱讀
    基于FPGA千兆<b class='flag-5'>以太網(wǎng)</b>的開(kāi)發(fā):<b class='flag-5'>以太網(wǎng)</b><b class='flag-5'>接口</b>中的名詞解釋

    關(guān)于FPGA千兆以太網(wǎng)的開(kāi)發(fā)

    在開(kāi)發(fā)以太網(wǎng)接口的過(guò)程中經(jīng)??吹?MIIRMII、GMII、RGMII等英文縮寫名稱。在開(kāi)發(fā)
    的頭像 發(fā)表于 02-08 11:47 ?1939次閱讀
    關(guān)于FPGA千兆<b class='flag-5'>以太網(wǎng)</b>的開(kāi)發(fā)

    基于FPGA千兆以太網(wǎng)的開(kāi)發(fā)(1)

    在開(kāi)發(fā)以太網(wǎng)接口的過(guò)程中經(jīng)??吹?MII、RMIIGMII、RGMII等英文縮寫名稱。在開(kāi)發(fā)
    發(fā)表于 01-22 09:41 ?24次下載
    基于FPGA千兆<b class='flag-5'>以太網(wǎng)</b>的開(kāi)發(fā)(1)

    以太網(wǎng)各種網(wǎng)絡(luò)總線介紹

    本文主要介紹以太網(wǎng)的MAC(Media Access Control,即媒體訪問(wèn)控制子層協(xié)議)和PHY(物理層)之間的MII(Media Independent Interface ,媒體獨(dú)立接口),以及
    的頭像 發(fā)表于 04-28 09:43 ?4147次閱讀
    <b class='flag-5'>以太網(wǎng)</b>各種網(wǎng)絡(luò)總線介紹

    以太網(wǎng)PHY芯片的MII接口和MDIO接口介紹

    本文主要介紹以太網(wǎng)的MAC(Media Access Control,即媒體訪問(wèn)控制子層協(xié)議)和PHY(物理層)之間的MII(Media Independent Interface ,媒體獨(dú)立接口),以及
    的頭像 發(fā)表于 07-26 11:48 ?1.6w次閱讀
    <b class='flag-5'>以太網(wǎng)</b>PHY芯片的<b class='flag-5'>MII</b><b class='flag-5'>接口</b>和MDIO<b class='flag-5'>接口</b>介紹