一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA的等效時間采樣原理的實(shí)現(xiàn)

FPGA設(shè)計(jì)論壇 ? 來源:未知 ? 2023-07-29 09:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

wKgaomToN0eASa6WAAAAuFYhST8911.png

點(diǎn)擊上方藍(lán)字關(guān)注我們

電阻抗多頻及參數(shù)成像技術(shù)中正交序列數(shù)字解調(diào)法的抗噪性能對信號每周期的采樣點(diǎn)數(shù)決定,采樣點(diǎn)數(shù)越多,抗噪性能越高。當(dāng)采樣信號頻率很高時,為了在被采樣信號的一周期內(nèi)多采樣,就需要提高采樣時鐘的頻率,但是由于系統(tǒng)的ADC 器件時鐘速率并不能達(dá)到要求的高頻速率或者存儲處理速度等不能滿足要求因此我們可以采用低速ADC 器件通過等效時間采樣來對寬帶模擬信號進(jìn)行數(shù)據(jù)采集從而使系統(tǒng)易于實(shí)現(xiàn)。
1 等效時間采樣原理
等效時間采樣技術(shù)是把周期性或準(zhǔn)周期性的高頻、快速信號變換為低頻的慢速信號。在電路上只對取樣前的電路具有高頻的要求,大大降低采樣變換后的信號處理、顯示電路對速度的要求,簡化了整個系統(tǒng)的設(shè)計(jì)難度。等效時間采樣分為順序采樣(sequential equivalent sampling)、隨機(jī)采樣(random equivalent sampling) 以及結(jié)合這兩種方式的混合等效采樣(compound equivalent sampling)。在下面我將介紹等效時間采樣中的混合時間采樣,對于周期性信號的等效時間采樣如圖1(a)所示。
在周期中的橫軸(時間)的第2 與第6 處的時鐘上升沿對模擬信號進(jìn)行采樣,圖中的箭頭表示采樣時刻。在一個周期中可以采集兩個點(diǎn),緊接著在第二個周期橫軸的第11與第15 處的時鐘上升沿對模擬信號進(jìn)行采樣。為了方便觀察在此將至第五周期的波形縱向排列??梢钥吹降诙芷诒戎艿牟蓸狱c(diǎn)距離各自周期起始點(diǎn)的時間晚了一個時鐘周期。第三周期比第二周的采樣點(diǎn)距離第三周期起始點(diǎn)的時間晚了一個時鐘周期。在第四周期進(jìn)行采樣時我們可以發(fā)現(xiàn)第二個采樣點(diǎn)已經(jīng)進(jìn)入第五周期。如果我們在第五周期周試圖繼續(xù)用以上方式進(jìn)行采樣即第五周期比第四周的采樣點(diǎn)距離起始點(diǎn)的時間晚一個時鐘周期,那么我們會發(fā)現(xiàn)在第五周期的采樣起始點(diǎn)采樣到的值重復(fù)了周期采樣到的數(shù)值。所以此時我們可以終止采樣那么我們就得到了如圖1 中的第6 個波形示意圖所表示的在一個周期的正弦波形中采到的8 個數(shù)據(jù)點(diǎn)。
我們通過將高頻時鐘進(jìn)行分頻已達(dá)到或者接近滿足處理速度時鐘要求。在圖1(b)中幅度的時鐘信號為采樣時鐘。由圖1(b)可以很清楚的看到分頻后的時鐘波形,分頻后的時鐘波形在時鐘的上升沿對信號進(jìn)行采樣,那么就會得到如圖1(a)中所表示的等效時間采樣。

wKgaomToN0eAL0TnAACJxVnyTko476.jpg


2 基于FPGA的等效時間采樣實(shí)現(xiàn)
2.1 系統(tǒng)硬件實(shí)現(xiàn)框圖
系統(tǒng)的總體框圖如圖2,F(xiàn)PGA 控制的等效采樣時鐘連接到ADC 器件的時鐘部分,ADC 器件在時鐘的控制下對寬帶模擬信號進(jìn)行采樣,采集到的數(shù)據(jù)傳送到FPGA 中的FIFO,F(xiàn)PGA 再將FPGA 中FIFO 的數(shù)據(jù)傳遞到USB 中的FIFO,然后USB 將USB 中FIFO 數(shù)據(jù)推送到計(jì)算機(jī),計(jì)算機(jī)對接收到的數(shù)據(jù)進(jìn)行重構(gòu)處理。對于信號周期的獲取,在電阻抗多頻及參數(shù)成像技術(shù)中采集信號的周期是由發(fā)送信號的周期決定, 而對于其他復(fù)雜周期信號的周期獲得可以通過所采用的方法獲得。

wKgaomToN0eAFi3WAAAhVy6KIO4370.jpg


2.2 等效時間采樣時鐘的程序?qū)崿F(xiàn)
圖3 展示了基于FPGA 生成的等效時間采樣模塊的輸入端口與輸出端口。其中CLK 表示高頻時鐘的輸入,RESET表示的是復(fù)位輸入端,F(xiàn)REN_CON表示的是分頻控制輸入用于控制高頻時鐘的分頻數(shù),SANM_CONT 表示的是模擬信號的周期包含多少個高頻時鐘信號的波形,CLK_ADC_OUT 表示的是輸出時鐘端口,此端口連接到模數(shù)轉(zhuǎn)換器件(ADC)的時鐘輸入端口。

wKgaomToN0eABJDPAAAtOs7p8Wc217.jpg


3 波形仿真
波形仿真是以模擬信號的一周期等于8 個CLK 時鐘周期,CLK_ADC_OUT 是對CLK 進(jìn)行4 分頻且分頻后的時鐘占空比為50%為假設(shè)的。1 號箭頭指向的時鐘上升沿標(biāo)志著周期結(jié)束,上升沿之后進(jìn)入第二周期。同理,2號箭頭所指時鐘的上升沿標(biāo)志著第二周期的結(jié)束,上升沿之后標(biāo)志著進(jìn)入第三周期。
在個周期中從CLK 的個上升沿開始計(jì)時同時對CLK 進(jìn)行分頻可以得到CLK_ADC_OUT 時鐘信號, 在周期中在CLK 的第二個上升沿CLK_ADC_OUT 電平翻轉(zhuǎn)(存在延時), 在第二周期中在第三個上升沿CLK_ADC_OUT電平翻轉(zhuǎn), 在第三個周期中在CLK 的第四個上升沿CLK_ADC_OUT 電平翻轉(zhuǎn)??梢钥闯霾ㄐ畏抡鎴D是對圖1(a)、(b)兩圖表達(dá)時鐘的實(shí)現(xiàn)。在這里應(yīng)該注意到,在周期中雖然也有8 個CLK 的上升沿,但是并沒有表示出如1 號箭頭所指CLK 時鐘上升沿之后與第二周期個CLK 時鐘上升沿之間的波形。
本文介紹了等效時間采樣的基本原理、系統(tǒng)實(shí)現(xiàn)的具體方案。等效時間采樣技術(shù)實(shí)現(xiàn)了利用低速的ADC 器件對寬帶模擬信號的采集, 降低了系統(tǒng)對ADC 器件的要求以及系統(tǒng)實(shí)現(xiàn)的復(fù)雜度。本文介紹的等效時間采樣技術(shù)由于使用了FPGA 采樣技術(shù), 使得在被采樣信號的一個周期中相較于一個周期僅能采集一個點(diǎn)的順序等效時間采樣有很大的提高,并且可以控制被采集信號一個周期中的采集點(diǎn)數(shù)從而可以根據(jù)后續(xù)器件處理速度實(shí)現(xiàn)變頻控制采樣。通過FPGA 實(shí)現(xiàn)等效采樣時間,降低了系統(tǒng)實(shí)現(xiàn)的復(fù)雜度,同時可以十分方便的對代碼進(jìn)行修改使系統(tǒng)的調(diào)試更加簡便。

wKgaomToN0eAZhazAAAJM7aZU1A914.png ? ?

wKgaomToN0eAf1reAABUdafP6GM636.jpg

掃碼加微信邀請您加入FPGA學(xué)習(xí)交流群

wKgaomToN0eATRoiAAACXWrmhKE951.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點(diǎn)個在看你最好看


原文標(biāo)題:基于FPGA的等效時間采樣原理的實(shí)現(xiàn)

文章出處:【微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22049

    瀏覽量

    618404

原文標(biāo)題:基于FPGA的等效時間采樣原理的實(shí)現(xiàn)

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    無位置傳感器無刷直流電機(jī)的+FPGA+控制實(shí)現(xiàn)

    硬件方案,同時通過算法優(yōu)化,避免了乘法和除法運(yùn)算,大大減少了 FPGA 邏輯資源消耗,并在一片低端現(xiàn)場可編程門陣列中得到了具體驗(yàn)證和實(shí)現(xiàn)。該方案充分運(yùn)用 FPGA豐富的邏輯資源,靈活運(yùn)用 Verilog
    發(fā)表于 07-10 16:35

    請問AD9779A的1Gsps采樣率是如何實(shí)現(xiàn)的?

    的 1Gsps 采樣率?按照常識,FPGA 應(yīng)該輸出 1G 的數(shù)據(jù)速率,那么 AD9779A 的采樣率就可以達(dá)到 1G。然后我在芯片手冊中讀到有一個插值濾波器。插值 8x 時,FPGA
    發(fā)表于 06-10 06:29

    普源MSO8000示波器8通道同步采樣實(shí)現(xiàn)原理揭秘

    采樣,為用戶提供了精準(zhǔn)的多信號分析能力。本文將深入解析其背后的核心技術(shù)原理,揭示同步采樣實(shí)現(xiàn)機(jī)制。 ? 一、同步采樣的核心需求:消除通道間相位差 多通道
    的頭像 發(fā)表于 04-16 15:50 ?340次閱讀
    普源MSO8000示波器8通道同步<b class='flag-5'>采樣</b><b class='flag-5'>實(shí)現(xiàn)</b>原理揭秘

    記憶示波器的采樣率應(yīng)如何選擇

    采集1 ms信號。 實(shí)時采樣等效時間采樣 實(shí)時采樣:需高采樣率捕捉非重復(fù)信號。
    發(fā)表于 04-10 14:46

    調(diào)試ADS1258如何實(shí)現(xiàn)用定時器控制精確地時間采樣,好像自動掃描方式都是確定的采樣頻率?

    調(diào)試ADs1258遇到幾個問題: 1、調(diào)試ADS1258如何實(shí)現(xiàn)用定時器控制精確地時間采樣,好像自動掃描方式都是確定的采樣頻率? 2、如果想用固定通道
    發(fā)表于 02-05 08:53

    ADS1115的采樣時間要多久?

    ,如果反復(fù)交替測量的時候AD采樣值就會變差,而且交替頻率越高,數(shù)據(jù)越亂,越差.目前2秒交替一次得到的數(shù)據(jù)才是正常的,我想ADS1115的采樣時間不至于要1秒多吧?
    發(fā)表于 01-15 08:29

    采樣示波器的原理和應(yīng)用

    采樣示波器,也稱為等效時間采樣示波器,其原理和應(yīng)用如下:一、原理 等效取樣技術(shù):采樣示波器的根本
    發(fā)表于 12-31 14:17

    ADC08DL502采樣率最高到500M,這么高的采樣率的時鐘是否可以直接從FPGA輸出給ADC?

    我現(xiàn)在做一個數(shù)據(jù)采集板子,用的zyqn7000 soc FPGA,ADC用的ADC08DL502 ,采樣率最高到500M,想請問下這么高的采樣率的時鐘是否可以直接從FPGA輸出給AD
    發(fā)表于 12-26 06:37

    ADS6149采樣率250Mhz,后級接Xilinx FPGA,輸入1Mhz正弦波,在FPGA接口采樣得到異常采樣點(diǎn),為什么?

    ADS6149采樣率250Mhz,后級接Xilinx FPGA,輸入1Mhz正弦波,在FPGA接口采樣得到異常采樣點(diǎn),如圖1,圖2所示。
    發(fā)表于 12-25 07:57

    ADC采樣保持過程的具體時間要如何確定?

    放大器的工作過程就是在采樣跟蹤狀態(tài)和保持狀態(tài)之間切換。 但是datasheet里面我找不到關(guān)于采樣-保持過程工作的詳細(xì)介紹。 有沒有大神能告訴我,ADC一個工作周期內(nèi),采樣狀態(tài)的時間
    發(fā)表于 12-24 06:09

    FPGA驅(qū)動AD芯片之實(shí)現(xiàn)與芯片通信

    概述:?利用FPGA實(shí)現(xiàn)AD芯片的時序,進(jìn)一步實(shí)現(xiàn)與AD芯片數(shù)據(jù)的交互,主要熟悉FPGA對時序圖的實(shí)現(xiàn),掌握時序圖轉(zhuǎn)換Verilog硬件描述
    的頭像 發(fā)表于 12-17 15:27 ?1083次閱讀
    <b class='flag-5'>FPGA</b>驅(qū)動AD芯片之<b class='flag-5'>實(shí)現(xiàn)</b>與芯片通信

    AMC1306的采樣率可以達(dá)到多少?模擬信號轉(zhuǎn)換為數(shù)字信號轉(zhuǎn)換時間是多少?

    AMC1306的采樣率可以達(dá)到多少,資料里面在哪里描述,模擬信號轉(zhuǎn)換為數(shù)字信號轉(zhuǎn)換時間是多少?目前使用FPGA來進(jìn)行曼徹斯特碼解碼,有沒有什么協(xié)議
    發(fā)表于 12-06 08:27

    ADS1675IPAG采樣等待時間可以減小嗎?

    想咨詢一下關(guān)于ADS1675IPAG的采樣問題,我們使用ADS1675IPAG采樣時發(fā)現(xiàn),在125K采樣時,FPGA設(shè)置讀取128個點(diǎn),從開始采樣
    發(fā)表于 12-06 07:20

    FPGA門數(shù)的計(jì)算方法

    ,ESB/BRAM)和實(shí)現(xiàn)相同功能的標(biāo)準(zhǔn)門陣列比較,門陣列中包含的門數(shù)即為該FPGA基本單元的等效門數(shù),然后乘以基本單元的數(shù)目就可以得到FPGA門數(shù)估計(jì)值;二是分別用
    的頭像 發(fā)表于 11-11 09:45 ?1161次閱讀
    <b class='flag-5'>FPGA</b>門數(shù)的計(jì)算方法

    采樣頻率和信號頻率之間的關(guān)系

    在數(shù)字信號處理領(lǐng)域,采樣是將連續(xù)時間信號轉(zhuǎn)換為離散時間信號的過程。這個過程對于數(shù)字通信系統(tǒng)、音頻處理、視頻處理等領(lǐng)域至關(guān)重要。采樣頻率和信號頻率之間的關(guān)系決定了
    的頭像 發(fā)表于 10-15 11:26 ?3629次閱讀