一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

物理驗證在先進芯片設(shè)計中的核心地位

芯長征科技 ? 來源:半導(dǎo)體行業(yè)觀察 ? 2023-08-30 10:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在這個技術(shù)日新月異的時代,一個不爭的事實是,我們已經(jīng)邁入了芯片集成度迅速提升的階段。隨著5G、自動駕駛人工智能等領(lǐng)域的飛速發(fā)展,對芯片性能的需求也急劇增加。這種挑戰(zhàn)驅(qū)動芯片制造商走向更高的集成度,增加更多的晶體管,引入先進的光刻技術(shù),并不斷探索尖端的芯片工藝和封裝方式。

一顆表面微小的芯片內(nèi)部蘊藏著千絲萬縷的設(shè)計細節(jié)。因此,對芯片設(shè)計的電路布局、連線以及物理特性進行及時的驗證和確認至關(guān)重要。哪怕是一小步的差錯,都有可能導(dǎo)致整體失效,這凸顯了物理驗證在芯片設(shè)計中的關(guān)鍵地位。

物理驗證在先進芯片設(shè)計中的核心地位

近年來,“Shifting left”策略在芯片產(chǎn)業(yè)中受到了廣泛關(guān)注。其核心目標是應(yīng)對現(xiàn)代芯片設(shè)計的高復(fù)雜度,盡早在物理設(shè)計階段進行驗證,幫助設(shè)計團隊及時糾正錯誤,以保證最后的設(shè)計準確無誤,為最終流片做好充分準備。在此策略中,物理驗證的重要性不言而喻。

物理驗證主要包括設(shè)計規(guī)則檢查(DRC)、布局與原理圖(LVS)檢查和面向制造設(shè)計檢查(DFM)。在整個芯片設(shè)計項目中,一旦系統(tǒng)芯片(SoC)的主要部分組裝完成,就可以開始進行DRC和LVS的驗證。開發(fā)團隊應(yīng)當在每個設(shè)計階段,如宏設(shè)計、IP和塊級設(shè)計階段,無縫且清晰地進行物理驗證。與全芯片的組裝并行地進行物理驗證是更為高效的做法。

盡管物理驗證一直都是計算密集型的工作,但如今的芯片設(shè)計尺寸和復(fù)雜性又將這一挑戰(zhàn)提升到了一個全新的層次。對于擁有數(shù)十億晶體管的多芯片系統(tǒng)而言,一個DRC或LVS的任務(wù)可能需要使用數(shù)百個CPU核,運行數(shù)天。隨著工藝節(jié)點從7nm到5nm,再到3nm的進步,這一問題尤為突出。

在大型SoC的設(shè)計中,我們往往需要處理數(shù)百個組件,包括布局與路由塊、模擬單元、存儲器、第三方IP和I/O單元。盡管在設(shè)計過程中,這些組件各自可能都已經(jīng)經(jīng)過詳細的DRC檢查,但當它們被集成為一個完整芯片時,又會暴露出大量另外的設(shè)計問題,例如組件之間得位置不對齊,就可能觸發(fā)大量的DRC違規(guī)行為。傳統(tǒng)的DRC工具需要數(shù)日才能完成對如此龐大的設(shè)計的初次檢查,這可能導(dǎo)致在項目的最后階段,浪費流片輸出團隊大量額外的計算時間。

與此同時,LVS工具的發(fā)展也面臨著相似的挑戰(zhàn)。在現(xiàn)代的大規(guī)模電路設(shè)計中,LVS檢查可能耗費數(shù)天時間。初次整合所有設(shè)計組件后,LVS可能會揭示出如宏/IP問題、頂層整合錯誤和界面引腳對齊問題等新問題。雖然這些問題本身可能容易修復(fù),但它們確實會延長LVS的運行時間并增加計算要求,從而阻礙設(shè)計師的快速迭代。

在如今競爭白熱化的芯片市場中,上市時間(Time-to-market)是很重要的競爭力。任何物理驗證過程的延誤都可能影響芯片的上市時間,這不僅會帶來巨大的經(jīng)濟損失,還可能對企業(yè)的整體策略造成打擊。

因此,物理驗證工具必須不斷創(chuàng)新和改進,進一步智能化并提高效率。

理想中的DRC工具應(yīng)該能按制造商的基本規(guī)則自動運作,迅速評估設(shè)計質(zhì)量。當設(shè)計基本合規(guī)時,它可以順暢地完成剩下的檢查任務(wù)。此外,如果DRC能為設(shè)計師提供一個錯誤“熱圖”則是極大的加分項,它幫助設(shè)計師直觀地在數(shù)百萬的小錯誤中標識出目標問題區(qū)域,使設(shè)計師能迅速定位并解決問題。

LVS工具應(yīng)當能夠準確地識別出設(shè)計中哪些部分是關(guān)鍵,提供一個自動化的方法來迅速定位全芯片LVS運行中出現(xiàn)問題的根源。

這些壓力無疑給到了EDA供應(yīng)商,但一旦解決,這也將成為他們的核心競爭力。

顛覆傳統(tǒng),新思科技塑造下一代物理驗證

新思科技的IC Validator是一個專為現(xiàn)代設(shè)計的物理驗證工具,它采用業(yè)界先進的分布式處理算法,可擴展到超過 4,000個CPU核,實現(xiàn)了目前業(yè)內(nèi)領(lǐng)先的超大芯片的物理驗證簽收。數(shù)十億個晶體管的設(shè)計,一天內(nèi)就可完成設(shè)計規(guī)則檢查 (DRC)、布局與原理圖對照驗證 (LVS) 以及金屬填充的一次迭代。此外,IC Validator在僅有少量資源的情況下也可以立即啟動,在資源增加時使用更多的資源。

wKgZomTuqWeAEZT1AAL49LMvZJQ362.jpg

(圖源:新思科技)

近幾年來,新思科技不斷地對IC Validator進行升級,以滿足日益變化的芯片驗證需求。

1

Explorer DRC技術(shù)

早在2018年,新思科技就引入了Explorer DRC技術(shù),為開發(fā)團隊提供了在同一天進行DRC檢查的功能,并在SoC整合過程中在幾小時內(nèi)識別關(guān)鍵設(shè)計缺陷。它的性能相比傳統(tǒng)DRC流程大大提高,使運行時間加快五倍,使用的核心數(shù)量減少五倍。這意味著即使設(shè)計是“不干凈”的,16或32核的CPU也可以在幾小時之內(nèi)完成一個典型5nm芯片的DRC驗證,幫助流片工程師快速找到主要的設(shè)計問題并立即開始修復(fù)。

值得關(guān)注的是,新思科技正在嘗試通過云計算進行IC驗證,并以DRC作為其測試場景。這種創(chuàng)新的動力來源包括一下幾方面:

(1)面對成本壓力、不斷縮小的市場窗口以及更好的性能和更多功能的市場需求,本地存儲已成為許多企業(yè)無法承受的負擔。在云端進行IC設(shè)計,并實現(xiàn)計算資源的彈性擴展的時機已經(jīng)到來。

(2)單純地為DRC工具增加計算能力并不能縮短運行時間,因為在IC驗證過程中,某些計算資源可能會時常處于閑置狀態(tài),這導(dǎo)致了資源的浪費,增加了企業(yè)成本。

云計算為現(xiàn)代IC驗證提供了有效的途徑。通過云驗證,企業(yè)可以輕松地從本地數(shù)百核擴展到云端的數(shù)千核。這種方式不僅提供了彈性、靈活性和擴展性,還確保了資源的合理利用。同時,DRC的任務(wù)也能分配到多個核心上并行執(zhí)行,從而實現(xiàn)資源的最優(yōu)化,節(jié)約時間和成本。

新思科技的IC Validator的動態(tài)彈性CPU管理與流行的作業(yè)隊列系統(tǒng)(如LSF和SGE)能夠無縫集成,并可在本地和云端等不同類型的計算網(wǎng)絡(luò)上使用。例如,在新思科技與臺積電和微軟的合作中,在云端進行的IC設(shè)計將臺積電 N3E工藝的驗證時間從約50小時縮短到不到20小時,效率提高了65%,同時成本和CPU使用時間也比本地減少了25%。如下圖所示。除了所有時間和成本優(yōu)勢之外,新思科技的虛擬網(wǎng)絡(luò)(VNET)可以很好的確保云端部署EDA的安全性。

wKgaomTuqWeAR_HwAAHqkdVVxnY023.jpg

圖片來源:臺積電

2

Explorer LVS技術(shù)

2019年新思科技又推出了Explorer LVS技術(shù),這也是行業(yè)首款是專為SoC時代設(shè)計的現(xiàn)代LVS解決方案。Explorer LVS可以在簽核準備驗收時的任何時候使用,以檢查頂層設(shè)計的完整性。而且使用Explorer LVS可以快速、高效地檢測到關(guān)鍵問題,使驗收工程師無需承受傳統(tǒng)LVS工具的低效率。當首次完成全芯片整合后立即運行時,其性能和效益可以達到最大。

盡管Explorer LVS的主要設(shè)計目標是完整芯片的布局,但它適用于任何大小和復(fù)雜度的設(shè)計。設(shè)計越大、越復(fù)雜,其相對于前一代工具的性能就越好。Explorer LVS包括三個不同的階段,如下圖所示。

wKgZomTuqWeAPDBZAAP5eSbMNB8051.jpg

Explorer LVS檢查的3個階段

(圖源:新思科技)

一旦Explorer LVS對設(shè)計執(zhí)行,就會生成一個摘要文件,工程師可以使用摘要文件來檢查全芯片設(shè)計的整體質(zhì)量,以簽署準備度來衡量。每個單獨的錯誤都可以通過文本格式的日志文件或交互工具進行檢查和調(diào)試。對于設(shè)計中的短路的調(diào)試,Explorer LVS的結(jié)果可以立即加載到IC Validator ShortFinder中,以便進行快速和簡便的基于GUI的交互調(diào)試,如下圖所示。

wKgaomTuqWeAAKlyAAYlww15jS4161.jpg

在LVS中調(diào)試設(shè)計缺陷

(圖源:新思科技)

Explorer LVS可以與全面的LVS完美配合。在典型的流程中,當我們在初步的布局和路徑規(guī)劃后進行區(qū)塊或模塊設(shè)計時,可能會運行全面的LVS,以便在項目早期發(fā)現(xiàn)問題。當這些部分組裝成一個完整的芯片時,Explorer LVS提供快速的運行時間和直觀的調(diào)試來盡量清理設(shè)計,然后使用全面的LVS進行最終驗收。如果在驗收前發(fā)生了工程變更訂單(ECOs)或最后一刻的宏/模塊更新,Explorer LVS能確保設(shè)計的完整性不受損害。如下圖所示,在真實的客戶設(shè)計中,與全面的LVS相比,Explorer LVS的運行速度最快可提升30倍,且使用的內(nèi)存減少了30倍。

wKgaomTuqWeAH8TPAAFMeXCLsVU141.jpg

Explorer LVS的實際性能結(jié)果

(圖源:新思科技)

結(jié)論與展望

隨著半導(dǎo)體技術(shù)的迅猛發(fā)展,面對日益增長的挑戰(zhàn),我們亟需更為先進的設(shè)計驗證工具。新思科技在物理驗證技術(shù)上的持續(xù)創(chuàng)新,特別是通過Explorer DRC和Explorer LVS,再加上其在EDA云技術(shù)上的探索與突破,可以使芯片工程師更為高效和精確地完成設(shè)計驗證。這不僅確保了產(chǎn)品的卓越質(zhì)量和穩(wěn)健可靠性,而且為當下的芯片物理驗證流程注入了創(chuàng)新活力。

展望未來,隨著云計算的普及和技術(shù)的成熟,我們期望EDA工具能夠更加完美地集成到云環(huán)境中,實現(xiàn)真正的全球協(xié)作和無縫的設(shè)計驗證流程。同時這就需要像新思科技這樣的EDA廠商繼續(xù)在物理驗證技術(shù)上進行更深入的研究與創(chuàng)新。這將為整個半導(dǎo)體產(chǎn)業(yè)帶來更大的效率提升和成本節(jié)約。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片設(shè)計
    +關(guān)注

    關(guān)注

    15

    文章

    1087

    瀏覽量

    55655
  • 人工智能
    +關(guān)注

    關(guān)注

    1806

    文章

    49028

    瀏覽量

    249499
  • DRC
    DRC
    +關(guān)注

    關(guān)注

    2

    文章

    155

    瀏覽量

    37123
  • DFM
    DFM
    +關(guān)注

    關(guān)注

    8

    文章

    476

    瀏覽量

    29669
  • 自動駕駛
    +關(guān)注

    關(guān)注

    789

    文章

    14321

    瀏覽量

    170637

原文標題:芯片集成度飆升,物理驗證成為關(guān)鍵

文章出處:【微信號:芯長征科技,微信公眾號:芯長征科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    華大九天物理驗證EDA工具Empyrean Argus助力芯片設(shè)計

    芯片設(shè)計的流片之路充滿挑戰(zhàn),物理驗證EDA工具無疑是這“最后一公里”關(guān)鍵且不可或缺的利器。它通過設(shè)計規(guī)則檢查、版圖與原理圖一致性驗證等關(guān)鍵流程,為IC設(shè)計契合制造需求提供堅實保障。作
    的頭像 發(fā)表于 07-03 11:30 ?1104次閱讀
    華大九天<b class='flag-5'>物理</b><b class='flag-5'>驗證</b>EDA工具Empyrean Argus助力<b class='flag-5'>芯片</b>設(shè)計

    超大規(guī)模芯片驗證:基于AMD VP1902的S8-100原型驗證系統(tǒng)實測性能翻倍

    引言隨著AI、HPC及超大規(guī)模芯片設(shè)計需求呈指數(shù)級增長原型驗證平臺已成為芯片設(shè)計流程驗證復(fù)雜架構(gòu)、縮短迭代周期的
    的頭像 發(fā)表于 06-06 13:13 ?530次閱讀
    超大規(guī)模<b class='flag-5'>芯片</b><b class='flag-5'>驗證</b>:基于AMD VP1902的S8-100原型<b class='flag-5'>驗證</b>系統(tǒng)實測性能翻倍

    wafer晶圓厚度(THK)翹曲度(Warp)彎曲度(Bow)等數(shù)據(jù)測量的設(shè)備

    通過退火優(yōu)化和應(yīng)力平衡技術(shù)控制。 3、彎曲度(Bow) 源于材料與工藝的對稱性缺陷,對多層堆疊和封裝尤為敏感,需在晶體生長和鍍膜工藝嚴格調(diào)控。 在先進制程,三者共同決定了晶圓的幾何完整性,是良率提升
    發(fā)表于 05-28 16:12

    ADI 數(shù)據(jù)采集解決方案在先進光刻芯片制造領(lǐng)域大放異彩l

    ) 市場預(yù)計將在未來五年內(nèi)實現(xiàn)大幅增長。傳感器是芯片制造中使用的先進光刻系統(tǒng)的核心。 制造復(fù)雜、高性能且越來越小的半導(dǎo)體芯片時,在很大程度上依賴于高精度、高靈敏度的光刻工藝,這些工藝有
    的頭像 發(fā)表于 05-25 10:50 ?253次閱讀
    ADI 數(shù)據(jù)采集解決方案<b class='flag-5'>在先進</b>光刻<b class='flag-5'>芯片</b>制造領(lǐng)域大放異彩l

    濕度對基準源芯片穩(wěn)定性的影響探究

    在電子系統(tǒng)的設(shè)計實踐,很多工程師在使用基準源芯片時,往往只將其視作系統(tǒng)結(jié)構(gòu)中一個“默認接入”的元件,或是遵循手冊指導(dǎo)“需要加”的器件,而忽視了它在整個系統(tǒng)精度體系核心地位與作用機
    的頭像 發(fā)表于 05-03 17:57 ?941次閱讀
    濕度對基準源<b class='flag-5'>芯片</b>穩(wěn)定性的影響探究

    概倫電子先進PDK驗證平臺PQLab介紹

    PQLab是一款技術(shù)先進的PDK(半導(dǎo)體工藝設(shè)計套件)驗證平臺。隨著半導(dǎo)體工藝快速發(fā)展,PDK的規(guī)模和復(fù)雜度也在極速加大,以至于PDK的驗證難度越來越高,耗時越來越長,為解決這一困境,概倫電子憑借豐富的
    的頭像 發(fā)表于 04-16 09:44 ?323次閱讀
    概倫電子<b class='flag-5'>先進</b>PDK<b class='flag-5'>驗證</b>平臺PQLab介紹

    日月光擴大CoWoS先進封裝產(chǎn)能

    近期,半導(dǎo)體封裝巨頭日月光投控在先進封裝領(lǐng)域再次邁出重要一步,宣布將擴大其CoWoS(Chip-on-Wafer-on-Substrate)先進封裝產(chǎn)能,并與AI芯片巨頭英偉達的合作更加緊密。
    的頭像 發(fā)表于 02-08 14:46 ?722次閱讀

    三星芯片代工新掌門:先進與成熟制程并重

    制程與成熟制程的并重發(fā)展。他指出,當前三星代工部門最緊迫的任務(wù)是提升2nm產(chǎn)能的良率爬坡。這一舉措顯示了三星在先進制程技術(shù)領(lǐng)域的決心和實力。 同時,韓真晚也提到了三星電子在GAA工藝方面的領(lǐng)先地位。盡管三星已經(jīng)率先實現(xiàn)了全球首個GAA工藝,但
    的頭像 發(fā)表于 12-10 13:40 ?734次閱讀

    Chiplet在先進封裝的重要性

    ,裸芯片封裝在帶有電觸點的支撐盒中。外殼保護裸模免受物理傷害和腐蝕,并將芯片連接到PCB上。這種形式的芯片封裝已經(jīng)存在了幾十年。 但由于摩爾定律的放緩和單片集成電路制造成本的增加,該行
    的頭像 發(fā)表于 12-10 11:04 ?706次閱讀
    Chiplet<b class='flag-5'>在先進</b>封裝<b class='flag-5'>中</b>的重要性

    混合鍵合在先進封裝領(lǐng)域取得進展

    混合鍵合在先進封裝領(lǐng)域越來越受到關(guān)注,因為它提供了功能相似或不同芯片之間最短的垂直連接,以及更好的熱學(xué)、電氣和可靠性結(jié)果。 其優(yōu)勢包括互連縮小至亞微米間距、高帶寬、增強的功率效率以及相對于焊球連接
    的頭像 發(fā)表于 11-27 09:55 ?952次閱讀
    混合鍵合<b class='flag-5'>在先進</b>封裝領(lǐng)域取得進展

    晶圓微凸點技術(shù)在先進封裝的應(yīng)用

    之一。本文介紹了微凸點 制備的主要技術(shù)并進行優(yōu)劣勢比較,同時詳述了錫球凸點和銅柱凸點兩種不同的微凸點結(jié)構(gòu),為微凸點技術(shù)的更深入研究提供 參考。最后,本文整理了微凸點技術(shù)在先進封裝的應(yīng)用,并展望了未來的發(fā)展趨勢。
    的頭像 發(fā)表于 10-16 11:41 ?2026次閱讀
    晶圓微凸點技術(shù)<b class='flag-5'>在先進</b>封裝<b class='flag-5'>中</b>的應(yīng)用

    AI網(wǎng)絡(luò)物理層底座: 大算力芯片先進封裝技術(shù)

    隨著人工智能(AI)技術(shù)的迅猛發(fā)展,我們正站在第四次工業(yè)革命的風(fēng)暴, 這場風(fēng)暴也將席卷我們整個芯片行業(yè),特別是先進封裝領(lǐng)域。Chiplet是實現(xiàn)單個芯片算力提升的重要技術(shù),也是AI網(wǎng)
    發(fā)表于 09-11 09:47 ?1308次閱讀
    AI網(wǎng)絡(luò)<b class='flag-5'>物理</b>層底座: 大算力<b class='flag-5'>芯片</b><b class='flag-5'>先進</b>封裝技術(shù)

    形式驗證如何加速超大規(guī)模芯片設(shè)計?

    引言隨著集成電路規(guī)模的不斷擴大,從設(shè)計到流片(Tape-out)的全流程,驗證環(huán)節(jié)的核心地位日益凸顯。有效的驗證不僅是設(shè)計完美的基石,更是確保電路在實際應(yīng)用
    的頭像 發(fā)表于 08-30 12:45 ?953次閱讀
    形式<b class='flag-5'>驗證</b>如何加速超大規(guī)模<b class='flag-5'>芯片</b>設(shè)計?

    英飛凌CEO:亞洲在芯片生產(chǎn)與研發(fā)計劃占據(jù)核心地位

    英飛凌首席執(zhí)行官Jochen Hanebeck在出席公司馬來西亞功率芯片工廠盛大開業(yè)典禮時,強調(diào)了亞洲在其全球增長戰(zhàn)略核心地位,特別是在滿足人工智能(AI)和汽車領(lǐng)域日益增長需求的關(guān)鍵作用上。他指出,東南亞地區(qū)(涵蓋馬來西亞
    的頭像 發(fā)表于 08-09 15:37 ?831次閱讀

    如何控制先進封裝的翹曲現(xiàn)象

    在先進封裝技術(shù),翹曲是一個復(fù)雜且重要的議題,它直接影響到封裝的成功率和產(chǎn)品的長期可靠性。以下是對先進封裝翹曲現(xiàn)象的詳細探討,包括其成因、影響、控制策略以及未來發(fā)展趨勢。
    的頭像 發(fā)表于 08-06 16:51 ?2492次閱讀