一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

高速AD9172 AD9689 2通道 14bit 2GS/s FMC子卡

jf_60352890 ? 來源:jf_60352890 ? 作者:jf_60352890 ? 2023-09-09 19:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

概要

QT7331是一款高分辨率、高采樣率的ADC+DAC FMC子板。它同時支持2路14位3.0/2.6/2.0GS/s的A/D通道輸入和2路16位12.6GS/s的D/A通道輸出,全功率模擬-3dB輸入帶寬可達9GHz。QT7331A為3GSPS采樣率,QT7331B為2.6GSPS采樣率,QT7331C為2GSPS采樣率。本板卡支持觸發(fā)輸入或者輸出;內參考、外參考、外時鐘三種時鐘方式,可通過SPI總線實現(xiàn)時鐘源選擇。通過參考時鐘可實現(xiàn)多個板卡的同步。

wKgZomT8VqSAW1cfAADiekWGIyI297.png

QT7331板卡的電氣機械設計依據(jù)FMC標準(ANSI/VITA 57.1),通過一個高密度連接器(HPC)連接至FPGA載板。前面板I/O裝配6個SSMC同軸連接器。QT7331設計了風冷和導冷版本,可適應于多種FPGA載板,如 Xilinx和Altera等通用載板,以進行高性能的算法計算。

整體架構流程

wKgZomT8VqqAImHiAAC1Ch67ucU953.png


更多信息請加weixin-pt890111獲取

技術指標

? 6個SSMC的連接器,其中2個分別為模擬信號輸入1(AD0)和模擬信號輸入2(AD1);2個分別為模擬信號輸出1(DA0)和模擬信號輸出2(DA1);一個為外部時鐘輸入(CLK);一個為觸發(fā)輸入或者輸出(TRG)
? 采樣頻率:2通道16bits 12.6GS/s DA和
QT7331A:2通道 14bit 3GS/s AD;
QT7331B:2通道 14bit 2.6GS/s AD;
QT7331C:2通道 14bit 2GS/s AD;
? 輸入帶寬:全功率模擬輸入帶寬(-3 dB):9GHz
? ADC輸出和DAC輸入均為JESD204B標準數(shù)字接口
? 適應范圍:完全符合Vita57.1規(guī)范,包括結構件,子卡尺寸,面板連接器,正反面器件的限高等,大大提供了子卡的通用性和適配性
? 多種散熱方式:風冷或導冷
? 模擬輸入和輸出均為AC耦合
? 板載溫度監(jiān)控電路
? 時鐘選擇靈活:內部時鐘、外部時鐘選擇可由載板控制
? HPC高引腳數(shù)連接器
? 工作溫度:商業(yè)級0℃~ +70℃ ,工業(yè)級 -40℃~ +85℃

其他支持

提供Verilog bit文件
JESD204B Core,可包括BSP

性能與指標

模擬輸入:
(1)輸入耦合方式:交流耦合;
(2)ADC芯片數(shù)量:1片;
(3)全功率帶寬 (-3 dB):9.0GHz;
(4)滿量程輸入電壓:
QT7331A、1.13Vpp ~2.04Vpp,典型值1.7Vpp ;
QT7331B/C、1.1Vpp ~2.0Vpp,典型值1.7Vpp ;
(5)輸入阻抗:50 Ohm;
(6)連接器: SSMC;

模擬輸出:
(1)輸出耦合方式:交流耦合;
(2)DAC芯片數(shù)量:1片;
(3)全功率輸出帶寬:6GHz ;
(4)滿量程輸出電流:16~26mA可調;
(5)輸出阻抗:50 Ohm;
(6)連接器: SSMC ;

時鐘:
(1) 支持內參考或外部參考:
10MHz,功率-5~10dBm
(2) 支持外部采樣時鐘最高:
3 GHz; 功率-5~10dBm
(3) 輸入阻抗:50 Ohm;
(4) 耦合方式:交流耦合;
(5) 連接器: SSMC ;

觸發(fā):
(1)觸發(fā)輸入:3.3V CMOS/TTL;
(2)觸發(fā)輸出:3.3V CMOS/TTL;
(3)最大頻率:200MHz;
(4)連接器: SSMC ;

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 連接器
    +關注

    關注

    99

    文章

    15387

    瀏覽量

    140505
  • FMC
    FMC
    +關注

    關注

    0

    文章

    104

    瀏覽量

    20124
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    泰克TBS2000B數(shù)字存儲示波器通道數(shù)量選擇指南:從基礎配置到場景化應用

    泰克TBS2000B系列數(shù)字存儲示波器憑借其9英寸WVGA顯示屏、2GS/s采樣率及5Mpts存儲深度,成為電子工程師調試復雜信號的理想工具。其中,通道數(shù)量的選擇直接影響測試效率與成本效益。本文將從
    的頭像 發(fā)表于 07-16 14:26 ?96次閱讀
    泰克TBS2000B數(shù)字存儲示波器<b class='flag-5'>通道</b>數(shù)量選擇指南:從基礎配置到場景化應用

    EEPROM芯片內部的1路14bit ADC, ADC精度受使用通道數(shù)和采樣率是怎么樣的?

    EEPROM芯片內部的1路14bit ADC, ADC精度受使用通道數(shù)和采樣率是怎么樣的?EEPROM芯片通常不內置ADC(模數(shù)轉換器),其核心功能是存儲非易失性數(shù)據(jù),而非模擬信號轉換。若某
    發(fā)表于 06-04 09:04

    FMC設計原理圖:FMC209-基于FMC的4路125MAD輸入、2路1GDA輸出 中低頻信號采集

    FMC , 中低頻信號采集 , AD9268板卡 , DA輸出 , FMC連接
    的頭像 發(fā)表于 12-30 10:26 ?530次閱讀

    FMC設計方案:202-基于TI DSP TMS320C6678、Xilinx K7 FPGA XC7K325T的高速數(shù)據(jù)處理核心板

    AD FMC , FMC , FMC
    的頭像 發(fā)表于 12-16 16:02 ?1232次閱讀
    <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>設計方案:202-基于TI DSP TMS320C6678、Xilinx K7 FPGA XC7K325T的<b class='flag-5'>高速</b>數(shù)據(jù)處理核心板

    ADS62P49輸出是7bit怎么變?yōu)?b class='flag-5'>14bit呢?

    還有就是不太明白輸出是7bit怎么變?yōu)?b class='flag-5'>14bit呢? 謝謝了~
    發(fā)表于 12-11 06:59

    FMC設計原理圖:FMC181-八路125Msps 14bit 直流耦合脈沖采集AD FMC

    FMC , 高性能計算存儲板卡 , 直流耦合脈沖采集 , AD9253 , 超聲脈沖信號檢測
    的頭像 發(fā)表于 12-09 11:27 ?516次閱讀
    <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>設計原理圖:<b class='flag-5'>FMC</b>181-八路125Msps <b class='flag-5'>14bit</b> 直流耦合脈沖采集AD <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>

    設計原理圖:232-基于FMC22發(fā)TLK2711

    FPGA 信號處理 , 高速信號采集處理板 , 圖像數(shù)據(jù)采集 , TLK2711 , 2711
    的頭像 發(fā)表于 12-06 10:26 ?573次閱讀
    <b class='flag-5'>子</b><b class='flag-5'>卡</b>設計原理圖:232-基于<b class='flag-5'>FMC</b>的<b class='flag-5'>2</b>收<b class='flag-5'>2</b>發(fā)TLK2711<b class='flag-5'>子</b><b class='flag-5'>卡</b>

    一個DAC的最高采樣率是125MSPS,該DAC是14bit的,那么如果輸出2Mhz的正弦波信號,每個周期10個點,可以實現(xiàn)嗎?

    一個DAC的最高采樣率是125MSPS,該DAC是14bit的,那么如果輸出2Mhz的正弦波信號,每個周期10個點,請問這個DAC可以實現(xiàn)嗎? 所需帶寬=2MHz*10*14bit=
    發(fā)表于 12-06 08:34

    AIC3256采用I2S模式時,6通道音頻采集的傳輸時序將是怎么樣的呢?

    的呢? 請問下圖中紅色標記中N/1 ,N/2 ,N/3 是什么含意? 請問在I2S模式下,如果采用16bit 的采樣,若WORD CLOCK 為 2*3 *8
    發(fā)表于 10-30 07:04

    FMC 設計原理圖:154-基于FMC 八路SFP+萬兆光纖

    圖像處理 , 高速圖像處理 , FMC , 萬兆光纖
    的頭像 發(fā)表于 10-23 09:55 ?792次閱讀
    <b class='flag-5'>FMC</b> <b class='flag-5'>子</b><b class='flag-5'>卡</b>設計原理圖:154-基于<b class='flag-5'>FMC</b> 八路SFP+萬兆光纖<b class='flag-5'>子</b><b class='flag-5'>卡</b>

    FMC原理圖設計:四通道1.25G/14bit數(shù)據(jù)采集

    UD FMC-705 支持四通道1250M/14bit中頻采集,FMC模塊滿足VITA57.1/FMC57.4單寬、導冷規(guī)范。ADC支持國
    發(fā)表于 10-17 16:43

    9129板卡設計原理圖:303-兩路5.6Gsps 14bit DA FMC

    DA FMC , FMC , 工業(yè)定制化儀器 , 圖像分析
    的頭像 發(fā)表于 10-12 17:19 ?825次閱讀
    9129板卡設計原理圖:303-兩路5.6Gsps <b class='flag-5'>14bit</b> DA <b class='flag-5'>FMC</b><b class='flag-5'>子</b><b class='flag-5'>卡</b>

    FMC原理圖設計: 4路 16bit 250M ADC+4路 16bit 2.8G DAC

    UD FMC-706可用于多通道的采集回放,ADC支持國產CL3669或進口ADS42LB69采集芯片,DAC支持國產GM9154或進口AD9144、AD9154芯片,輸入和輸出均為交流耦合方式。FMC
    發(fā)表于 09-28 17:24

    PXIe模塊:任意波形發(fā)生器,±10V電壓輸出,14bit分辨率

    支持±10V寬幅電壓輸出;支持14bit分辨率;
    的頭像 發(fā)表于 08-30 11:58 ?634次閱讀
    PXIe模塊:任意波形發(fā)生器,±10V電壓輸出,<b class='flag-5'>14bit</b>分辨率

    ADS8578S 14位、高速8通道同步采樣ADC數(shù)據(jù)表

    電子發(fā)燒友網站提供《ADS8578S 14位、高速8通道同步采樣ADC數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-30 13:50 ?0次下載
    ADS8578<b class='flag-5'>S</b> <b class='flag-5'>14</b>位、<b class='flag-5'>高速</b>8<b class='flag-5'>通道</b>同步采樣ADC數(shù)據(jù)表