一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于Xilinx FPGA的嵌入式系統(tǒng)設(shè)計

FPGA設(shè)計論壇 ? 來源:未知 ? 2023-10-25 16:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

wKgZomU40zWAAz51AAADFPiCFw8749.pngwKgZomU40zWACaS8AAAAuFYhST8973.png

點擊上方藍(lán)字關(guān)注我們

wKgZomU40zaAEuJDAAAC9hV8I20339.png

1 概述

1.1 FPGA的特點及其發(fā)展趨勢

嵌入式系統(tǒng)是一個面向應(yīng)用、技術(shù)密集、資金密集、高度分散、不可壟斷的產(chǎn)業(yè),隨著各個領(lǐng)域應(yīng)用需求的多樣化,嵌入式設(shè)計技術(shù)和芯片技術(shù)也經(jīng)歷著一次又一次的革新。雖然ASIC的成本很低,但設(shè)計周期長、投入費用高、風(fēng)險較大,而可編程邏輯器件(Programmable Logical Device)設(shè)計靈活、功能強大,尤其是高密度現(xiàn)場可編程邏輯器件(Field Programmable Gate Array)其設(shè)計性能已完全能夠與ASIC媲美,而且由于FPGA的逐步普及,其性能價格比已足以與ASIC抗衡。因此,F(xiàn)PGA在嵌入式系統(tǒng)設(shè)計領(lǐng)域已占據(jù)著越來越重要的地位。

FPGA的基本結(jié)構(gòu)由以下幾個部分構(gòu)成:

·可編程邏輯功能模塊CLB(Configurable Logic Blocks)

·可編程輸入輸出模塊IOB(Input/Output Blocks)

·可編程內(nèi)部互連資源PI(Programmable Interconnection)

隨著工藝的進(jìn)步和應(yīng)用系統(tǒng)需求,一般在FPGA中還包含以下可選資源:

·存儲器資源(Block RAM和Select RAM)

·數(shù)字時鐘管理單元(分頻/倍頻、數(shù)字延遲)

·I/O多電平標(biāo)準(zhǔn)兼容(Select I/O)

·算數(shù)運算單元(乘法器、加法器)

·特殊功能模塊(MAC等硬IP核)

·微處理器(PPC405等硬處理器

以FPGA為核心的PLD產(chǎn)品是近幾年集成電路中發(fā)展得最快的產(chǎn)品。隨著FPGA性能的高速發(fā)展和設(shè)計人員自身能力的提高,F(xiàn)PGA將進(jìn)一步擴(kuò)大可編程芯片的領(lǐng)地,將復(fù)雜專用芯片擠向高端和超復(fù)雜應(yīng)用。目前FPGA的發(fā)展趨勢主要體現(xiàn)在以下幾個方面:

·向更高密度、更大容量的千萬門系統(tǒng)級方向邁進(jìn)

·向低成本、低電壓、微功耗、微封裝和綠色化發(fā)展

·IP資源復(fù)用理念將得到普遍認(rèn)同并成為主要設(shè)計方式

·MCUDSP、MPU等嵌入式處理器IP將成為FPGA應(yīng)用的核心

隨著處理器以IP的形式嵌入到FPGA中,ASIC和FPGA之間的界限將越來越模糊,未來的某些電路版上可能只有這兩部分電路:模擬部分(包括電源)和一塊FPGA芯片,最多還有一些大容量的存儲器。Xilinx等公司最新一代FPGA:Spartan II/E、Virtex II Pro及其相關(guān)IP Core的推出,使我們有理由相信,可編程片上系統(tǒng)(System on Programmable Chip)的時代已經(jīng)離我們不遠(yuǎn)了。

1.2可編程片上系統(tǒng)(SOPC)的基本特征

可編程片上系統(tǒng)(SOPC)是一種特殊的嵌入式系統(tǒng):首先它是片上系統(tǒng)(SOC),即由單個芯片完成整個系統(tǒng)的主要邏輯功能;其次,它是可編程系統(tǒng),具有靈活的設(shè)計方式,可裁減、可擴(kuò)充、可升級,并具備軟硬件在系統(tǒng)可編程的功能。

SOPC結(jié)合了SOC和FPGA各自的優(yōu)點,一般具備以下基本特征:

·至少包含一個嵌入式處理器內(nèi)核

·具有小容量片內(nèi)高速RAM資源

·豐富的IP Core資源可供選擇

·足夠的片上可編程邏輯資源

·處理器調(diào)試接口和FPGA編程接口

·可能包含部分可編程模擬電路

·單芯片、低功耗、微封裝

SOPC設(shè)計技術(shù)實際上涵蓋了嵌入式系統(tǒng)設(shè)計技術(shù)的全部內(nèi)容,除了以處理器和實時多任務(wù)操作系統(tǒng)RTOS)為中心的軟件設(shè)計技術(shù)、以PCB信號完整性分析為基礎(chǔ)的高速電路設(shè)計技術(shù)以外,SOPC還涉及目前以引起普遍關(guān)注的軟硬件協(xié)同設(shè)計技術(shù)。由于SOPC的主要邏輯設(shè)計是在可編程邏輯器件內(nèi)部進(jìn)行,而BGA封裝已被廣泛應(yīng)用在微封裝領(lǐng)域中,傳統(tǒng)的調(diào)試設(shè)備,如:邏輯分析儀和數(shù)字示波器,已很難進(jìn)行直接測試分析,因此,必將對以仿真技術(shù)為基礎(chǔ)的軟硬件協(xié)同設(shè)計技術(shù)提出更高的要求。同時,新的調(diào)試技術(shù)也已不斷涌現(xiàn)出來,如Xilinx公司的片內(nèi)邏輯分析儀Chip Scope ILA就是一種價廉物美的片內(nèi)實時調(diào)試工具。

2 IP資源復(fù)用理念與IP Core設(shè)計

2.1 IP資源復(fù)用理念

由于芯片設(shè)計的復(fù)雜性和產(chǎn)品面市時間對于保證終端市場的成功率至關(guān)重要,設(shè)計師不斷尋求縮短設(shè)計周期的方法,以及更有效的設(shè)計方式。隨著我們步入系統(tǒng)級芯片時代,利用IP內(nèi)核和可編程邏輯進(jìn)行設(shè)計復(fù)用顯得日趨重要。

IP資源復(fù)用(IP Reuse)是指在集成電路設(shè)計過程中,通過繼承、共享或購買所需的智力產(chǎn)權(quán)內(nèi)核,然后再利用EDA工具進(jìn)行設(shè)計、綜合和驗證,從而加速流片設(shè)計過程,降低開發(fā)風(fēng)險。IP Reuse已逐漸成為現(xiàn)代集成電路設(shè)計的重要手段,在日新月異的各種應(yīng)用需求面前,超大規(guī)模集成電路設(shè)計時代正步入一個IP整合的時代。

IP Reuse不僅僅應(yīng)用于專用集成電路設(shè)計,對基于FPGA的嵌入式系統(tǒng)設(shè)計領(lǐng)域而言,更是具有舉足輕重的地位。FPGA在采用IP內(nèi)核方面走在了市場的前面,其原因有以下幾個方面:

·FPGA具有極高的靈活性和面市時間短的特點,這使得多項設(shè)計迭代可以在數(shù)小時而不是數(shù)周內(nèi)完成

·由于FPGA密度達(dá)到了百萬門甚至是千萬門,越來越多的設(shè)計師傾向于使用IP內(nèi)核保持和提高產(chǎn)品的產(chǎn)量

·可編程邏輯價格低廉,可以作為切實可行的生產(chǎn)工具以及最佳原型設(shè)計,而且不許要昂貴的EDA設(shè)計工具,大大降低了設(shè)計門檻

2.2 IP Core設(shè)計方法:編碼風(fēng)格與項目模板

IP Core是IP Reuse的載體和核心內(nèi)容,基于應(yīng)用需求、規(guī)范協(xié)議和行業(yè)標(biāo)準(zhǔn)的不同,IP Core的內(nèi)容也是千差萬別的。但是,為了使IP Core易于訪問和易于集成,其設(shè)計必須遵循一定的規(guī)范和準(zhǔn)則。

在IP Core的開發(fā)方面,許多開放性的團(tuán)體都付出了巨大的努力來推動各種IP Core的開發(fā)和IP Reuse理念的推廣,其中比較著名的是Open Cores開發(fā)組織(http://www.opencores.org)。他們不僅開發(fā)了許多開放源代碼的IP Core,涵蓋了處理器IP、處理器外設(shè)控制器IP、算術(shù)運算單元IP、DSP算法IP等方面,而且編寫了詳細(xì)的IP Core編碼風(fēng)格和項目模板,并倡導(dǎo)了一種總線標(biāo)準(zhǔn)wishbone,用于規(guī)范各種IP Core的接口標(biāo)準(zhǔn)。國內(nèi)開放性團(tuán)體IP Core開發(fā)小組(http://www.IPcore.com.cn)也在IP Core開發(fā)和IP Reuse理念的推廣和普及方面進(jìn)行了不懈的努力。

編碼風(fēng)格(Coding Style)是基于HDL的IP Core源碼編寫的指導(dǎo)性文檔,其可讀性直接關(guān)系到IP Core的易于訪問和易于集成性。編碼風(fēng)格一般包含幾個方面的約定:文件頭和版本說明、聯(lián)機(jī)注釋、命名規(guī)則、可綜合編碼等。

項目模板則規(guī)定了完成一個IP Core設(shè)計包含的主要內(nèi)容及所需提供的文檔,項目模板內(nèi)容及其文檔直接關(guān)系到IP Core的易于集成特性,一個IP Core必須是完整的、經(jīng)過全面驗證的,才能順利地集成到應(yīng)用項目中去。項目模板一般包含幾個方面的內(nèi)容:項目定義、接口說明、系統(tǒng)結(jié)構(gòu)和模塊、設(shè)計文檔說明、測試驗證報告、約束和實現(xiàn)、版本說明、試用評價以及參考文獻(xiàn)等。

編碼風(fēng)格和項目模板詳細(xì)文檔的英文版和中文版可分別從上述兩個網(wǎng)站獲得。

2.3 IP Core驗證:仿真、測試與評估板

IP Core設(shè)計在完成編碼階段以后,對其功能的測試驗證是一項非常重要的內(nèi)容,因為這直接關(guān)系到IP Core資源的可用性。僅僅通過功能仿真、時序仿真和測試向量驗證的IP Core是不完備的,它必須通過實際系統(tǒng)的驗證。國際上各大公司通常采用的辦法是評估板驗證,也即構(gòu)建一個與實際系統(tǒng)IP Core應(yīng)用一致的硬件環(huán)境,通過下載FPGA配置使其具備相應(yīng)的邏輯功能,并進(jìn)行實物仿真。

另外,由于IP Core的許可成本較高,用戶也通常希望在購買IP Core之前,對其功能進(jìn)行充分的驗證以確定是否適合于目標(biāo)系統(tǒng),從而降低投資風(fēng)險,(當(dāng)然,內(nèi)核和源代碼的知識產(chǎn)權(quán)是加了保護(hù)措施的),Xilinx公司的Sing Once和Altera公司的Open Core均提供了這樣的平臺。

Xilinx公司和Altera公司均提供了許多用于評估IP Core的FPGA評估板,如USB、MAC、IEEE1394等等。許多第三方設(shè)計中心,如Insight,還開發(fā)了用于SOPC系統(tǒng)集成的Virtex II MicroBlaze評估板和Virtex II Pro PPC405評估板等等。Xilinx FPGA的國內(nèi)專業(yè)設(shè)計公司長沙依元素科技(http://www.eestd.com)還開發(fā)了用于測評各類基本IP Core以及學(xué)習(xí)培訓(xùn)用途的數(shù)字刀劍?系列 (DigitalSword?Series Kit)評估板,如圖1所示,該系列評估板提供了VGA、LCD、音頻、鍵盤鼠標(biāo)、串口、并口、USB Slave、I2C等電平接口,并提供了標(biāo)準(zhǔn)擴(kuò)展總線以及豐富的子板功能模塊支持。

圖1(a) 數(shù)字刀劍 系列之火龍刀

wKgZomU40zaASPGRAAB8ES0bnqY623.jpg

圖1(b) 數(shù)字刀劍?系列FPGA評估板結(jié)構(gòu)框圖

wKgZomU40zaAABxgAAAborOYgoY489.png

3 基于Xilinx FPGA的嵌入式系統(tǒng)設(shè)計

3.1 FPGA基本開發(fā)流程與開發(fā)工具

FPGA基本開發(fā)流程主要包括設(shè)計輸入(Design Entry);設(shè)計仿真(Simulation);設(shè)計綜合(Synthesize);布局布線(Place & Route);配置(Configuration)五個主要步驟。

設(shè)計輸入主要有原理圖輸入和HDL輸入兩種方式,一般開發(fā)商都同時支持兩種輸入方式。有些熟悉硬件設(shè)計的工程師開始喜歡利用原理圖進(jìn)行設(shè)計,這種方法非常直觀,但基于可移植性和規(guī)范化方面的考慮,絕大部分深入FPGA設(shè)計和ASIC設(shè)計的工程師最終都將統(tǒng)一到HDL平臺上來。

設(shè)計仿真包含功能仿真和時序仿真兩項主要內(nèi)容,功能仿真忽略了綜合和布局布線導(dǎo)致的時延等因素,僅僅從邏輯上進(jìn)行仿真,這對設(shè)計思路的驗證是有幫助的,但必須通過時序仿真作進(jìn)一步驗證,發(fā)現(xiàn)并修正時序問題。

設(shè)計綜合將HDL語言生成用于布局布線的網(wǎng)表和相應(yīng)的約束。綜合效果直接導(dǎo)致設(shè)計的性能和邏輯門的利用效率,因此,許多可編程邏輯器件開發(fā)商都支持第三方綜合和仿真工具,著名的有:Synplicity、Synopsys和ModelSim等。

布局布線工具利用綜合生成的網(wǎng)表,在FPGA內(nèi)部進(jìn)行布局布線,并生成可用于配置的比特流文件。布局布線工具與可編程邏輯器件工藝及其布線資源密切相關(guān),一般由可編程邏輯器件開發(fā)商直接提供。

隨著可編程邏輯器件容量的不斷增大和設(shè)計性能要求的不斷提高,對傳統(tǒng)的FPGA開發(fā)工具提出了挑戰(zhàn)。以Xilinx公司為例,應(yīng)IP Core開發(fā)和集成的需要,開發(fā)了IP Core使用工具Core Generator和IP Core包裝工具IP Capture;提供了模塊化設(shè)計工具M(jìn)odular Design用于超大規(guī)模設(shè)計的團(tuán)隊項目開發(fā);用片內(nèi)邏輯分析儀ChipScope ILA進(jìn)行片內(nèi)邏輯調(diào)試;Xpower則用于設(shè)計功耗分析并得出相應(yīng)的解決方案;還有System Generator結(jié)合Simulink甚至可以簡單地實現(xiàn)數(shù)字信號處理模型(如FIR濾波器和FFT等)的FPGA硬件實現(xiàn)。此外,一些有爭議的設(shè)計工具,如基于C語言的FPGA開發(fā)工具DK1等為超大容量FPGA設(shè)計和復(fù)雜邏輯設(shè)計提供了值得嘗試的途徑。

3.2 處理器IP Core:Micro Blaze與PPC405

將處理器IP Core嵌入到可編程邏輯器件是基于FPGA的嵌入式系統(tǒng)設(shè)計的前提條件,目前,國內(nèi)外許多單位已成功的將51單片機(jī)、ARM和PPC等處理器內(nèi)核嵌入各種可編程邏輯器件并進(jìn)行了應(yīng)用系統(tǒng)的設(shè)計,其中最著名的要數(shù)Xilinx公司的Micro Blaze和Altera公司的Nois了。Xilinx從Pico Blaze到Micro Blaze,再到PPC405,完成了從8位單片機(jī)到32位微處理器的逐步完善和性能提升。

Micro Blaze 是一個專門為Xilinx FPGA優(yōu)化的RISC嵌入式軟處理器,符合IBM Core Connect標(biāo)準(zhǔn),能夠與PPC405系統(tǒng)無縫連接,Micro Blaze軟處理器內(nèi)核的結(jié)構(gòu)如圖2所示,

wKgZomU40zaASSkNAAAi2rPAIzU429.jpg

圖2 Micro Blaze IP Core結(jié)構(gòu)框圖

它具備以下基本特征:

·32個32bit通用寄存器

·硬件乘法器(僅限Virtex II系列)

·32bit地址總線和32bit數(shù)據(jù)總線

·三操作數(shù)32bit指令字,兩種尋址模式

·獨立的片內(nèi)程序32bit總線和數(shù)據(jù)總線

·片內(nèi)總線遵循OPB(On-chip Peripheral Bus)標(biāo)準(zhǔn)

·通過LMB(Local Memory Bus)訪問片內(nèi)Block RAM

Micro Blaze是一個非常簡化,但有具有較高性能的軟處理器內(nèi)核,他可以在性價比很高的Spartan II(-E)系列FPGA上實現(xiàn),系統(tǒng)時鐘頻率為75MHZ,僅占用400個Slice資源,相當(dāng)于10萬門FPGA容量的三分之一,而10萬門的Spartan II系列FPGA的批量目標(biāo)市場價格僅為10美元左右,非常適合消費類嵌入式產(chǎn)品應(yīng)用需求。

在Xilinx最新一代FPGA Virtex II Pro中,嵌入了IBM公司的PPC405 RISC結(jié)構(gòu)硬處理器(如圖3所示),

wKgZomU40zaAdCLGAAAsDFYZJ18232.jpg

圖3 PPC405 IP Core結(jié)構(gòu)框圖

該處理器內(nèi)核具備以下基本特征:

·32位、Harvard結(jié)構(gòu),300MHZ以上工作頻率

·支持IBM Core Connect總線標(biāo)準(zhǔn)

·符合PowerPC UISA標(biāo)準(zhǔn)

·低功耗:0.9mW/MHZ

·硬件乘法和除法單元

·32個32bit通用寄存器

·16KB雙端口程序緩存

·16KB雙端口數(shù)據(jù)緩存

·內(nèi)存管理單元(MMU)支持

·獨立的調(diào)試和跟蹤接口

PPC405硬處理器內(nèi)核性能上與現(xiàn)有的EPPC Core完全一致,含有PPC405 Core 的Virtex II Pro系列FPGA還附加了Gbit收發(fā)器和18×18硬件乘法器以及龐大的可編程邏輯資源,非常適合于通信、圖像信號處理以及復(fù)雜應(yīng)用系統(tǒng)的設(shè)計,并提供了更加靈活的設(shè)計模式。

3.3 基于Micro Blaze和PPC405 Core的SOPC軟硬件開發(fā)

基于嵌入式處理器內(nèi)核的SOPC系統(tǒng)開發(fā)是一個軟硬件協(xié)同設(shè)計的過程,一方面,它極大地提高了系統(tǒng)設(shè)計的靈活性和快速的設(shè)計迭代周期,使整個開發(fā)過程變得更加可控;另一方面,一些新的調(diào)試和設(shè)計問題,如邏輯分析儀和數(shù)字示波器的接入等,對調(diào)試設(shè)備和調(diào)試手段提出了更高的要求,為了盡可能避免問題的產(chǎn)生,要求有更好的設(shè)計工具和集成開發(fā)環(huán)境,保證IP Core資源的可用性和設(shè)計實現(xiàn)的一致性,讓設(shè)計工程師從煩瑣的內(nèi)部時序調(diào)試中解放出來。

Xilinx提供了針對Micro Blaze Core應(yīng)用系統(tǒng)開發(fā)的集成開發(fā)環(huán)境MDK,該開發(fā)環(huán)境包含了用于硬件描述和系統(tǒng)生成的Platform Generator、用于軟件設(shè)計和編譯的Micro Blaze IDE,GDB調(diào)試可通過FPGA配置JTAG接口進(jìn)行,無需任何附加的調(diào)試硬件,配合Foundation ISE4.2和FPGA目標(biāo)板即可進(jìn)行全功能開發(fā),MDK還包含了UART、GPIO、Watchdog、Timer/Counter、EMC和中斷控制等基本處理器外設(shè)庫,用戶可以添加兼容OPB總線標(biāo)準(zhǔn)的任意IP Core。Insight和依元素科技均提供了功能全面的Micro Blaze Core評估工具。

PPC405 Core是一個高性能的處理器內(nèi)核,它具有獨立于FPGA JTAG的調(diào)試端口和更加復(fù)雜的調(diào)試功能,我們甚至可以將基于PPC405 Core的SOPC調(diào)試直觀地理解為基于IBM PPC405處理器和大容量FPGA的單板機(jī)調(diào)試,只不過這個單板機(jī)無需進(jìn)行傳統(tǒng)的PCB設(shè)計和調(diào)試,設(shè)計迭代過程全部在計算機(jī)上進(jìn)行。PPC405 Core的軟件集成開發(fā)環(huán)境支持傳統(tǒng)的IBM PPC405開發(fā)環(huán)境,Xilinx提供了相應(yīng)的系統(tǒng)集成開發(fā)環(huán)境和GNU軟件開發(fā)工具包支持。第三方軟件開發(fā)商Wind River和Montvisa已分別宣布其VxWorks和HardHat Linux實時操作系統(tǒng)(RTOS)及其集成開發(fā)環(huán)境支持Virtex II Pro 系列FPGA,Insight和Avnet已開始銷售含有Virtex II Pro FPGA的高端評估板。依元素科技也推出了用于開發(fā)PowerPC系列處理器的GNU集成開發(fā)工具和利刃?系列調(diào)試工具,以及含有PowerPC處理器的原型評估板。

4 基于Internet可重配置邏輯(IRL)

4.1 IRL技術(shù)的基本特征與應(yīng)用

Internet Reconfigurable Logic (IRL)是Xilinx倡導(dǎo)的一種新的FPGA設(shè)計理念,其核心是通過Internet對遠(yuǎn)程設(shè)備的硬件設(shè)計和軟件程序進(jìn)行升級、重構(gòu)、調(diào)試和監(jiān)控,這種設(shè)計理念伴隨著嵌入式Internet技術(shù)的蓬勃發(fā)展必將對嵌入式設(shè)備的設(shè)計模式產(chǎn)生深遠(yuǎn)的影響。

IRL包括三個方面的基本要素:

·含有配置bit流或應(yīng)用程序的主機(jī)

·含有配置功能的目標(biāo)系統(tǒng)

·Internet或遠(yuǎn)程訪問介質(zhì)

在Internet環(huán)境下,可通過Web Browser訪問遠(yuǎn)程目標(biāo)機(jī),通過HTTP、FTP協(xié)議、Java Applet和CGI等功能實現(xiàn)數(shù)據(jù)、文件傳輸和交互控制功能。在某些特殊環(huán)境下,遠(yuǎn)程訪問介質(zhì)可以是PSTN、無線網(wǎng)絡(luò)或其它特殊媒介,這在某些工業(yè)控制場合以及軍事應(yīng)用中是常見的。

IRL技術(shù)可以應(yīng)用于許多場合,諸如:在部分功能沒有完成全面測試之前就可以先將產(chǎn)品投放市場;故障設(shè)備的遠(yuǎn)程維護(hù);遠(yuǎn)程修復(fù)產(chǎn)品使用過程中發(fā)現(xiàn)的Bug;對已售出的產(chǎn)品升級新的功能;對新出現(xiàn)的標(biāo)準(zhǔn)和協(xié)議予以支持等等??偠灾捎肐RL技術(shù)將帶給我們的產(chǎn)品三個明顯的優(yōu)勢:縮短產(chǎn)品上市時間;減少產(chǎn)品維護(hù)費用;延長產(chǎn)品生命周期。

4.2 IRL技術(shù)的設(shè)計實現(xiàn)

在基于Web Browser的條件下,主機(jī)端的應(yīng)用程序?qū)⑦_(dá)到最簡化,主機(jī)端無需安裝任何特殊應(yīng)用程序就可完成對遠(yuǎn)程設(shè)備的操作,這種簡化對用戶而言是必要的。這樣,目標(biāo)機(jī)的設(shè)計就是IRL技術(shù)實現(xiàn)的全部內(nèi)容。

一般而言,目標(biāo)機(jī)端IRL模塊應(yīng)實現(xiàn)以下功能:

·以太網(wǎng)或Modem接入

·TCP/IP或TCP/IP+PPP協(xié)議棧

·Http Web Server

·支持CGI、ASP或Java Script

·FPGA配置時序,至少支持JTAG配置模式

·足夠的存儲空間和配置故障恢復(fù)功能

在嵌入式Internet技術(shù)和處理器的支持下,這些功能的實現(xiàn)已經(jīng)不是技術(shù)上的瓶頸了,圖4給出了依元素科技也開發(fā)的IRL評估模塊原理框圖,

wKgZomU40zaAaQgMAAAe1_YmNKc714.jpg

圖4 基于Rabbit2000的IRL模塊原理框圖

該這種實現(xiàn)方式是一種基于單片機(jī)或?qū)S锰幚砥鞯腎RL實現(xiàn)方式。Avnet推出了基于PowerPC和PMC總線的高端IRL技術(shù)評估板。

在本文研究的SOPC設(shè)計技術(shù)的基礎(chǔ)上,F(xiàn)PGA甚至能夠通過內(nèi)部嵌入式處理器內(nèi)核(如Micro Blaze和PPC405)及其軟件支持,實現(xiàn)對自身的重構(gòu)和升級。

5 結(jié)束語

隨著可編程邏輯器件工藝的不斷進(jìn)步和開發(fā)工具的不斷增強,F(xiàn)PAG將更加廣泛的應(yīng)用在各個領(lǐng)域,F(xiàn)PGA的將在更廣泛的范圍普及,成本和價格將不再成為我們拒絕在設(shè)計中采用FPGA的理由。我們有理由相信,SOPC、IRL等設(shè)計理念將會對我們的設(shè)計方式產(chǎn)生新的變革,也必將給每一位嵌入式工程師帶來有益的思路和更加寬廣的創(chuàng)意空間。

wKgZomU40zaACS8TAABUdafP6GM094.jpg

精彩推薦 至芯科技FPGA就業(yè)培訓(xùn)班——助你步入成功之路、10月29號西安中心開課、歡迎咨詢! FIR濾波器的實現(xiàn)方法有哪幾種? 什么是數(shù)字中頻?FPGA怎么實現(xiàn)數(shù)字中頻?掃碼加微信邀請您加入FPGA學(xué)習(xí)交流群

wKgZomU40zeAQvJnAABiq3a-ogY470.jpgwKgZomU40zeAKGO0AAACXWrmhKE808.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點個在看你最好看


原文標(biāo)題:基于Xilinx FPGA的嵌入式系統(tǒng)設(shè)計

文章出處:【微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1646

    文章

    22054

    瀏覽量

    618801

原文標(biāo)題:基于Xilinx FPGA的嵌入式系統(tǒng)設(shè)計

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    怎么結(jié)合嵌入式,Linux,和FPGA三個方向達(dá)到一個均衡發(fā)展?

    嵌入式領(lǐng)域,不少人都懷揣著讓嵌入式、Linux 和 FPGA 三個方向?qū)崿F(xiàn)均衡發(fā)展的夢想,然而實踐中卻面臨諸多挑戰(zhàn)。就像備受矚目的全棧工程師稚暉君,他從大學(xué)玩單片機(jī)起步,憑借將智能算法融入
    的頭像 發(fā)表于 06-25 10:08 ?325次閱讀
    怎么結(jié)合<b class='flag-5'>嵌入式</b>,Linux,和<b class='flag-5'>FPGA</b>三個方向達(dá)到一個均衡發(fā)展?

    運行在嵌入式系統(tǒng)上的emApps

    在當(dāng)今快節(jié)奏的嵌入式系統(tǒng)世界中,靈活性和適應(yīng)性是嵌入式系統(tǒng)實現(xiàn)的關(guān)鍵。SEGGER推出了其最新創(chuàng)新:Embedded apps(emApps)應(yīng)用,類似于手機(jī)上的應(yīng)用程序,可以運行在
    的頭像 發(fā)表于 06-18 09:53 ?308次閱讀
    運行在<b class='flag-5'>嵌入式</b><b class='flag-5'>系統(tǒng)</b>上的emApps

    Python在嵌入式系統(tǒng)中的應(yīng)用場景

    你想把你的職業(yè)生涯提升到一個新的水平?Python在嵌入式系統(tǒng)中正在成為一股不可缺少的新力量。盡管傳統(tǒng)上嵌入式開發(fā)更多地依賴于C和C++語言,Python的優(yōu)勢在于其簡潔的語法、豐富的庫和快速的開發(fā)周期,這使得它在某些
    的頭像 發(fā)表于 03-19 14:10 ?724次閱讀

    嵌入式系統(tǒng)開發(fā)圣經(jīng)【干貨】

    內(nèi)容包括:嵌入式系統(tǒng)的介紹、嵌入式SoC硬件系統(tǒng)概論、嵌入式系統(tǒng)軟件開發(fā)。適用于產(chǎn)品主管、
    發(fā)表于 03-12 13:58

    嵌入式主板的概述與發(fā)展

    隨著科技的迅猛發(fā)展,嵌入式系統(tǒng)在現(xiàn)代電子產(chǎn)品中扮演著越來越重要的角色。嵌入式主板作為嵌入式系統(tǒng)的核心組件之一,承擔(dān)著控制、處理和通訊等多種功
    的頭像 發(fā)表于 01-13 16:30 ?793次閱讀
    <b class='flag-5'>嵌入式</b>主板的概述與發(fā)展

    什么是嵌入式人工智能

    嵌入式人工智能是指將人工智能技術(shù)應(yīng)用于嵌入式系統(tǒng)中的一種技術(shù)。嵌入式系統(tǒng)嵌入到其他設(shè)備或
    的頭像 發(fā)表于 12-11 09:23 ?1018次閱讀
    什么是<b class='flag-5'>嵌入式</b>人工智能

    基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實戰(zhàn)指南

    電子發(fā)燒友網(wǎng)站提供《基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實戰(zhàn)指南.pdf》資料免費下載
    發(fā)表于 12-10 15:31 ?37次下載

    嵌入式系統(tǒng)開發(fā)與硬件的關(guān)系 嵌入式系統(tǒng)開發(fā)常見問題解決

    嵌入式系統(tǒng)開發(fā)與硬件的關(guān)系 嵌入式系統(tǒng)是專為特定應(yīng)用設(shè)計的計算機(jī)系統(tǒng),它們通常嵌入在所控制的設(shè)備
    的頭像 發(fā)表于 12-09 09:38 ?987次閱讀

    mmc卡在嵌入式系統(tǒng)中的使用

    隨著科技的發(fā)展,嵌入式系統(tǒng)在我們的日常生活中扮演著越來越重要的角色。從智能手機(jī)到家用電器,再到工業(yè)控制系統(tǒng),嵌入式系統(tǒng)無處不在。存儲設(shè)備作為
    的頭像 發(fā)表于 11-25 09:58 ?1189次閱讀

    嵌入式系統(tǒng)與物聯(lián)網(wǎng)的結(jié)合

    隨著科技的飛速發(fā)展,嵌入式系統(tǒng)和物聯(lián)網(wǎng)(IoT)已經(jīng)成為現(xiàn)代技術(shù)領(lǐng)域的重要組成部分。嵌入式系統(tǒng)是指嵌入到設(shè)備或
    的頭像 發(fā)表于 11-06 10:23 ?1120次閱讀

    什么是嵌入式?一文讀懂嵌入式主板

    在現(xiàn)代科技浪潮中,嵌入式技術(shù)已成為支撐各種智能設(shè)備和系統(tǒng)運行的核心力量。那么,究竟什么是嵌入式?嵌入式系統(tǒng),顧名思義,是將計算機(jī)的硬件和軟件
    的頭像 發(fā)表于 10-16 10:14 ?2629次閱讀

    AMD 面向嵌入式系統(tǒng)推出高能效 EPYC 嵌入式 8004 系列

    領(lǐng)先地位。 ? AMD EPYC 嵌入式 8004 系列處理器專為計算密集型嵌入式系統(tǒng)所設(shè)計,可為高需求工作負(fù)載提供卓越性能,同時以緊湊的尺寸規(guī)格最大限度為空間和功率受限型應(yīng)用提升能效。它還集成了一整套
    發(fā)表于 10-11 13:58 ?1077次閱讀

    嵌入式系統(tǒng)的原理和應(yīng)用

    嵌入式系統(tǒng)是一種專用的計算機(jī)系統(tǒng),其設(shè)計初衷是執(zhí)行特定任務(wù),而非作為通用計算機(jī)使用。這類系統(tǒng)通常作為更大系統(tǒng)的一部分,起到控制、監(jiān)控或輔助的
    的頭像 發(fā)表于 10-05 17:03 ?2224次閱讀

    嵌入式主板是什么意思?嵌入式主板全面解析

    嵌入式主板,通常被稱為嵌入式系統(tǒng)的核心組件,是一種用于控制和數(shù)據(jù)處理的計算機(jī)硬件,其設(shè)計旨在嵌入特定設(shè)備中執(zhí)行專門任務(wù)。嵌入式主板如同是設(shè)備
    的頭像 發(fā)表于 09-30 10:05 ?1632次閱讀

    嵌入式系統(tǒng)的未來趨勢有哪些?

    嵌入式系統(tǒng)是指將我們的操作系統(tǒng)和功能軟件集成于計算機(jī)硬件系統(tǒng)之中,形成一個專用的計算機(jī)系統(tǒng)。那么嵌入式
    發(fā)表于 09-12 15:42