一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

EDA+IP,攻克大規(guī)模數(shù)字電路設(shè)計(jì)挑戰(zhàn)的“不二法門”

思爾芯S2C ? 2023-12-16 08:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

幾十年來,芯片行業(yè)一直沿著摩爾定律的步伐前行,隨著先進(jìn)制程不斷推進(jìn),單位面積上集成的晶體管數(shù)量越來越多,數(shù)字電路的處理能力也越來越強(qiáng)。

如今,又伴隨AI、大數(shù)據(jù)、云計(jì)算等一系列新技術(shù)和應(yīng)用的快速發(fā)展,對大規(guī)模數(shù)字芯片提出了更多需求,系統(tǒng)愈加復(fù)雜,設(shè)計(jì)挑戰(zhàn)越來越大。因此,在當(dāng)前行業(yè)現(xiàn)狀和發(fā)展趨勢下,如何加速大規(guī)模數(shù)字電路設(shè)計(jì),就成為了業(yè)內(nèi)芯片設(shè)計(jì)公司關(guān)注的焦點(diǎn)。

眾所周知,芯片設(shè)計(jì)起初都是靠工程師一筆一劃用紙筆將設(shè)計(jì)在圖紙上呈現(xiàn)出來,但集成度的提高很快讓設(shè)計(jì)任務(wù)超出人力極限,各種工具應(yīng)運(yùn)而生,幫助工程師應(yīng)對越來越復(fù)雜的芯片開發(fā)。

著眼于此,芯片公司在設(shè)計(jì)大規(guī)模數(shù)字芯片過程中,離不開EDA工具半導(dǎo)體IP的賦能,上游的EDA工具供應(yīng)商和半導(dǎo)體 IP 供應(yīng)商提供芯片設(shè)計(jì)所需的自動(dòng)化軟件工具和搭建SoC所需的核心功能模塊,以提升芯片設(shè)計(jì)效率。

作為芯片產(chǎn)業(yè)的根技術(shù)和硬科技,EDA和IP可謂是打通大規(guī)模數(shù)字電路設(shè)計(jì)的“任督二脈”,重要性不言而喻。其運(yùn)用的好壞,決定著一個(gè)芯片設(shè)計(jì)公司的開發(fā)效率,還影響著產(chǎn)品質(zhì)量和最終性能。

但值得注意的是,盡管有了EDA和IP也并不代表芯片設(shè)計(jì)這件事很容易,大規(guī)模數(shù)字電路設(shè)計(jì)仍然是一個(gè)集高精尖于一體的復(fù)雜系統(tǒng)工程,需要的是一個(gè)能夠提供全面解決方案的生態(tài)系統(tǒng),以支持更復(fù)雜的設(shè)計(jì)和更快的開發(fā)周期。

對此,國內(nèi)EDA和IP供應(yīng)商將聚焦在各自專長領(lǐng)域結(jié)合自身優(yōu)勢,提供更加全面和協(xié)同的解決方案,更好地滿足芯片設(shè)計(jì)企業(yè)面對新應(yīng)用、新市場和新技術(shù)時(shí)的復(fù)雜需求,持續(xù)為本土芯片產(chǎn)業(yè)升級提供強(qiáng)大動(dòng)力。

12月20日,我們邀請到思爾芯董事長兼CEO林俊雄和芯動(dòng)科技董事長兼CEO敖海,做客“半導(dǎo)體行業(yè)觀察”直播間,和大家暢談加速大規(guī)模數(shù)字電路設(shè)計(jì)的那些事兒。

嘉賓介紹

516cd870-9ba9-11ee-9788-92fbcf53809c.png

林俊雄

思爾芯董事長兼CEO

林俊雄先生于2003年創(chuàng)立思爾芯,曾就職于美國的Altera和Aptix公司。林先生擁有美國康奈爾大學(xué)電氣工程學(xué)士學(xué)位,及中歐國際學(xué)院的高層管理人員工商管理碩士學(xué)位。作為一位資深的電子設(shè)計(jì)自動(dòng)化(EDA)專家和經(jīng)驗(yàn)豐富的企業(yè)管理人士,他成功引領(lǐng)思爾芯成長為行業(yè)內(nèi)的佼佼者。5185ceac-9ba9-11ee-9788-92fbcf53809c.png

敖海

芯動(dòng)科技董事長兼CEO

敖海先生于2006年從海外歸國創(chuàng)辦芯動(dòng)科技,17年來,他帶領(lǐng)芯動(dòng)團(tuán)隊(duì)攻關(guān)克難,成長為國內(nèi)一站式IP和芯片定制的生態(tài)賦能型領(lǐng)軍企業(yè)。芯動(dòng)是國內(nèi)唯一獲得全球6大晶元代工廠簽約支持的IP供應(yīng)商,在14nm到3nm的FinFET工藝上成果卓著,超100億顆國內(nèi)外知名公司的主流芯片背后有芯動(dòng)IP。作為國家級特聘專家,他擁有數(shù)十項(xiàng)中美發(fā)明專利。他本科畢業(yè)于華中科技大學(xué)、并在多倫多大學(xué)電器與計(jì)算機(jī)工程、斯坦福大學(xué)EE等研究生院深造。

轉(zhuǎn)載自:半導(dǎo)體行業(yè)觀察

關(guān)于思爾芯

思爾芯(S2C)自 2004 年設(shè)立上??偛恳詠硎冀K專注于集成電路 EDA 領(lǐng)域。作為國內(nèi)首家數(shù)字 EDA 供應(yīng)商,公司業(yè)務(wù)已覆蓋架構(gòu)設(shè)計(jì)、軟件仿真、硬件仿真、原型驗(yàn)證、數(shù)字調(diào)試、EDA 云等工具及服務(wù)。已與超過 600 家國內(nèi)外企業(yè)建立了良好的合作關(guān)系,服務(wù)于人工智能、高性能計(jì)算、圖像處理、數(shù)據(jù)存儲、信號處理等數(shù)字電路設(shè)計(jì)功能的實(shí)現(xiàn),廣泛應(yīng)用于物聯(lián)網(wǎng)、云計(jì)算、5G 通信、智慧醫(yī)療、汽車電子等終端領(lǐng)域。

公司總部位于上海,并建立了全球化的技術(shù)研發(fā)與市場服務(wù)網(wǎng)絡(luò),在北京、深圳、西安、香港、東京、首爾及圣何塞等地均設(shè)有分支機(jī)構(gòu)或辦事處。

思爾芯在 EDA 領(lǐng)域的技術(shù)實(shí)力受到了業(yè)界的廣泛認(rèn)可,通過多年耕耘,已在數(shù)字前端 EDA 領(lǐng)域構(gòu)筑了技術(shù)與市場的雙優(yōu)勢地位。并參與了我國 EDA 團(tuán)體標(biāo)準(zhǔn)的制定,承擔(dān)了多項(xiàng)國家及地方重大科研項(xiàng)目,獲國家級專精特新“小巨人”企業(yè)、國家工業(yè)軟件優(yōu)秀產(chǎn)品、上海市級企業(yè)技術(shù)中心等多項(xiàng)榮譽(yù)資質(zhì)。

關(guān)于芯動(dòng)科技

芯動(dòng)科技(Innosilicon)是中國一站式IP和GPU領(lǐng)軍企業(yè),在計(jì)算、存儲、連接等三大領(lǐng)域具備核心競爭力,擁有全套高速接口IP,以及先進(jìn)工藝SoC體系架構(gòu)和GPU內(nèi)核創(chuàng)新能力,提供跨全球各大工藝廠(臺積電/三星/中芯國際/格芯/聯(lián)華電子/英特爾/華力)從55納米到3納米全套高速IP核以及定制芯片解決方案。

公司成立于2006年,已賦能全球數(shù)百家知名客戶,授權(quán)逾100億顆高端SoC芯片進(jìn)入規(guī)模量產(chǎn),擁有100%成功率以及過十億顆FinFET定制芯片成功量產(chǎn)的驕人業(yè)績。在武漢、珠海、蘇州、西安、北京、上海、深圳、大連、成都等地均有研發(fā)中心,擁有完備的研發(fā)和質(zhì)量管理體系,一站式提供從規(guī)格到量產(chǎn)的全套解決方案。

憑借對研發(fā)的持續(xù)投入、對創(chuàng)新的不斷追求和底層技術(shù)的長期積淀,芯動(dòng)科技在高速接口IP領(lǐng)域覆蓋全面、實(shí)力領(lǐng)先,擁有UCIe Chiplet、HBM3E/2E、GDDR6X/6、LPDDR5X/5、112/56G SerDes、DDR5/4等前沿產(chǎn)品,高性能高可靠,提供涵蓋體系架構(gòu)、總線/內(nèi)核拼接、IP集成/SoC集成在內(nèi)的全套芯片定制量產(chǎn)服務(wù),助力客戶最終產(chǎn)品提升競爭力。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    335

    文章

    28880

    瀏覽量

    237356
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2921

    瀏覽量

    177869
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1639

    瀏覽量

    81882
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    EDA是什么,有哪些方面

    應(yīng)用領(lǐng)域 集成電路設(shè)計(jì)EDA是芯片設(shè)計(jì)的核心工具,支持從數(shù)字/模擬電路設(shè)計(jì)到SoC(系統(tǒng)級芯片)集成,涵蓋邏輯綜合、物理布局、時(shí)鐘樹生成等。 FPGA與可編程邏輯設(shè)計(jì):用于邏輯綜合、
    發(fā)表于 06-23 07:59

    大規(guī)模硬件仿真系統(tǒng)的編譯挑戰(zhàn)

    大規(guī)模集成電路設(shè)計(jì)的重要工具。然而,隨著設(shè)計(jì)規(guī)模的擴(kuò)大和復(fù)雜度的增加,硬件仿真系統(tǒng)的編譯過程面臨著諸多挑戰(zhàn)。本文旨在探討基于FPGA的硬件仿真系統(tǒng)在編譯過程中所遇到的關(guān)
    的頭像 發(fā)表于 03-31 16:11 ?867次閱讀
    <b class='flag-5'>大規(guī)模</b>硬件仿真系統(tǒng)的編譯<b class='flag-5'>挑戰(zhàn)</b>

    數(shù)字電路—23、寄存器

    數(shù)字電路中,用來存放進(jìn)制數(shù)據(jù)或代碼的電路稱為寄存器。
    發(fā)表于 03-26 15:11

    偉創(chuàng)力如何應(yīng)對超大規(guī)模數(shù)據(jù)中心建設(shè)挑戰(zhàn)

    在當(dāng)今瞬息萬變的數(shù)字世界中,數(shù)據(jù)中心正面臨著前所未有的挑戰(zhàn)。隨著人工智能(AI)的迅速崛起,傳統(tǒng)的數(shù)據(jù)中心設(shè)計(jì)與運(yùn)營模式遭遇了巨大壓力。偉創(chuàng)力通信、企業(yè)和云業(yè)務(wù)總裁Rob Campbell 指出,超大規(guī)模數(shù)據(jù)中心建設(shè)面臨獨(dú)特
    的頭像 發(fā)表于 03-06 13:58 ?465次閱讀

    EDA2俠客島難題挑戰(zhàn)·2025已正式開啟

    ,完成模擬、數(shù)字、制造等國產(chǎn)EDA工具解決方案的串聯(lián),以及國產(chǎn)計(jì)算生態(tài)的推廣?;跐h擎底座的Pattern Matching算法可以充分利用漢擎底座的能力。 賽題3:面向大規(guī)模數(shù)字電路的邏輯與結(jié)構(gòu)
    發(fā)表于 03-05 21:30

    數(shù)字電路設(shè)計(jì)中:前端與后端的差異解析

    本文介紹了數(shù)字電路設(shè)計(jì)中“前端”和“后端”的區(qū)別。 數(shù)字電路設(shè)計(jì)中“前端”和“后端”整個(gè)過程可類比蓋一棟大樓:前端好比建筑師在圖紙上進(jìn)行功能和布局的抽象設(shè)計(jì),后端則是工程隊(duì)把圖紙變成實(shí)體建筑的過程
    的頭像 發(fā)表于 02-12 10:09 ?553次閱讀

    數(shù)字電路與控制系統(tǒng)關(guān)系

    的基本概念 數(shù)字電路,也稱為數(shù)字電子技術(shù),是處理數(shù)字信號的電子電路。這些信號通常是進(jìn)制的,即由0和1組成的序列。
    的頭像 發(fā)表于 01-24 09:43 ?587次閱讀

    數(shù)字電路編程語言介紹

    文本形式描述電路的行為和結(jié)構(gòu)。 并行性和并發(fā)性 :數(shù)字電路編程語言支持并行和并發(fā)操作的描述,這是數(shù)字電路設(shè)計(jì)中的基本特性。 模塊化 :這些語言支持模塊化設(shè)計(jì),允許設(shè)計(jì)師將復(fù)雜的電路分解
    的頭像 發(fā)表于 01-24 09:39 ?758次閱讀

    如何使用 Verilog 進(jìn)行數(shù)字電路設(shè)計(jì)

    使用Verilog進(jìn)行數(shù)字電路設(shè)計(jì)是一個(gè)復(fù)雜但有序的過程,它涉及從概念設(shè)計(jì)到實(shí)現(xiàn)、驗(yàn)證和優(yōu)化的多個(gè)階段。以下是一個(gè)基本的步驟指南,幫助你理解如何使用Verilog來設(shè)計(jì)數(shù)字電路: 1. 明確設(shè)計(jì)需求
    的頭像 發(fā)表于 12-17 09:47 ?1294次閱讀

    數(shù)字電路極管的角色與應(yīng)用

    數(shù)字電路的世界里,極管是一種不可或缺的元件。它以其獨(dú)特的單向?qū)щ娞匦裕?b class='flag-5'>電路設(shè)計(jì)中扮演著多種角色。 極管的工作原理 極管是一種兩端電
    的頭像 發(fā)表于 11-18 09:33 ?1843次閱讀

    如何提升EDA設(shè)計(jì)效率

    EDA設(shè)計(jì)效率的有效方法: 一、選擇合適的EDA工具 根據(jù)需求選擇工具 :不同的EDA工具適用于不同的硬件設(shè)計(jì)任務(wù),如數(shù)字電路設(shè)計(jì)、模擬電路設(shè)計(jì)
    的頭像 發(fā)表于 11-08 14:23 ?1028次閱讀

    AI助力國產(chǎn)EDA,挑戰(zhàn)與機(jī)遇并存

    是以大規(guī)模集成電路設(shè)計(jì)為應(yīng)用目標(biāo)的專用型軟件技術(shù),是集成電路產(chǎn)業(yè)領(lǐng)域內(nèi)的重要技術(shù)之一,利用?EDA?工具進(jìn)行集成電路設(shè)計(jì)可以極大地提高設(shè)計(jì)效率,是集成
    的頭像 發(fā)表于 11-01 11:04 ?1334次閱讀
    AI助力國產(chǎn)<b class='flag-5'>EDA</b>,<b class='flag-5'>挑戰(zhàn)</b>與機(jī)遇并存

    數(shù)字電路可以處理模擬信號嗎

    數(shù)字電路主要處理數(shù)字信號,即離散的、進(jìn)制的信號。然而,在某些情況下,數(shù)字電路也可以處理模擬信號,即連續(xù)的、非進(jìn)制的信號。
    的頭像 發(fā)表于 08-11 11:08 ?1183次閱讀

    數(shù)字電路是對什么信號進(jìn)行傳輸?shù)?/a>

    數(shù)字電路是一種電子系統(tǒng),它使用數(shù)字信號進(jìn)行信息傳輸和處理。數(shù)字信號是由離散的電壓水平或電流水平表示的信號,通常用進(jìn)制代碼表示。與模擬電路
    的頭像 發(fā)表于 08-11 11:00 ?1472次閱讀

    思爾芯賽題正式發(fā)布,邀你共戰(zhàn)EDA精英挑戰(zhàn)賽!

    全新的挑戰(zhàn)。今年的賽題,我們更加聚焦于數(shù)字集成電路設(shè)計(jì)的核心領(lǐng)域,直擊當(dāng)前超大規(guī)模設(shè)計(jì)下硬件仿真的技術(shù)難點(diǎn):設(shè)計(jì)并優(yōu)化一種高效的超圖分割算法。該技術(shù)可以加速設(shè)計(jì)驗(yàn)
    的頭像 發(fā)表于 08-03 08:24 ?1108次閱讀
    思爾芯賽題正式發(fā)布,邀你共戰(zhàn)<b class='flag-5'>EDA</b>精英<b class='flag-5'>挑戰(zhàn)</b>賽!