審核編輯 黃宇
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
通信測試
+關(guān)注
關(guān)注
0文章
65瀏覽量
49805 -
PCIe
+關(guān)注
關(guān)注
16文章
1342瀏覽量
85213 -
5G
+關(guān)注
關(guān)注
1360文章
48819瀏覽量
574077 -
創(chuàng)龍科技
+關(guān)注
關(guān)注
2文章
132瀏覽量
8057 -
RK3566
+關(guān)注
關(guān)注
0文章
157瀏覽量
5732
發(fā)布評論請先 登錄
相關(guān)推薦
熱點(diǎn)推薦
【HZ-RK3568開發(fā)板免費(fèi)體驗】合眾HZ-RK3568開發(fā)板測評
HZ-RK3568的內(nèi)存是使用紫光的SCB12Q4G160 DDR4,讀寫速度測試命令如下:
讀速度測試:
# bw_mem 100M rd
寫速度
發(fā)表于 07-14 22:24
Rockchip RK3568技術(shù)參考手冊
電子發(fā)燒友網(wǎng)站提供《Rockchip RK3568技術(shù)參考手冊.pdf》資料免費(fèi)下載
發(fā)表于 05-17 17:24
?10次下載
RK3568內(nèi)置MCU開發(fā)介紹之一
本文介紹RK3568內(nèi)置的MCU的開發(fā)流程,首先介紹MCU程序的構(gòu)建方法,然后介紹MCU核心與ARM CORTEX A55 AP核心之間的mailbox通信。 RK3568內(nèi)置有4*cortex

迅為RK3568開發(fā)板使用手冊目錄了解
各個應(yīng)用場合。
底板分為連接器與郵票孔兩種版本,雙路千兆以太網(wǎng)、SATA3.0、PCIE3.0、MIPI、HDM、MIPI、CAMERA、4G、5G等接口一應(yīng)俱全.
發(fā)表于 08-01 11:08
3568F-FPGA案例開發(fā)手冊
元器件數(shù)量占比,數(shù)據(jù)僅供參考)。
核心板內(nèi)部RK3568J/RK3568B2與Logos-2通過PCIe 2.0、FSPI、I2C、GPIO連接,經(jīng)過專業(yè)的PCB Layout和高低溫測試
發(fā)表于 07-25 15:35
3568F-MQTT通信協(xié)議案例
元器件數(shù)量占比,數(shù)據(jù)僅供參考)。
核心板內(nèi)部RK3568J/RK3568B2與Logos-2通過PCIe 2.0、FSPI、I2C、GPIO連接,經(jīng)過專業(yè)的PCB Layout和高低溫測試
發(fā)表于 07-25 15:27
3568F-基于PTP的時鐘同步測試手冊
元器件數(shù)量占比,數(shù)據(jù)僅供參考)。
核心板內(nèi)部RK3568J/RK3568B2與Logos-2通過PCIe 2.0、FSPI、I2C、GPIO連接,經(jīng)過專業(yè)的PCB Layout和高低溫測試
發(fā)表于 07-25 15:24
3568F-NPU開發(fā)案例
元器件數(shù)量占比,數(shù)據(jù)僅供參考)。
核心板內(nèi)部RK3568J/RK3568B2與Logos-2通過PCIe 2.0、FSPI、I2C、GPIO連接,經(jīng)過專業(yè)的PCB Layout和高低溫測試
發(fā)表于 07-25 15:15
3568F-ARM+FPGA通信案例開發(fā)手冊
元器件數(shù)量占比,數(shù)據(jù)僅供參考)。
核心板內(nèi)部RK3568J/RK3568B2與Logos-2通過PCIe 2.0、FSPI、I2C、GPIO連接,經(jīng)過專業(yè)的PCB Layout和高低溫測試
發(fā)表于 07-25 15:12
3568F-視頻開發(fā)案例
元器件數(shù)量占比,數(shù)據(jù)僅供參考)。
核心板內(nèi)部RK3568J/RK3568B2與Logos-2通過PCIe 2.0、FSPI、I2C、GPIO連接,經(jīng)過專業(yè)的PCB Layout和高低溫測試
發(fā)表于 07-25 15:04
3568F-Linux-RT系統(tǒng)測試手冊
元器件數(shù)量占比,數(shù)據(jù)僅供參考)。
核心板內(nèi)部RK3568J/RK3568B2與Logos-2通過PCIe 2.0、FSPI、I2C、GPIO連接,經(jīng)過專業(yè)的PCB Layout和高低溫測試
發(fā)表于 07-25 14:41
評論