一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

摩爾定律的未來:CMOS技術(shù)的挑戰(zhàn)與機(jī)遇

半導(dǎo)體產(chǎn)業(yè)縱橫 ? 來源:半導(dǎo)體產(chǎn)業(yè)縱橫 ? 2024-01-24 11:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

受到威脅的不是摩爾定律本身,而是它所代表的促進(jìn)經(jīng)濟(jì)增長、科學(xué)進(jìn)步和可持續(xù)創(chuàng)新的能力。

CMOS 技術(shù)通過平衡性能、能源效率和經(jīng)濟(jì)性,徹底改變了電子行業(yè)。片上系統(tǒng) (SoC) 范例允許采用通用方法來驅(qū)動日益復(fù)雜的系統(tǒng),在單個芯片上集成越來越多的晶體管。正如已故的戈登摩爾在半個多世紀(jì)前所預(yù)測的那樣,這也實現(xiàn)了大批量和低成本的生產(chǎn),提高了電子產(chǎn)品的可承受性。 摩爾表示,半導(dǎo)體芯片上的晶體管數(shù)量每兩年就會增加一倍,這一趨勢將推動日益強(qiáng)大和高效的電子設(shè)備的發(fā)展。簡而言之,你可以通過把事情變得更小來讓事情變得更好。 對小型化和通用設(shè)計的極大關(guān)注是 CMOS 在過去幾十年中取得巨大成功的核心,但如今已接近其物理極限。

CMOS 縮放遇到多個障礙

雖然 SoC 方法提供了最大的能源效率,但它促使系統(tǒng)架構(gòu)師在 CMOS 平臺內(nèi)積累大量復(fù)雜的功能。2000年代誕生的多核架構(gòu)的優(yōu)化導(dǎo)致了多種計算引擎的興起,從最初的CPUGPU的分割,到不同功率優(yōu)化的處理器,再到不同類型的加速器。多年來,SoC 內(nèi)的內(nèi)存子系統(tǒng)也發(fā)生了廣泛的多樣化,導(dǎo)致了復(fù)雜的層次結(jié)構(gòu)和各種訪問機(jī)制。 這種持續(xù)優(yōu)化背后的驅(qū)動力是需要根據(jù)其必須執(zhí)行的任務(wù)類型或工作負(fù)載來優(yōu)化計算系統(tǒng),每個任務(wù)或工作負(fù)載都高度特定于目標(biāo)應(yīng)用程序。值得注意的是,這種演變甚至可以在單一技術(shù)平臺內(nèi)實現(xiàn),而且就目前情況而言,有幾個重要的障礙阻礙了其進(jìn)一步發(fā)展:

我們正在見證由微凸塊節(jié)距縮放和混合鍵合驅(qū)動的芯片間電氣互連的巨大進(jìn)步,這允許對 SoC 功能進(jìn)行細(xì)粒度劃分。基于硅光子學(xué)的光學(xué)互連和 3D 互連的進(jìn)步實現(xiàn)了聯(lián)合封裝,以更短的長度提供高帶寬、低功耗的光學(xué)連接。這就引出了一個問題:SoC 方法是否仍然保持其原有的能效優(yōu)勢。分成多個芯片可以在成本和性能優(yōu)化方面帶來巨大的好處。

應(yīng)用的多樣性需要先進(jìn)的技術(shù)來突破計算性能的界限,這使得 CMOS 達(dá)到了其作為通用平臺所能提供的極限。設(shè)計人員現(xiàn)在需要解決單一平臺的限制,這有時會導(dǎo)致效率大幅降低。

整個 CMOS 平臺的整體縮放解決方案變得越來越難以實現(xiàn)。例如,2 納米納米片技術(shù)將使傳統(tǒng)的厚氧化物 IO 電路從 SoC 中移出。SRAM 的擴(kuò)展程度不如邏輯,并且 SoC 中的功率需要通過背面互連網(wǎng)絡(luò)進(jìn)行分配,因為正面互連電阻會變得令人望而卻步。

由于晶體管 RC 寄生效應(yīng)的增長快于驅(qū)動強(qiáng)度的增長,CMOS 的節(jié)點到節(jié)點性能改進(jìn)也顯著降低。由于設(shè)計規(guī)則和工藝集成的復(fù)雜性,先進(jìn) CMOS 的設(shè)計和晶圓成本顯著增加,因此出現(xiàn)了這種情況。

從通用到“驚喜彩票”

在技術(shù)和產(chǎn)品需求不斷變化的有趣背景下,創(chuàng)造性的組合催生了創(chuàng)新的解決方案。例如,Apple M1 Ultra 本質(zhì)上是通過硅橋?qū)蓚€芯片縫合在一起,從而創(chuàng)建具有前所未有的性能和功能的混合 SoC。AMD 通過在原始處理器 SoC 頂部 3D 堆疊 SRAM 芯片來增加內(nèi)存容量。在人工智能領(lǐng)域,超級橫向擴(kuò)展處理系統(tǒng)(例如全晶圓 Cerebras 的 WSE-2 和 Nvidia 的大型 GPU 芯片 H100 組合 HBM DRAM)正在突破深度學(xué)習(xí)計算的界限。

上面的例子說明了技術(shù)開發(fā)是如何根據(jù)給定應(yīng)用程序空間的具體需求而被推向極端的。與此同時,增強(qiáng)現(xiàn)實和虛擬現(xiàn)實、6G 無線和自動駕駛汽車等新興應(yīng)用將需要極大的性能改進(jìn)和功耗降低。工作負(fù)載和操作條件將進(jìn)一步增加 CMOS 所支持的實現(xiàn)的多樣性,從而迫使人們做出更多次妥協(xié)。 換句話說,我們正在目睹 CMOS 未能發(fā)揮其作為通用技術(shù)的強(qiáng)大作用。相反,我們最終會遇到這樣的情況:應(yīng)用程序的成功將取決于可用的 CMOS 滿足其特定邊界條件的程度。Sara Hooker 創(chuàng)造了“硬件彩票”,表明硬件決定了哪些研究想法會成功或失敗。

協(xié)同優(yōu)化系統(tǒng)和技術(shù)

當(dāng)你唯一的工具是錘子時,你很容易把所有問題都當(dāng)作釘子來對待。解決這個難題的唯一方法是擴(kuò)展工具箱。換句話說,我們需要更加通用的技術(shù)平臺,因為移動芯片組的能源、成本、溫度、功率密度、內(nèi)存容量、速度等限制與 HPC 或 VR 系統(tǒng)的限制非常不同。 這就是為什么我們設(shè)想一種由系統(tǒng)技術(shù)協(xié)同優(yōu)化 (STCO) 驅(qū)動的全新范例:CMOS 2.0。STCO 涉及系統(tǒng)設(shè)計人員與技術(shù)團(tuán)隊密切合作,以確定最合適的選項,而不是依賴現(xiàn)成的擴(kuò)展選項。技術(shù)團(tuán)隊在開發(fā)下一代產(chǎn)品時還需要了解特定的系統(tǒng)規(guī)范。應(yīng)用程序、工作負(fù)載和系統(tǒng)限制的多樣性將需要更廣泛的技術(shù)選擇。 它需要重新思考技術(shù)平臺,以便滿足各種系統(tǒng)和應(yīng)用程序的需求。CMOS 2.0 通過啟用定制芯片來實現(xiàn)這一目標(biāo),這些芯片是根據(jù)多個 3D 堆疊層中的各種功能的智能分區(qū)而構(gòu)建的。

CMOS2.0 具有與經(jīng)典 CMOS 平臺相同的“外觀和感覺” 與我們今天看到的異構(gòu)系統(tǒng)不同,在異構(gòu)系統(tǒng)中,混合鍵合解決了內(nèi)存限制,有源中介層解決了帶寬限制,背面配電網(wǎng)絡(luò)解決了功耗問題,而 CMOS 2.0 通過在 SoC 內(nèi)部引入異構(gòu)性,采取了更具革命性的方法。它將具有與經(jīng)典 CMOS 平臺相同的“外觀和感覺”,同時為系統(tǒng)優(yōu)化提供更多功能。密集邏輯層將代表大部分成本,并且仍然需要擴(kuò)展。然而,其他縮放限制現(xiàn)在已被物理刪除到其他層。

兩全其美

CMOS 2.0 將利用現(xiàn)有的和新的先進(jìn) 2.5D 和 3D 互連技術(shù),例如密集間距銅混合鍵合、電介質(zhì)鍵合、小芯片集成、晶圓背面處理以及涉及異質(zhì)層轉(zhuǎn)移的順序 3D 集成。它將允許 SoC 的高互連粒度以及封裝內(nèi)系統(tǒng)提供的高科技異構(gòu)性,從根本上解除傳統(tǒng) CMOS 的限制。 CMOS 2.0 將允許使用低電容、低驅(qū)動晶體管來驅(qū)動短程互連,同時利用單獨層中的高驅(qū)動晶體管來驅(qū)動長程互連。新的嵌入式存儲器可以作為高速緩存層次結(jié)構(gòu)中的單獨層引入。它還可以實現(xiàn)極端的 BEOL 節(jié)距圖案以進(jìn)行縮放,而不受電源壓降的限制。

引入非硅器件(如 2D 材料)、新型嵌入式存儲器(如 MRAM 或沉積氧化物半導(dǎo)體)將變得更加容易,因為它們無需滿足通用 CMOS 規(guī)范。對于設(shè)計人員來說,CMOS 2.0 平臺感覺就像傳統(tǒng)的 CMOS,但具有顯著擴(kuò)展且更通用的工具箱。 雖然尺寸縮放不再是推動計算縮放的唯一答案,但 CMOS 2.0 不會消除增加密度的需要。然而,擴(kuò)展問題必須以更全面的方式解決,因為答案會根據(jù)應(yīng)用程序的不同而不同。高密度邏輯將優(yōu)化每瓦性能,而高驅(qū)動邏輯則保持關(guān)鍵路徑中的帶寬和性能。擴(kuò)展性較差的設(shè)備,例如密集邏輯厚氧化物 IO、電源開關(guān)、模擬或 MIMCAP,現(xiàn)在可以使用更具成本效益的技術(shù)節(jié)點集成在單獨的層中。移除所有必要但不可擴(kuò)展的 SoC 部件也為一系列新型設(shè)備打開了大門。

革命已經(jīng)開始

背面配電網(wǎng)絡(luò)是我們進(jìn)入新 CMOS 2.0 時代的第一個跡象。所有主要代工廠都宣布他們將轉(zhuǎn)向在晶圓背面配備配電系統(tǒng)的集成芯片,這對于實現(xiàn)高性能和節(jié)能電子設(shè)備變得越來越重要。晶圓背面處理的使用為集成電源開關(guān)等設(shè)備、從正面遷移全局時鐘路由或添加新的系統(tǒng)功能提供了機(jī)會。 可以說,這種范式轉(zhuǎn)變提供了更復(fù)雜的技術(shù)現(xiàn)實。

EDA 工具的發(fā)展速度有多快?分區(qū)的成本和復(fù)雜性是否會變得令人望而卻步?CMOS 2.0 平臺的熱性能是否可控?只有時間會給出答案。引用德國哲學(xué)家和革命家弗里德里希·恩格斯的話:“沒有人確切知道他正在創(chuàng)造的革命。” 與此同時,這也正是這些時代如此迷人的原因。探索這些未知領(lǐng)域需要整個半導(dǎo)體生態(tài)系統(tǒng)的密切合作和共同創(chuàng)新。受到威脅的不是摩爾定律本身,而是它所代表的促進(jìn)經(jīng)濟(jì)增長、科學(xué)進(jìn)步和可持續(xù)創(chuàng)新的能力。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6025

    瀏覽量

    238890
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    640

    瀏覽量

    79873
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4392

    瀏覽量

    222784
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    10020

    瀏覽量

    141694
  • 半導(dǎo)體芯片
    +關(guān)注

    關(guān)注

    61

    文章

    933

    瀏覽量

    71420

原文標(biāo)題:CMOS 2.0 革命

文章出處:【微信號:ICViews,微信公眾號:半導(dǎo)體產(chǎn)業(yè)縱橫】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    晶心科技:摩爾定律放緩,RISC-V在高性能計算的重要性突顯

    運算還是快速高頻處理計算數(shù)據(jù),或是超級電腦,只要設(shè)計或計算系統(tǒng)符合三項之一即可稱之為HPC。 摩爾定律走過數(shù)十年,從1970年代開始,世界領(lǐng)導(dǎo)廠商建立晶圓廠、提供制程工藝,在28nm之前取得非常大的成功。然而28nm之后摩爾定律在接近物理極限之前遇到大量的困
    的頭像 發(fā)表于 07-18 11:13 ?1320次閱讀

    跨越摩爾定律,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    。 然而,隨著摩爾定律逼近物理極限,傳統(tǒng)掩模設(shè)計方法面臨巨大挑戰(zhàn),以2nm制程為例,掩膜版上的每個圖形特征尺寸僅為頭發(fā)絲直徑的五萬分之一,任何微小誤差都可能導(dǎo)致芯片失效。對此,新思科技(Synopsys)推出制造解決方案,尤其是
    的頭像 發(fā)表于 05-16 09:36 ?4709次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎作品,來自上海科技大學(xué)劉賾源的投稿。著名的摩爾定律中指出,集成電路每過一定時間就會性能翻倍,成本減半。那么電力電子當(dāng)中是否也存在著摩爾定律呢?1965年,英特爾
    的頭像 發(fā)表于 05-10 08:32 ?256次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)

    玻璃基板在芯片封裝中的應(yīng)用

    上升,摩爾定律的延續(xù)面臨巨大挑戰(zhàn)。例如,從22納米工藝制程開始,每一代技術(shù)的設(shè)計成本增加均超過50%,3納米工藝的總設(shè)計成本更是高達(dá)15億美元。此外,晶體管成本縮放規(guī)律在28納米制程后已經(jīng)停滯。
    的頭像 發(fā)表于 04-23 11:53 ?858次閱讀
    玻璃基板在芯片封裝中的應(yīng)用

    先進(jìn)封裝工藝面臨的挑戰(zhàn)

    在先進(jìn)制程遭遇微縮瓶頸的背景下,先進(jìn)封裝朝著 3D 異質(zhì)整合方向發(fā)展,成為延續(xù)摩爾定律的關(guān)鍵路徑。3D 先進(jìn)封裝技術(shù)作為未來的發(fā)展趨勢,使芯片串聯(lián)數(shù)量大幅增加。
    的頭像 發(fā)表于 04-09 15:29 ?463次閱讀

    瑞沃微先進(jìn)封裝:突破摩爾定律枷鎖,助力半導(dǎo)體新飛躍

    在半導(dǎo)體行業(yè)的發(fā)展歷程中,技術(shù)創(chuàng)新始終是推動行業(yè)前進(jìn)的核心動力。深圳瑞沃微半導(dǎo)體憑借其先進(jìn)封裝技術(shù),用強(qiáng)大的實力和創(chuàng)新理念,立志將半導(dǎo)體行業(yè)邁向新的高度。 回溯半導(dǎo)體行業(yè)的發(fā)展軌跡,摩爾定律無疑是一個重要的里程碑
    的頭像 發(fā)表于 03-17 11:33 ?436次閱讀
    瑞沃微先進(jìn)封裝:突破<b class='flag-5'>摩爾定律</b>枷鎖,助力半導(dǎo)體新飛躍

    AI正在對硬件互連提出“過分”要求 | Samtec于Keysight開放日深度分享

    摘要/前言 硬件加速,可能總會是新的難點和挑戰(zhàn)。面對信息速率和密度不斷提升的AI,技術(shù)進(jìn)步也會遵循摩爾定律,那硬件互連準(zhǔn)備好了嗎? Samtec China Sr. FAE Manager 胡亞捷
    發(fā)表于 02-26 11:09 ?310次閱讀
    AI正在對硬件互連提出“過分”要求 | Samtec于Keysight開放日深度分享

    納米壓印技術(shù):開創(chuàng)下一代光刻的新篇章

    光刻技術(shù)對芯片制造至關(guān)重要,但傳統(tǒng)紫外光刻受衍射限制,摩爾定律面臨挑戰(zhàn)。為突破瓶頸,下一代光刻(NGL)技術(shù)應(yīng)運而生。本文將介紹納米壓印技術(shù)
    的頭像 發(fā)表于 02-13 10:03 ?2023次閱讀
    納米壓印<b class='flag-5'>技術(shù)</b>:開創(chuàng)下一代光刻的新篇章

    混合鍵合中的銅連接:或成摩爾定律救星

    混合鍵合3D芯片技術(shù)將拯救摩爾定律。 為了繼續(xù)縮小電路尺寸,芯片制造商正在爭奪每一納米的空間。但在未來5年里,一項涉及幾百乃至幾千納米的更大尺度的技術(shù)可能同樣重要。 這項
    的頭像 發(fā)表于 02-09 09:21 ?633次閱讀
    混合鍵合中的銅連接:或成<b class='flag-5'>摩爾定律</b>救星

    石墨烯互連技術(shù):延續(xù)摩爾定律的新希望

    半導(dǎo)體行業(yè)長期秉持的摩爾定律(該定律規(guī)定芯片上的晶體管密度大約每兩年應(yīng)翻一番)越來越難以維持??s小晶體管及其間互連的能力正遭遇一些基本的物理限制。特別是,當(dāng)銅互連按比例縮小時,其電阻率急劇上升,這會
    的頭像 發(fā)表于 01-09 11:34 ?579次閱讀

    摩爾定律是什么 影響了我們哪些方面

    摩爾定律是由英特爾公司創(chuàng)始人戈登·摩爾提出的,它揭示了集成電路上可容納的晶體管數(shù)量大約每18-24個月增加一倍的趨勢。該定律不僅推動了計算機(jī)硬件的快速發(fā)展,也對多個領(lǐng)域產(chǎn)生了深遠(yuǎn)影響。
    的頭像 發(fā)表于 01-07 18:31 ?1393次閱讀

    摩爾定律時代,提升集成芯片系統(tǒng)化能力的有效途徑有哪些?

    電子發(fā)燒友網(wǎng)報道(文/吳子鵬)當(dāng)前,終端市場需求呈現(xiàn)多元化、智能化的發(fā)展趨勢,芯片制造則已經(jīng)進(jìn)入后摩爾定律時代,這就導(dǎo)致先進(jìn)的工藝制程雖仍然是芯片性能提升的重要手段,但效果已經(jīng)不如從前,先進(jìn)封裝
    的頭像 發(fā)表于 12-03 00:13 ?3159次閱讀

    CMOS 2.0:摩爾定律的新篇章

    這一部分不會改變,但處理器和其他復(fù)雜CMOS芯片的制造方式將會發(fā)生變化。 CMOS技術(shù),作為微處理器制造的核心技術(shù),自20世紀(jì)60年代以來一直在推動著電子產(chǎn)業(yè)的發(fā)展。然而,隨著
    的頭像 發(fā)表于 11-18 09:16 ?575次閱讀

    晶圓廠與封測廠攜手,共筑先進(jìn)封裝新未來

    隨著半導(dǎo)體技術(shù)的飛速發(fā)展,摩爾定律逐漸逼近物理極限,傳統(tǒng)依靠縮小晶體管尺寸來提升性能的方法面臨嚴(yán)峻挑戰(zhàn)。在此背景下,先進(jìn)封裝技術(shù)作為超越摩爾定律
    的頭像 發(fā)表于 09-24 10:48 ?1120次閱讀
    晶圓廠與封測廠攜手,共筑先進(jìn)封裝新<b class='flag-5'>未來</b>

    高算力AI芯片主張“超越摩爾”,Chiplet與先進(jìn)封裝技術(shù)迎百家爭鳴時代

    越來越差。在這種情況下,超越摩爾逐漸成為打造高算力芯片的主流技術(shù)。 ? 超越摩爾是后摩爾定律時代三大技術(shù)路線之一,強(qiáng)調(diào)利用層堆疊和高速接口
    的頭像 發(fā)表于 09-04 01:16 ?4212次閱讀
    高算力AI芯片主張“超越<b class='flag-5'>摩爾</b>”,Chiplet與先進(jìn)封裝<b class='flag-5'>技術(shù)</b>迎百家爭鳴時代