Cadence近日宣布,其數(shù)字和定制/模擬流程在Intel的18A工藝技術(shù)上成功通過認(rèn)證。這一里程碑式的成就意味著Cadence的設(shè)計IP將全面支持Intel的代工廠在這一關(guān)鍵節(jié)點上的工作,并提供制程設(shè)計套件(PDK),助力開發(fā)者加速一系列前沿應(yīng)用的開發(fā),包括低功耗消費電子、高性能計算(HPC)、人工智能和移動計算設(shè)計。
值得一提的是,Cadence的研發(fā)團隊與Intel代工廠緊密合作,確保了流程的兼容性和高效性。這次認(rèn)證不僅為客戶提供了一流的SoC(系統(tǒng)級芯片)和芯片系統(tǒng)設(shè)計能力,還推動了更先進的人工智能、高性能計算和高級移動應(yīng)用的開發(fā)。
Cadence為Intel 18A技術(shù)設(shè)計的IP具有廣泛的應(yīng)用范圍,特別在高性能計算(HPC)和人工智能/機器學(xué)習(xí)(AI/ML)領(lǐng)域表現(xiàn)出色。其中包括支持企業(yè)級PCI Express(PCIe)6.0和Compute Express Link(CXL)的解決方案,為數(shù)據(jù)傳輸和計算性能提供了強大的支持。此外,LPDDR5X/5 8533Mbps的多標(biāo)準(zhǔn)PHY則能夠滿足多樣化的存儲應(yīng)用需求。值得一提的是,UCIe技術(shù)將進一步提升多芯片系統(tǒng)的封裝集成能力,而112G超長距離SerDes則以其卓越的比特誤碼率(BER)性能,為數(shù)據(jù)傳輸提供了堅實的保障。
此次認(rèn)證不僅證明了Cadence在半導(dǎo)體設(shè)計領(lǐng)域的領(lǐng)先地位,也為其客戶提供了更加可靠和高效的設(shè)計流程和設(shè)計IP。隨著這些先進的工具和技術(shù)的廣泛應(yīng)用,我們有理由期待在未來看到更多創(chuàng)新的產(chǎn)品和應(yīng)用快速上市,滿足市場和消費者的需求。
-
半導(dǎo)體
+關(guān)注
關(guān)注
335文章
28918瀏覽量
237942 -
Cadence
+關(guān)注
關(guān)注
67文章
975瀏覽量
144410 -
intel
+關(guān)注
關(guān)注
19文章
3496瀏覽量
188459
發(fā)布評論請先 登錄
Cadence攜手臺積公司,推出經(jīng)過其A16和N2P工藝技術(shù)認(rèn)證的設(shè)計解決方案,推動 AI 和 3D-IC芯片設(shè)計發(fā)展
新思科技與英特爾在EDA和IP領(lǐng)域展開深度合作
BiCMOS工藝技術(shù)解析
英特爾 Panther Lake 移動 SoC 延遲上市,又是18A背鍋?
芯片制造中的淺溝道隔離工藝技術(shù)

英特爾18A與臺積電N2工藝各有千秋
ALD和ALE核心工藝技術(shù)對比

英特爾18A制程芯片Panther Lake處理器下半年發(fā)布
英特爾Intel 18A制程芯片2025年量產(chǎn)計劃公布
易控智駕正式通過汽車功能安全流程認(rèn)證

評論