與同級(jí)內(nèi)核相比,CodasipL110每瓦性能提高50%,代碼規(guī)模縮小20%
德國慕尼黑,2024年6月4日— RISC-V定制計(jì)算領(lǐng)域的領(lǐng)導(dǎo)者Codasip推出了新的低功耗嵌入式處理器核和新一代處理器設(shè)計(jì)自動(dòng)化工具集CodasipStudio。Codasip L110為功耗敏感應(yīng)用提供了同類最佳的性能。此外,客戶還可以輕松添加其獨(dú)特的定制功能,以實(shí)現(xiàn)前所未有的特定于應(yīng)用程序的PPA(功率、性能和面積)改進(jìn)。Codasip Studio Fusion中的一個(gè)新的定制級(jí)別,即Bounded customization,使客戶能夠?qū)⒏哔|(zhì)量、經(jīng)過充分驗(yàn)證的定制RISC-V核快速推向市場(chǎng)。因?yàn)槠浠鶞?zhǔn)內(nèi)核的功能完全得到了保證,在用新指令進(jìn)行擴(kuò)展時(shí)無須擔(dān)心風(fēng)險(xiǎn),全新的驗(yàn)證框架大大簡(jiǎn)化了自定義指令的驗(yàn)證流程。
Codasip首席商務(wù)官BrettCline表示:“RISC-V核的定制技術(shù)使芯片設(shè)計(jì)人員能夠引入針對(duì)其特定軟件工作負(fù)載的新指令,并顯著改善PPA?!??!拔覀兊腖110新核為小面積和低功耗應(yīng)用程序提供了一流的性能,同時(shí)還提供便利快捷定制技術(shù),該定制對(duì)既有核心功能沒有風(fēng)險(xiǎn)影響。我們以靈活的商業(yè)模式提供以上技術(shù),避免客戶為定制計(jì)算付出高昂的代價(jià)?!?/p>
新CodasipL110 RISC-V CPU核帶來新游戲方式
與市場(chǎng)上的同級(jí)內(nèi)核相比,Codasip L110每瓦性能提高了50%,代碼規(guī)模縮小了20%。L110提供了廣泛的配置選項(xiàng),允許采取不同的面積/性能取舍策略,并支持標(biāo)準(zhǔn)RISC-V代碼規(guī)模擴(kuò)展。此外,L110是完全可定制的,允許芯片設(shè)計(jì)人員根據(jù)需求改進(jìn)處理器以實(shí)現(xiàn)有針對(duì)性的顯著PPA提升,使其設(shè)計(jì)的產(chǎn)品與眾不同。L110由Codasip團(tuán)隊(duì)使用Codasip Studio Fusion設(shè)計(jì),非常適合小面積、低功耗的應(yīng)用,如狀態(tài)機(jī)替代、傳感器控制器和物聯(lián)網(wǎng)邊緣設(shè)備等。
Codasip StudioFusion引入了獨(dú)特的處理器設(shè)計(jì)和驗(yàn)證功能,具有無與倫比的生產(chǎn)力
多年來,Codasip Studio一直是從同一處理器模型生成RTL和軟件開發(fā)工具的工具集。新版本Codasip Studio Fusion在此基礎(chǔ)上進(jìn)一步發(fā)展,并添加了一個(gè)新劃分層??蛻艨梢詮募线x項(xiàng)配置CPU核,在集合范圍內(nèi)創(chuàng)建自定義指令,或者自由設(shè)計(jì)。這些工具自動(dòng)生成包括編譯器、仿真模型、調(diào)試器和分析器的SDK(軟件開發(fā)工具包),以及包括RTL、驗(yàn)證框架等的HDK(硬件開發(fā)工具包)。
最新版本還引入了更多的設(shè)計(jì)自動(dòng)化,使處理器設(shè)計(jì)更加簡(jiǎn)單快捷。新的設(shè)計(jì)結(jié)構(gòu)允許融合處理器的架構(gòu)和微體系結(jié)構(gòu)描述。該工具集還可以自動(dòng)將通用處理器方面的陳述性描述轉(zhuǎn)換為基本邏輯單元。
Codasip Studio Fusion工具集的優(yōu)勢(shì)都體現(xiàn)在新的L110核中,它可以作為預(yù)先驗(yàn)證的起點(diǎn)來實(shí)現(xiàn)正確的定制級(jí)別。對(duì)于需要更高性能起點(diǎn)的客戶,Codasip提供了其他選項(xiàng),如64位的RISC-V應(yīng)用處理器核A730。
審核編輯:彭菁
-
自動(dòng)化
+關(guān)注
關(guān)注
29文章
5784瀏覽量
84853 -
嵌入式處理器
+關(guān)注
關(guān)注
0文章
256瀏覽量
31231 -
codasip
+關(guān)注
關(guān)注
0文章
38瀏覽量
6494
原文標(biāo)題:Codasip為高能效應(yīng)用帶來最新RISC-V核
文章出處:【微信號(hào):Codasip 科達(dá)希普,微信公眾號(hào):Codasip 科達(dá)希普】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
聚徽廠家嵌入式工業(yè)平板:低功耗技術(shù)與卓越性能的完美融合
定制化嵌入式工業(yè)平板電腦的低功耗技術(shù)策略分享——聚徽
AMD EPYC嵌入式9005系列處理器發(fā)布
飛騰D2000 8核處理器嵌入式工控機(jī)G104-F:賦能工業(yè)自動(dòng)化的強(qiáng)勁引擎
低功耗處理器的優(yōu)勢(shì)分析
ARM嵌入式通信協(xié)議及應(yīng)用
基于全志T113-i多核異構(gòu)處理器的全國產(chǎn)嵌入式核心板簡(jiǎn)介
RK3566高性能低功耗四核應(yīng)用處理器數(shù)據(jù)手冊(cè)
AMD推出EPYC Embedded霄龍嵌入式8004系列處理器
深蕾半導(dǎo)體Astra? SL1620嵌入式物聯(lián)網(wǎng)處理器詳細(xì)介紹

為何嵌入式控制器首選ARMxy?深度解析

評(píng)論