一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

新思科技發(fā)布1.6納米背面布線技術(shù),助力萬億晶體管芯片發(fā)展

CHANBAEK ? 來源:網(wǎng)絡(luò)整理 ? 2024-09-30 16:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

近日,新思科技(Synopsys)宣布了一項重大的技術(shù)突破,成功推出了1.6納米背面電源布線項目。這一技術(shù)將成為未來萬億晶體管芯片制造過程中的關(guān)鍵所在。

據(jù)了解,新思科技與臺積電正在攜手合作,共同開發(fā)適用于臺積電A16 1.6納米工藝的背面布線功能。這項技術(shù)的核心在于解決萬億晶體管設(shè)計中所面臨的電源分配和信號布線問題。隨著芯片集成度的不斷提高,傳統(tǒng)的布線方式已經(jīng)難以滿足日益復(fù)雜的設(shè)計需求,而1.6納米背面布線技術(shù)的出現(xiàn),無疑為這一難題提供了全新的解決方案。

為了確保設(shè)計團(tuán)隊能夠高效地進(jìn)行物理驗證,并順利過渡到臺積電N2 2納米技術(shù),新思科技還提供了互操作工藝設(shè)計工具包(iPDK)以及IC Validator物理驗證運行集。這些工具將幫助設(shè)計團(tuán)隊?wèi)?yīng)對日益復(fù)雜的物理驗證規(guī)則,從而提高設(shè)計效率和質(zhì)量。

在萬億晶體管多芯片設(shè)計中,功率管理是一個至關(guān)重要的因素。新思科技的1.6納米背面布線技術(shù)不僅優(yōu)化了電源分配,還提高了信號傳輸?shù)姆€(wěn)定性和效率,從而確保了芯片在高性能運行下的穩(wěn)定性和可靠性。

隨著技術(shù)的不斷進(jìn)步,新思科技與臺積電的這一合作無疑將為全球芯片制造業(yè)帶來全新的發(fā)展機(jī)遇。我們有理由相信,在不久的將來,萬億晶體管芯片將成為現(xiàn)實,并為人類社會帶來更加便捷、高效的科技體驗。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片設(shè)計
    +關(guān)注

    關(guān)注

    15

    文章

    1085

    瀏覽量

    55636
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    10018

    瀏覽量

    141575
  • 新思科技
    +關(guān)注

    關(guān)注

    5

    文章

    865

    瀏覽量

    51493
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    硅肖特基二極管芯片 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()硅肖特基二極管芯片相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有硅肖特基二極管芯片的引腳圖、接線圖、封裝手冊、中文資料、英文資料,硅肖特基二極管芯片真值表,硅肖特基二極管芯片管腳
    發(fā)表于 07-14 18:32
    硅肖特基二極<b class='flag-5'>管芯片</b> skyworksinc

    晶體管架構(gòu)的演變過程

    芯片制程從微米級進(jìn)入2納米時代,晶體管架構(gòu)經(jīng)歷了從 Planar FET 到 MBCFET的四次關(guān)鍵演變。這不僅僅是形狀的變化,更是一次次對物理極限的挑戰(zhàn)。從平面晶體管到MBCFET,
    的頭像 發(fā)表于 07-08 16:28 ?786次閱讀
    <b class='flag-5'>晶體管</b>架構(gòu)的演變過程

    思科技攜手微軟借助AI技術(shù)加速芯片設(shè)計

    近日,微軟Build大會在西雅圖盛大開幕,聚焦AI在加速各行業(yè)(包括芯片設(shè)計行業(yè))科學(xué)突破方面的變革潛力。作為Microsoft Discovery平臺發(fā)布的啟動合作伙伴,新思科技亮相本次大會,并攜手微軟將AI融入
    的頭像 發(fā)表于 06-27 10:23 ?366次閱讀

    下一代高速芯片晶體管解制造問題解決了!

    先進(jìn)的晶體管架構(gòu),是納米晶體管(Nanosheet FET)的延伸和發(fā)展,主要用于實現(xiàn)更小的晶體管尺寸和更高的集成密度,以滿足未來半導(dǎo)體工
    發(fā)表于 06-20 10:40

    薄膜晶體管技術(shù)架構(gòu)與主流工藝路線

    導(dǎo)語薄膜晶體管(TFT)作為平板顯示技術(shù)的核心驅(qū)動元件,通過材料創(chuàng)新與工藝優(yōu)化,實現(xiàn)了從傳統(tǒng)非晶硅向氧化物半導(dǎo)體、柔性電子的技術(shù)跨越。本文將聚焦于薄膜晶體管制造
    的頭像 發(fā)表于 05-27 09:51 ?713次閱讀
    薄膜<b class='flag-5'>晶體管</b><b class='flag-5'>技術(shù)</b>架構(gòu)與主流工藝路線

    晶體管電路設(shè)計(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計,源極跟隨器電路設(shè)計,F(xiàn)ET低頻功率放大器的設(shè)計與制作,柵極接地放大電路的設(shè)計,電流反饋型OP放大器的設(shè)計與制作,進(jìn)晶體管
    發(fā)表于 04-14 17:24

    納米技術(shù)發(fā)展歷程和制造方法

    納米技術(shù)是一個高度跨學(xué)科的領(lǐng)域,涉及在納米尺度上精確控制和操縱物質(zhì)。集成電路(IC)作為已經(jīng)達(dá)到納米級別的重要技術(shù),對社會生活產(chǎn)生了深遠(yuǎn)影響。晶體管
    的頭像 發(fā)表于 03-04 09:43 ?1775次閱讀
    <b class='flag-5'>納米技術(shù)</b>的<b class='flag-5'>發(fā)展</b>歷程和制造方法

    納米晶體技術(shù)介紹

    本文旨在介紹人類祖先曾經(jīng)使用過納米晶體的應(yīng)用領(lǐng)域。 ? 納米技術(shù)/材料在現(xiàn)代社會中的應(yīng)用與日俱增。納米晶體,這一類獨特的
    的頭像 發(fā)表于 01-13 09:10 ?854次閱讀
    <b class='flag-5'>納米</b><b class='flag-5'>晶體</b><b class='flag-5'>技術(shù)</b>介紹

    英特爾IEDM 2024大曬封裝、晶體管、互連等領(lǐng)域技術(shù)突破

    遠(yuǎn)的發(fā)展。 英特爾通過改進(jìn)封裝技術(shù)芯片封裝中的吞吐量提升高達(dá)100倍,探索解決采用銅材料的晶體管在開發(fā)未來制程節(jié)點時可預(yù)見的互連微縮限制,并繼續(xù)為先進(jìn)的全環(huán)繞柵極(GAA)
    的頭像 發(fā)表于 12-25 09:52 ?661次閱讀
    英特爾IEDM 2024大曬封裝、<b class='flag-5'>晶體管</b>、互連等領(lǐng)域<b class='flag-5'>技術(shù)</b>突破

    7納米工藝面臨的各種挑戰(zhàn)與解決方案

    來說,納米通常指的是晶體管的最小尺寸,或者是構(gòu)成芯片中各個功能單元的最小結(jié)構(gòu)尺寸。因此,7納米工藝指的是在芯片上制造出其最小結(jié)構(gòu)為7
    的頭像 發(fā)表于 12-17 11:32 ?1432次閱讀

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導(dǎo)體場效應(yīng)晶體管(MOSFET)類型,它們在多個方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點、應(yīng)用場景等方面詳細(xì)闡述NMOS晶體管
    的頭像 發(fā)表于 09-13 14:10 ?7762次閱讀

    技術(shù)前沿:“環(huán)抱”晶體管與“三明治”布線

    晶體管和PowerVia背面供電技術(shù)。這兩項技術(shù)首次成功集成于Intel 20A制程節(jié)點,也將用于Intel 18A。 RibbonFET:柵極“環(huán)抱”
    的頭像 發(fā)表于 09-11 17:57 ?537次閱讀
    <b class='flag-5'>技術(shù)</b>前沿:“環(huán)抱”<b class='flag-5'>晶體管</b>與“三明治”<b class='flag-5'>布線</b>

    飛凌嵌入式-ELFBOARD 從七種芯片封裝類型,看芯片封裝發(fā)展

    “Thin Small Outline Package”的縮寫,即薄型小尺寸封裝。TSOP內(nèi)存封裝技術(shù)的一個典型特征就是在封裝芯片的周圍做出引腳。TSOP適合用SMT(表面安裝)技術(shù)在PCB上安裝
    發(fā)表于 08-06 09:33

    芯片晶體管的深度和寬度有關(guān)系嗎

    一、引言 有關(guān)系。隨著集成電路技術(shù)的飛速發(fā)展,芯片晶體管作為電子設(shè)備的核心元件,其性能的優(yōu)化和制造技術(shù)的提升成為了行業(yè)關(guān)注的焦點。在晶體管
    的頭像 發(fā)表于 07-18 17:23 ?1365次閱讀

    芯片中的晶體管是怎么工作的

    1947年,當(dāng)時貝爾實驗室的約翰·巴丁、沃爾特·布拉頓和威廉·肖克利共同發(fā)明了點接觸晶體管。這一發(fā)明標(biāo)志著電子學(xué)領(lǐng)域的一次革命,因為它為電子設(shè)備提供了一種體積小、功耗低、可靠性高的開關(guān)元件。隨后,晶體管技術(shù)不斷進(jìn)步,從
    的頭像 發(fā)表于 07-18 14:58 ?2197次閱讀