一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何克服裸芯片動(dòng)態(tài)特性表征中的挑戰(zhàn),實(shí)現(xiàn)高效測(cè)量?

深圳市浮思特科技有限公司 ? 2024-10-08 11:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

功率半導(dǎo)體器件以多種形式使用——封裝為表面貼裝器件(SMD)或功率模塊——廣泛應(yīng)用于各種場(chǎng)景。功率半導(dǎo)體中包含的裸芯片必須在被放入封裝或功率模塊之前進(jìn)行特性表征,以加速開發(fā)。然而,裸芯片的尺寸小、結(jié)構(gòu)脆弱,以及探針引起的寄生效應(yīng),使得這一過(guò)程面臨多重挑戰(zhàn)。

功率半導(dǎo)體器件最初在晶圓上制造,之后進(jìn)行切割和封裝,才能用于實(shí)際的電力電子電路。在制造過(guò)程的早期階段進(jìn)行特性表征,有助于加速器件的開發(fā)。對(duì)于功率模塊開發(fā)工程師來(lái)說(shuō),了解功率半導(dǎo)體裸芯片的行為,有助于加快開發(fā)進(jìn)程并輔助故障排查。

功率半導(dǎo)體裸芯片動(dòng)態(tài)特性表征的挑戰(zhàn)

功率半導(dǎo)體裸芯片的靜態(tài)特性表征相對(duì)簡(jiǎn)單。芯片被牢固地固定在電導(dǎo)性臺(tái)上以進(jìn)行漏極接觸,而源極和柵極則通過(guò)探針從芯片的頂部探測(cè)。與固定裝置相關(guān)的寄生效應(yīng)不會(huì)顯著影響測(cè)量性能??梢允褂们€追蹤儀或阻抗分析儀進(jìn)行靜態(tài)特性表征。

然而,功率半導(dǎo)體裸芯片的動(dòng)態(tài)特性表征極為困難。首先,測(cè)試電路中的寄生效應(yīng)會(huì)顯著降低動(dòng)態(tài)特性表征的性能,尤其是對(duì)于寬帶隙功率半導(dǎo)體,其速度非??臁@?,探針針頭引入額外的寄生效應(yīng),導(dǎo)致振蕩和尖峰,從而使測(cè)量波形失真。這些探針針頭在高電壓信號(hào)下測(cè)試時(shí)還可能引發(fā)電弧。

SiC MOSFET、垂直GaN器件、Si MOSFET和IGBT具有垂直的器件結(jié)構(gòu),電流從芯片的頂部流向底部。這使得從上下兩側(cè)探測(cè)芯片變得極為困難。因此,必須對(duì)芯片的一側(cè)進(jìn)行焊接。然而,將芯片焊接和拆焊到印刷電路板(PCA)上既不方便,又加速了電路板的磨損,這使得測(cè)試變得不理想。

wKgZomcEpi6ATVb9AABDv2E3KfY174.png圖1

裸芯片在物理上非常脆弱。在固定過(guò)程中不平衡的力可能輕易導(dǎo)致芯片開裂或崩缺。此外,芯片的尺寸通常小于5mm,處理起來(lái)更為困難。此外,由于測(cè)試信號(hào)的快速di/dt(電流變化率)引起的電壓浪涌,加上周圍寄生電感,裸芯片可能會(huì)破損。

目前用于表征裸芯片的唯一方法是為該芯片創(chuàng)建一個(gè)完整的雙脈沖測(cè)試(DPT)電路板。該電路板包括集成的PCA,配有柵極驅(qū)動(dòng)器、銀行電容、隔離組件及其他必要元件。芯片焊接在PCA的漏極側(cè),采用線焊接連接源極和柵極。通常情況下,芯片會(huì)涂上一層絕緣材料。

然而,這種設(shè)置僅在芯片特性表征時(shí)使用一次,因?yàn)?a href="http://www.www27dydycom.cn/v/tag/82/" target="_blank">PCB無(wú)法重復(fù)使用。相關(guān)的成本、時(shí)間、精力以及缺乏可重復(fù)使用性,使得工程師不愿頻繁使用。

促進(jìn)裸芯片動(dòng)態(tài)特性表征的技術(shù)

實(shí)現(xiàn)裸芯片動(dòng)態(tài)特性表征需要一些關(guān)鍵技術(shù)和方法。為裸芯片創(chuàng)建一個(gè)特殊夾具是解決方案中最重要的方面。這個(gè)特殊夾具必須滿足以下要求:

· 不使用探針,以避免額外的寄生效應(yīng)和電弧風(fēng)險(xiǎn)

· 夾具必須與裸芯片的垂直結(jié)構(gòu)接觸

· 與裸芯片的接觸必須足夠緊密,以確保電導(dǎo),但又不能太緊,以避免物理開裂或崩缺

· 無(wú)需焊接的接觸

· 一種對(duì)準(zhǔn)小型裸芯片與測(cè)試夾具電極的機(jī)制

· 最小化測(cè)試夾具中的寄生效應(yīng)(例如,<幾個(gè)nH)

· 夾具應(yīng)具備高電壓和大電流能力(例如,600V和40A)

· 輕柔處理裸芯片以避免物理?yè)p傷

下面描述的解決方案利用了新開發(fā)的技術(shù)進(jìn)行芯片動(dòng)態(tài)測(cè)試,并實(shí)現(xiàn)了針對(duì)離散器件的雙脈沖測(cè)試器。被測(cè)設(shè)備(DUT)電路板相對(duì)簡(jiǎn)單,如圖2所示。相同的技術(shù)也可以應(yīng)用于功率模塊的雙脈沖測(cè)試器,使功率模塊工程師能夠利用這一新方案對(duì)裸芯片和功率模塊進(jìn)行特性表征。

wKgaomcEpkCALR3cAACcknyfB_w037.png圖2

在DUT電路板上,對(duì)PCB的電極進(jìn)行特殊處理,以實(shí)現(xiàn)無(wú)焊接接觸。還使用了一種具有類似電極處理的柔性PCB進(jìn)行頂部連接。通過(guò)將芯片放置在主PCB和柔性PCB之間,可以實(shí)現(xiàn)從芯片頂部到底部的電流流動(dòng),從而為垂直結(jié)構(gòu)器件提供電流測(cè)量。

PCB設(shè)計(jì)旨在最小化功率環(huán)路和柵環(huán)路中的寄生電感。夾具具有精心設(shè)計(jì)的多個(gè)引腳,從PCA突出,以確保裸芯片準(zhǔn)確對(duì)齊,從而與電極實(shí)現(xiàn)最佳接觸。沒(méi)有探針的存在進(jìn)一步減少了測(cè)試電路中的寄生電感。

對(duì)于Si和SiC器件,可以使用同軸分流電阻,即使其額外插入電感在幾個(gè)納亨里(nH)的范圍內(nèi)。對(duì)于GaN(氮化鎵)裸芯片,專利電流傳感器提供了另一個(gè)減少寄生電感的手段。功率半導(dǎo)體裸芯片通常顯示出不同的形狀因素。因此,我們的策略是為Keysight PD1500A和PD1550A創(chuàng)建定制的DUT電路板,如圖3所示。

wKgaomcEpkyAEPBUAABuGwD9tjI954.png圖3

圖4顯示了對(duì)額定1.2 kV的SiC MOSFET裸芯片進(jìn)行的示例測(cè)量結(jié)果。測(cè)試在800 V和40 A下進(jìn)行,表明夾具為1.2 kV額定的SiC MOSFET提供了足夠的電壓和電流能力。波形非常干凈,關(guān)斷時(shí)只有小幅度的Vds超調(diào)。從開通波形計(jì)算出的功率環(huán)路電感僅為8.3 nH。

裸芯片夾具可以輕松與曲線追蹤儀配合使用,消除了對(duì)裸芯片靜態(tài)測(cè)量中晶圓探針的需求,極大地提高了生產(chǎn)力。

wKgaomcEpleAL57eAADFlENCBNE971.png圖4

浮思特科技深耕功率器件領(lǐng)域,為客戶提供IGBT、IPM模塊等功率器件以及單片機(jī)(MCU)、觸摸芯片,是一家擁有核心技術(shù)的電子元器件供應(yīng)商和解決方案商。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    52494

    瀏覽量

    440657
  • SMD
    SMD
    +關(guān)注

    關(guān)注

    4

    文章

    595

    瀏覽量

    50072
  • 功率模塊
    +關(guān)注

    關(guān)注

    11

    文章

    538

    瀏覽量

    45956
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    安森美SiC Combo JFET的靜態(tài)特性動(dòng)態(tài)特性

    和 JFET 的高效結(jié)構(gòu),可實(shí)現(xiàn)更低的導(dǎo)通電阻和更佳的熱性能,非常適合需要多個(gè)器件并聯(lián)以高效管理大電流負(fù)載的應(yīng)用場(chǎng)景。第一部分介紹了SiC Combo JFET 技術(shù)概覽、產(chǎn)品介紹等(點(diǎn)擊文字可看)。本文將繼續(xù)講解靜態(tài)
    的頭像 發(fā)表于 06-16 16:40 ?696次閱讀
    安森美SiC Combo JFET的靜態(tài)<b class='flag-5'>特性</b>和<b class='flag-5'>動(dòng)態(tài)</b><b class='flag-5'>特性</b>

    利用普源示波器進(jìn)行功率器件動(dòng)態(tài)特性測(cè)試的研究

    功率器件作為電子系統(tǒng)的核心元件,其動(dòng)態(tài)特性直接影響著系統(tǒng)的效率、穩(wěn)定性和可靠性。因此,對(duì)功率器件動(dòng)態(tài)特性的準(zhǔn)確測(cè)試顯得尤為重要。普源示波器
    的頭像 發(fā)表于 06-12 17:03 ?202次閱讀
    利用普源示波器進(jìn)行功率器件<b class='flag-5'>動(dòng)態(tài)</b><b class='flag-5'>特性</b>測(cè)試的研究

    面向高電容連接的低電流I-V表征測(cè)試方案

    測(cè)量單元(SMU)可同時(shí)輸出和測(cè)量電壓、電流,廣泛用于器件與材料的I-V特性表征,尤其擅長(zhǎng)低電流測(cè)量。在測(cè)試系統(tǒng)
    的頭像 發(fā)表于 06-04 10:19 ?471次閱讀
    面向高電容連接的低電流I-V<b class='flag-5'>表征</b>測(cè)試方案

    半導(dǎo)體器件微量摻雜元素的EDS表征

    微量摻雜元素在半導(dǎo)體器件的發(fā)展起著至關(guān)重要的作用,可以精準(zhǔn)調(diào)控半導(dǎo)體的電學(xué)、光學(xué)性能。對(duì)器件微量摻雜元素的準(zhǔn)確表征和分析是深入理解半導(dǎo)體器件特性、優(yōu)化器件性能的關(guān)鍵步驟,然而由于微
    的頭像 發(fā)表于 04-25 14:29 ?660次閱讀
    半導(dǎo)體器件<b class='flag-5'>中</b>微量摻雜元素的EDS<b class='flag-5'>表征</b>

    是德示波器如何精準(zhǔn)測(cè)量第三代半導(dǎo)體SiC的動(dòng)態(tài)特性

    第三代半導(dǎo)體材料SiC(碳化硅)憑借其高擊穿電壓、低導(dǎo)通電阻、耐高溫等特性,在新能源汽車、工業(yè)電源、軌道交通等領(lǐng)域展現(xiàn)出顯著優(yōu)勢(shì)。然而,SiC器件的高頻開關(guān)特性也帶來(lái)了動(dòng)態(tài)測(cè)試的挑戰(zhàn)
    的頭像 發(fā)表于 04-22 18:25 ?237次閱讀
    是德示波器如何精準(zhǔn)<b class='flag-5'>測(cè)量</b>第三代半導(dǎo)體SiC的<b class='flag-5'>動(dòng)態(tài)</b><b class='flag-5'>特性</b>

    動(dòng)力電池測(cè)試的直流負(fù)載挑戰(zhàn)與應(yīng)對(duì)策略

    一、背景與挑戰(zhàn) 動(dòng)力電池作為電動(dòng)汽車的核心部件,其性能測(cè)試需模擬真實(shí)工況下的直流負(fù)載特性。然而,在測(cè)試過(guò)程,直流負(fù)載的高功率、動(dòng)態(tài)響應(yīng)及精度要求帶來(lái)多重技術(shù)
    發(fā)表于 04-02 16:05

    SiC MOSFET的動(dòng)態(tài)特性

    本文詳細(xì)介紹了SiC MOSFET的動(dòng)態(tài)特性。包括閾值電壓特性、開通和關(guān)斷特性以及體二極管的反向恢復(fù)特性。此外,還應(yīng)注意測(cè)試波形的準(zhǔn)確性。
    的頭像 發(fā)表于 03-26 16:52 ?924次閱讀
    SiC MOSFET的<b class='flag-5'>動(dòng)態(tài)</b><b class='flag-5'>特性</b>

    是德科技在寬禁帶半導(dǎo)體片上實(shí)現(xiàn)動(dòng)態(tài)測(cè)試而且無(wú)需焊接或探針

    : KEYS )增強(qiáng)了其雙脈沖測(cè)試產(chǎn)品組合,使客戶能夠從寬禁帶(WBG)功率半導(dǎo)體芯片動(dòng)態(tài)特性的精確和輕松測(cè)量
    發(fā)表于 03-14 14:36 ?411次閱讀

    是德科技N5227B PNA微波網(wǎng)絡(luò)分析儀技術(shù)功能測(cè)試

    和 穩(wěn)定度利用應(yīng)用軟件簡(jiǎn)化設(shè)置,高效表征有源器件通過(guò)定制化配置得到恰當(dāng)?shù)男阅?,滿足您的特殊預(yù)算和測(cè)量需求多點(diǎn)觸控屏和直觀的用戶界面加速對(duì)元器件特性的分析 功能測(cè)試方法: 使用性能出眾的
    的頭像 發(fā)表于 02-26 16:48 ?533次閱讀
    是德科技N5227B PNA微波網(wǎng)絡(luò)分析儀技術(shù)功能測(cè)試

    SiC SBD的靜態(tài)特性動(dòng)態(tài)特性

    SiC SBD具有高耐壓、快恢復(fù)速度、低損耗和低漏電流等優(yōu)點(diǎn),可降低電力電子系統(tǒng)的損耗并顯著提高效率。適合高頻電源、新能源發(fā)電及新能源汽車等多種應(yīng)用,本文介紹SiC SBD的靜態(tài)特性動(dòng)態(tài)特性
    的頭像 發(fā)表于 02-26 15:07 ?710次閱讀
    SiC SBD的靜態(tài)<b class='flag-5'>特性</b>和<b class='flag-5'>動(dòng)態(tài)</b><b class='flag-5'>特性</b>

    需求管理工具Jama Connect:與Jira/Slack/GitHub無(wú)縫集成,一站式解決復(fù)雜產(chǎn)品開發(fā)的協(xié)作難題

    在產(chǎn)品和軟件開發(fā)的動(dòng)態(tài)世界,有效協(xié)作是成功的關(guān)鍵。然而,團(tuán)隊(duì)往往面臨著阻礙進(jìn)步和創(chuàng)新的重大挑戰(zhàn)。了解這些挑戰(zhàn)并找到強(qiáng)有力的解決方案,對(duì)于實(shí)現(xiàn)
    的頭像 發(fā)表于 10-08 14:54 ?509次閱讀
    需求管理工具Jama Connect:與Jira/Slack/GitHub無(wú)縫集成,一站式解決復(fù)雜產(chǎn)品開發(fā)<b class='flag-5'>中</b>的協(xié)作難題

    克服設(shè)計(jì)難題-實(shí)現(xiàn)高性能接口

    電子發(fā)燒友網(wǎng)站提供《克服設(shè)計(jì)難題-實(shí)現(xiàn)高性能接口.pdf》資料免費(fèi)下載
    發(fā)表于 08-28 09:41 ?0次下載
    <b class='flag-5'>克服</b>設(shè)計(jì)難題-<b class='flag-5'>實(shí)現(xiàn)</b>高性能接口

    永磁材料帶磁表征測(cè)量注意事項(xiàng)

    材料的磁檢測(cè)至關(guān)重要,?這不僅關(guān)系到材料性能的評(píng)估,?也直接影響到使用這些材料的產(chǎn)品的質(zhì)量和性能。? ? 永磁鐵產(chǎn)品的帶磁表征測(cè)量項(xiàng)目主要有表磁(最大、中心點(diǎn)、表面磁場(chǎng)分布)、磁通、磁矩、磁偏角等參數(shù)。其對(duì)應(yīng)用的
    的頭像 發(fā)表于 08-20 08:48 ?587次閱讀
    永磁材料帶磁<b class='flag-5'>表征</b><b class='flag-5'>測(cè)量</b>注意事項(xiàng)

    實(shí)現(xiàn)不失真測(cè)量應(yīng)滿足哪些條件

    實(shí)現(xiàn)不失真測(cè)量是科學(xué)研究和工程實(shí)踐的一個(gè)重要問(wèn)題。不失真測(cè)量是指在測(cè)量過(guò)程中,測(cè)量結(jié)果能夠真實(shí)
    的頭像 發(fā)表于 08-19 14:24 ?2947次閱讀

    淺談如何克服FPGA I/O引腳分配挑戰(zhàn)

    畫圖來(lái)完成這項(xiàng)任務(wù)的,因?yàn)镋DA 和芯片供應(yīng)商沒(méi)有提供幫助設(shè)計(jì)人員將FPGA和PCB引腳布局可視化的工具。但現(xiàn)在賽靈思公司提供了相應(yīng)的工具。在ISE Foundation? 軟件工具10.1 版本包含
    發(fā)表于 07-22 00:40