一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

自學(xué)PCB差分走線的阻抗控制技術(shù)(上篇)

MCU開發(fā)加油站 ? 來源:未知 ? 作者:易水寒 ? 2017-12-22 13:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、引言

為了提高傳輸速率和傳輸距離,計(jì)算機(jī)行業(yè)和通信行業(yè)越來越多的采用高速串行總線。在芯片之間、板卡之間、背板和業(yè)務(wù)板之間實(shí)現(xiàn)高速互聯(lián)。這些高速串行總線的速率從以往USB2.0、LVDS以及FireWire1394的幾百M(fèi)bps到今天的PCI-Express G1/G2、SATA G1/G2 、XAUI/2XAUI、XFI的幾個(gè)Gbps乃至10Gbps。計(jì)算機(jī)以及通信行業(yè)的PCB客戶對(duì)差分走線的阻抗控制要求越來越高。這使PCB生產(chǎn)商以及高速PCB設(shè)計(jì)人員所面臨的前所未有的挑戰(zhàn)。本文結(jié)合PCB行業(yè)公認(rèn)的測(cè)試標(biāo)準(zhǔn)IPCTM-650手冊(cè),重點(diǎn)討論真差分TDR測(cè)試方法的原理以及特點(diǎn)。

二、IPC-TM-650手冊(cè)以及PCB特征阻抗測(cè)試背景

IPC-TM-650測(cè)試手冊(cè)是一套非常全面的PCB行業(yè)測(cè)試規(guī)范,從PCB的機(jī)械特性、化學(xué)特性、物理特性、電氣特性、環(huán)境特性等各方面給出了非常詳盡的測(cè)試方法以及測(cè)試要求。其中PCB板電氣特性要求在第2.5節(jié)中描述,而其中的2.5.5.7a,則全面的介紹了PCB特征阻抗測(cè)試方法和對(duì)相應(yīng)的測(cè)試儀器要求,重點(diǎn)包括單端走線和差分走線的阻抗測(cè)試。

三、TDR的基本原理及IPC-TM-650對(duì)TDR設(shè)備的基本要求

3.1 TDR的基本原理

圖1是一個(gè)階躍信號(hào)在傳輸線(如PCB的走線)上傳輸時(shí)的示意圖。而傳輸線是通過電介質(zhì)與GND分隔的,就像無數(shù)個(gè)微小的電容的并聯(lián)。電信號(hào)到達(dá)某個(gè)位置時(shí),就會(huì)令該位置上的電壓產(chǎn)生變化,就像是給電容充電。因此,傳輸線在此位置上是有對(duì)地的電流回路的,因此就有阻抗的存在。但是該阻抗只有階躍信號(hào)自身才能“感覺到”,這就是我們所說的特征阻抗。

當(dāng)傳輸線上出現(xiàn)阻抗不連續(xù)的現(xiàn)象時(shí),在阻抗變化的地方階躍信號(hào)就會(huì)產(chǎn)生反射的現(xiàn)象,如果將反射信號(hào)進(jìn)行取樣并顯示在示波器的屏幕上,就會(huì)得出如圖2所示的波形,從波形中我們可以看出一條被測(cè)試的傳輸線在不同位置上的阻抗變化。同時(shí)我們可以比較圖2中的兩個(gè)波形。這是使用兩臺(tái)分辨率不同的TDR設(shè)備在測(cè)試同一條傳輸線時(shí)獲得的測(cè)試結(jié)果。對(duì)于傳輸線阻抗變化的反映一個(gè)明顯而另一個(gè)不明顯。TDR設(shè)備感知傳輸線阻抗不連續(xù)的分辨率取決于TDR設(shè)備所發(fā)出的階躍信號(hào)上升時(shí)間的快慢,上升時(shí)間快所獲得的分辨率就高。而TDR設(shè)備的上升時(shí)間往往和測(cè)試系統(tǒng)的帶寬緊密相關(guān),帶寬高的測(cè)試系統(tǒng)有更快的上升時(shí)間。

從另外一個(gè)角度來考慮,TDR設(shè)備的系統(tǒng)帶寬限制了TDR測(cè)試的分辨率。在IPC-TM-650測(cè)試手冊(cè)中對(duì)TDR設(shè)備的上升時(shí)間是按照系統(tǒng)上升時(shí)間(tsys)來定義的。當(dāng)我們要測(cè)量一臺(tái)TDR設(shè)備的系統(tǒng)上升時(shí)間時(shí),我們可以短路一臺(tái)TDR設(shè)備的輸出,此時(shí)可以測(cè)出該TDR設(shè)備的(tsys)(上升時(shí)間以及下降時(shí)間)。例如圖3的TDR設(shè)備的系統(tǒng)上升時(shí)間就高達(dá)28ps左右。

自學(xué)PCB差分走線的阻抗控制技術(shù)(上篇)

圖4是另一臺(tái)TDR設(shè)備的系統(tǒng)上升/下降時(shí)間的測(cè)試結(jié)果,系統(tǒng)的上升/下降時(shí)間在38ps~40ps之間??梢姴煌腡DR設(shè)備在系統(tǒng)上升/下降時(shí)間上是有很大的區(qū)別的,由此帶來的就是傳輸線阻抗測(cè)試分辨率的很大不同。

自學(xué)PCB差分走線的阻抗控制技術(shù)(上篇)

系統(tǒng)上升時(shí)間和分辨率的關(guān)系可以用下列的公式來描述:

Resolution= (tsys*V)/2,V為電信號(hào)在被測(cè)試傳輸線上的傳輸速率。

為了方便測(cè)試者了解TDR測(cè)試的分辨率以及PCB板走線的最小測(cè)試長度,在IPC-TM-650測(cè)試手冊(cè)的表4-1(圖5)中給出了速查數(shù)據(jù)。

自學(xué)PCB差分走線的阻抗控制技術(shù)(上篇)

3.2 IPC-TM-650手冊(cè)對(duì)差分TDR設(shè)備的基本要求

IPC-TM-650測(cè)試手冊(cè)是一套非常全面的PCB行業(yè)測(cè)試規(guī)范,從PCB的機(jī)械特性、化學(xué)特性、物理特性、電氣特性、環(huán)境特性等各方面給出了非常詳盡的測(cè)試方法以及測(cè)試要求。在以往的IPC-TM-650手冊(cè)中,對(duì)PCB差分TDR測(cè)試的要求較為寬松。手冊(cè)中允許測(cè)試者根據(jù)TDR測(cè)試設(shè)備的情況使用兩種不同的方法。

方法一:當(dāng)測(cè)試者擁有差分TDR測(cè)試設(shè)備時(shí),測(cè)試設(shè)備同時(shí)打出兩個(gè)幅度相等、方向相反的階躍脈沖,并通過這對(duì)差分信號(hào)的相互作用直接測(cè)出差分走線的阻抗。

方法二:當(dāng)測(cè)試者沒有差分TDR測(cè)試設(shè)備時(shí),測(cè)試設(shè)備在差分走線(A線與B線)時(shí),先在A線上打出階躍信號(hào),測(cè)試A階躍信號(hào)在A線上的反射特性記作AA,同時(shí)測(cè)出A階躍信號(hào)在B線上的感應(yīng)信號(hào),記錄為BA。隨后,在B線上打出階躍信號(hào),測(cè)試B階躍信號(hào)在B線上的反射特性記作BB,同時(shí)測(cè)出B階躍信號(hào)在A線上的感應(yīng)信號(hào),記錄為AB。通過對(duì)獲得的AA、AB、BB、BA四個(gè)數(shù)值進(jìn)行計(jì)算可以得出差分走線的阻抗。該方法又叫做“Super-Position”。

但是在(2004年3月版)IPC-TM-650手冊(cè)中,僅僅保留了方法一中的真差分TDR測(cè)試描述。而不再有方法二的“偽差分”TDR測(cè)試方法的描述。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4367

    文章

    23487

    瀏覽量

    409563

原文標(biāo)題:PCB差分走線的阻抗控制技術(shù)(一)

文章出處:【微信號(hào):mcugeek,微信公眾號(hào):MCU開發(fā)加油站】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    別蒙我,PCB板上這幾對(duì)高速走怎么看我都覺得一樣!

    設(shè)計(jì)工程師,你們覺得下面兩對(duì)表層的高速走,長度完全一樣,性能會(huì)有區(qū)別嗎? 沒有過孔,就是表層的分走,乍一看,還真沒什么不一樣,硬要說有哪里不同的話,那就只有
    發(fā)表于 06-09 14:34

    受控阻抗布線技術(shù)確保信號(hào)完整性

    核心要點(diǎn)受控阻抗布線通過匹配走阻抗來防止信號(hào)失真,從而保持信號(hào)完整性。高速PCB設(shè)計(jì)中,元件與走
    的頭像 發(fā)表于 04-25 20:16 ?680次閱讀
    受控<b class='flag-5'>阻抗</b>布線<b class='flag-5'>技術(shù)</b>確保信號(hào)完整性

    揭秘PCB阻抗控制:如何影響你的電子設(shè)備性能?

    ,作為影響信號(hào)傳輸質(zhì)量的關(guān)鍵因素之一,是高質(zhì)量電路板設(shè)計(jì)不可或缺的技術(shù)。 什么是PCB阻抗控制? PCB(Printed Circuit B
    的頭像 發(fā)表于 04-18 09:07 ?328次閱讀

    PCB制板廠加工問題很大啊,高速PCB傳輸阻抗一直往上跑

    高速先生成員--黃剛 長通道的阻抗一直往上竄這個(gè)事情其實(shí)不是個(gè)別現(xiàn)象了,相信大多數(shù)做高速串行信號(hào)的朋友,尤其是做背板系統(tǒng)的朋友都深有體會(huì),在超過例如10inch走的時(shí)候,如果你們?nèi)y(cè)試加工出來的
    發(fā)表于 04-07 17:27

    PCB Layout中的三種走策略

    是至關(guān)重要的。下面將針對(duì)實(shí)際布線中可能遇到的一些情況,分析其合理性,并給出一些比較優(yōu)化的走策略。主要從直角走分走,蛇形
    發(fā)表于 03-13 11:35

    揭秘PCB阻抗在高速信號(hào)傳輸中的重要性

    一站式PCBA智造廠家今天為大家講講PCB阻抗PCB設(shè)計(jì)和制造中的作用有哪些PCB阻抗PCB
    的頭像 發(fā)表于 02-27 09:24 ?424次閱讀

    LVDS連接器PCB設(shè)計(jì)與制造

    傳輸中的電磁干擾,提升信號(hào)完整性。 4、高速信號(hào)仿真 使用華秋DFM等專業(yè)軟件對(duì)LVDS信號(hào)的表面微帶分走進(jìn)行仿真,通過理論計(jì)算驗(yàn)證阻抗值的準(zhǔn)確性。仿真可以幫助設(shè)計(jì)工程師提前發(fā)現(xiàn)潛
    發(fā)表于 02-18 18:18

    分信號(hào)的選擇與處理

    分信號(hào)的選擇與處理對(duì)于確保高速通信系統(tǒng)的穩(wěn)定性和可靠性至關(guān)重要。以下是對(duì)分信號(hào)選擇與處理的介紹: 一、分信號(hào)
    的頭像 發(fā)表于 12-25 18:05 ?1392次閱讀

    請(qǐng)問做pcb時(shí)ADS1251的阻抗需要控制嗎?

    請(qǐng)問做pcb時(shí)ADS1251的阻抗需要控制
    發(fā)表于 12-23 08:09

    阻抗匹配計(jì)算和分走設(shè)置

    ad,cadense 阻抗匹配計(jì)算和分走設(shè)置
    發(fā)表于 10-17 16:59 ?2次下載

    PCB電路板的阻抗工藝中控制要點(diǎn)

    阻抗控制的主要目的是為了保證電路板信號(hào)的穩(wěn)定傳輸,提高信號(hào)傳輸質(zhì)量。阻抗是電路板傳輸信號(hào)時(shí)的主要參數(shù)之一,其取值與電路板材料、線路結(jié)構(gòu)、電信號(hào)頻率等相關(guān)。 PCB電路板的
    的頭像 發(fā)表于 09-23 14:37 ?858次閱讀

    射頻電路pcb設(shè)計(jì)需要注意事項(xiàng)

    與源和負(fù)載的阻抗相匹配,以減少反射和損耗。 傳輸設(shè)計(jì) :選擇合適的傳輸類型(如微帶、帶狀)和尺寸,以滿足
    的頭像 發(fā)表于 09-07 10:02 ?1186次閱讀

    突破信號(hào)傳輸極限:高頻阻抗PCB

    高頻阻抗PCB 板的核心特點(diǎn)在于其對(duì)阻抗的精確控制。阻抗是指在交流電路中,對(duì)電流的阻礙作用。在高頻信號(hào)傳輸中,
    的頭像 發(fā)表于 08-20 17:22 ?828次閱讀

    Xilinx 7系列FPGA PCB設(shè)計(jì)指導(dǎo)

    pcb分走的實(shí)際實(shí)現(xiàn)卻是必要的。 在PCB系統(tǒng)中,良好的信號(hào)完整性依賴于具有阻抗受控的傳
    發(fā)表于 07-19 16:56

    非常實(shí)用的PCB布局布線規(guī)則,畫出美而高性能的板子

    voltage differential signaling)就是指這種小振幅分信號(hào)技術(shù)。 對(duì)于PCB工程師來說,最關(guān)注的還是如何確保在實(shí)際走中能完全發(fā)揮
    發(fā)表于 07-17 15:43