一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

自學(xué)PCB差分走線的阻抗控制技術(shù)(下篇)

MCU開發(fā)加油站 ? 來源:未知 ? 作者:易水寒 ? 2017-12-22 13:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

方法一:真差分測試法如圖6所示:階躍信號A和階躍信號B是一對方向相反、幅度相等且同時發(fā)出的差分階躍信號。

我們不但在差分TDR設(shè)備上看到差分的階躍信號,而且當我們使用一臺實時示波器來觀測這對階躍信號時可以證實這是真正的差分信號。

自學(xué)PCB差分走線的阻抗控制技術(shù)(下篇)

自學(xué)PCB差分走線的阻抗控制技術(shù)(下篇)

由于注入DUT(被測設(shè)備)中的TDR階躍脈沖是差分信號,因此TDR設(shè)備可以直接測出差分走線的特征阻抗。使用差分階躍信號進行真差分TDR測試,給使用者帶來的最大好處就是可以實現(xiàn)虛擬接地,如圖7所示。

由于差分走線和差分信號是平衡的,差分信號的中心電壓點和地平面是等電勢的,因此在使用差分階躍信號進行差分TDR測試時,只要保證通道A和通道B共地,是不需要與DUT之間接地的。

方法二:“Super-Position”法(偽差分)如圖8所示,階躍信號A和階躍信號B不是同時打出的,且方向不是相反的,因此注入到DUT中的階躍信號完全不是差分信號。

在這種“偽差分TDR”設(shè)備自身的屏幕上,往往會經(jīng)過人為的軟件調(diào)整,令我們看到的階躍信號同時發(fā)出且方向相反的。

自學(xué)PCB差分走線的阻抗控制技術(shù)(下篇)

但是如果我們用一臺實時示波器來觀測這兩個階躍脈沖,我們可以看到如圖9所示的波形,我們可以看出兩個階躍脈沖之間的真實時序關(guān)系,存在著2us的時間差。也就是說這兩個階躍信號不是差分信號。

這樣的TDR階躍脈沖稱為偽差分信號,因為它并沒有真正實現(xiàn)一個高速差分信號的傳輸過程,即幅度相等,方向相反。因此這種方法不能直接測出DUT的差分阻抗,只能使用軟件計算的方法對差分阻抗測試進行模擬計算。

在TDR設(shè)備上得到經(jīng)過計算后得到的2個幅度相等,極性相反階躍脈沖。這種差分TDR測試帶來的局限性是:差分信號之間同時的相互作用無法真實地獲得;無法實現(xiàn)虛擬接地,在進行差分TDR測試時通道A和通道B的探頭都必須有各自獨立的接地點。但是在PCB板內(nèi)部的真實差分走線附近往往找不到接地點,導(dǎo)致無法在PCB板子內(nèi)部對真實的差分走線進行測量。

為了解決“偽差分”TDR設(shè)備難以實現(xiàn)對PCB板內(nèi)部真實走線進行差分TDR測量的問題,一般的PCB生產(chǎn)商都會在PCB板的周圍做上帶有接地點的差分走線測試條,稱之為“Coupon”,圖10就是一個典型的PCB板,上方是測試用的“Coupon”,下方是板子內(nèi)部的真實走線。為了方便探頭連接,測試點的間距一般做的很大,高達100mil(即2.54mm),已經(jīng)大大超過了差分走線的間距。同時還在測試點的旁邊會放置接地點,間距同樣是100mil。

五、“Coupon”測試的局限性與差異

從圖10我們可以看到測試“coupon”和板內(nèi)真實走線之間的差別:

1 、雖然走線間距、走線寬度是一致的, 但是“coupon”測試點的間距固定為100mil(即最初的雙列直插式IC的引腳間距),而板內(nèi)真實走線的末端(即芯片的引腳)間距是不同的,隨著QFP、PLCC、BGA封裝的出現(xiàn),芯片的引腳間距都遠小于雙列直插式IC封裝(即“coupon”測試點的間距)間距。

2、“coupon”走線是理想的直線,而板內(nèi)真實走線往往是彎曲的、多樣的。PCB設(shè)計人員和生產(chǎn)人員很容易將“coupon”的走線理想化,但是PCB板上的真實走線則會因為各種各樣的因素導(dǎo)致走線不規(guī)則化。

3、“coupon”和板內(nèi)真實走線在整個PCB板上的位置不同。“coupon”都位于PCB板邊沿,在PCB板出廠時往往會被生產(chǎn)商去掉。而板內(nèi)真實走線的位置則是多樣的,有的在靠近板子的邊沿,有的位于板子的中央。

由于上述幾個差異的存在,導(dǎo)致“coupon”的特征阻抗往往與板內(nèi)真實走線阻抗存在如下的幾個差異:

第一,“coupon”測試點間距“coupon”走線的間距不同,會導(dǎo)致測試點與走線之間帶來阻抗不連續(xù)。而PCB板內(nèi)的真實差分走線末端(即芯片的引腳)間距往往是與走線間距相等或者非常相近的。由此會帶來阻抗測試結(jié)果的不同。

第二,彎曲的走線與理想的走線所反映出來的阻抗變化是不一致的。在走線彎曲轉(zhuǎn)折的地方特征阻抗往往是不連續(xù)的,而“coupon”的理想化走線則不能反映由于走線彎曲所帶來的阻抗不連續(xù)現(xiàn)象。

第三,“coupon”與真實的走線在PCB板上的位置不同。目前的PCB板都采用多層走線的設(shè)計,在生產(chǎn)時需要經(jīng)過壓制。當PCB板壓制時,板子不同的位置所受到的壓力不可能做到一致,這樣制成的PCB板在不同的位置上介電常數(shù)往往不相同,特征阻抗也當然不同??梢妰H僅對PCB板的“coupon”進行TDR測試是不能完全反映PCB板內(nèi)真實走線的真實特征阻抗的。無論是PCB板的生產(chǎn)商還是高速電路設(shè)計者、制造者都希望能對PCB板內(nèi)的真實高速差分走線直接進行TDR測試,獲得最準確的特征阻抗信息。阻礙真實測試的主要原因有以下兩個:

難以找到差分TDR探頭的接地點,高速PCB設(shè)計人員不會在設(shè)計高速差分走線時在走線的末端(即芯片引腳)附近放置固定間距的接地點;差分走線的末端(即芯片的引腳)間距是多變的,必需要一個間距可調(diào)的差分探頭來實現(xiàn)探測

六、真差分TDR測試的優(yōu)勢

我們之前討論差分TDR測試方法時,我們了解到如果TDR設(shè)備發(fā)出的階躍信號是差分信號,就可以實現(xiàn)虛擬接地,即差分TDR探頭無需與被測試的PCB板接地。只要測試者手中有一個間距可調(diào)的差分TDR探頭即可完成測試。

圖11是一個帶寬高達18GHz的差分TDR探頭在進行差分TDR測試時的情況。它的探針間距可以在0.5mm~4.5mm之間連續(xù)可調(diào),即使在測試一個比圓珠筆尖還要微小的測試點時仍然可以非常從容地以單手完成操作。

由于探頭的帶寬高達18GHz,因此可以獲得很高的測試分辨率,圖12是對一塊“coupon”的差分走線進行測試時獲得的結(jié)果。紅色波形是對“coupon”最初的測試結(jié)果,隨后在走線上貼上了一個很小的膠條(紅色圓圈所示部位)然后再進行測試,獲得了如白色波形的測試結(jié)果??梢娪捎谫N上小膠條所帶來的微小阻抗不連續(xù)也能夠通過高帶寬差分TDR探頭清晰地反映出來。

真差分的TDR設(shè)備配合高帶寬差分探頭進行PCB差分特征阻抗測試時,無需在PCB板內(nèi)苦苦的尋找接地點,只要探針調(diào)整到合適的間距,即可輕松的對PCB板內(nèi)的真實差分走線進行探測。

七、 本文小結(jié):

使用一臺真差分的TDR設(shè)備,利用差分信號可以實現(xiàn)虛擬接地的便利,配合間距可調(diào)的差分TDR探頭可以輕松實現(xiàn)對PCB板內(nèi)真實差分走線的特征阻抗測量。令高速PCB設(shè)計人員和PCB制造者在進行PCB測試時獲得極高的測試效率和準確的測試結(jié)果。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409691

原文標題:PCB差分走線的阻抗控制技術(shù)(二)

文章出處:【微信號:mcugeek,微信公眾號:MCU開發(fā)加油站】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    別蒙我,PCB板上這幾對高速走怎么看我都覺得一樣!

    設(shè)計工程師,你們覺得下面兩對表層的高速走,長度完全一樣,性能會有區(qū)別嗎? 沒有過孔,就是表層的分走,乍一看,還真沒什么不一樣,硬要說有哪里不同的話,那就只有
    發(fā)表于 06-09 14:34

    受控阻抗布線技術(shù)確保信號完整性

    核心要點受控阻抗布線通過匹配走阻抗來防止信號失真,從而保持信號完整性。高速PCB設(shè)計中,元件與走
    的頭像 發(fā)表于 04-25 20:16 ?681次閱讀
    受控<b class='flag-5'>阻抗</b>布線<b class='flag-5'>技術(shù)</b>確保信號完整性

    揭秘PCB阻抗控制:如何影響你的電子設(shè)備性能?

    ,作為影響信號傳輸質(zhì)量的關(guān)鍵因素之一,是高質(zhì)量電路板設(shè)計不可或缺的技術(shù)。 什么是PCB阻抗控制? PCB(Printed Circuit B
    的頭像 發(fā)表于 04-18 09:07 ?330次閱讀

    PCB制板廠加工問題很大啊,高速PCB傳輸阻抗一直往上跑

    高速先生成員--黃剛 長通道的阻抗一直往上竄這個事情其實不是個別現(xiàn)象了,相信大多數(shù)做高速串行信號的朋友,尤其是做背板系統(tǒng)的朋友都深有體會,在超過例如10inch走的時候,如果你們?nèi)y試加工出來的
    發(fā)表于 04-07 17:27

    PCB Layout中的三種走策略

    是至關(guān)重要的。下面將針對實際布線中可能遇到的一些情況,分析其合理性,并給出一些比較優(yōu)化的走策略。主要從直角走分走,蛇形
    發(fā)表于 03-13 11:35

    揭秘PCB阻抗在高速信號傳輸中的重要性

    一站式PCBA智造廠家今天為大家講講PCB阻抗PCB設(shè)計和制造中的作用有哪些PCB阻抗PCB
    的頭像 發(fā)表于 02-27 09:24 ?426次閱讀

    LVDS連接器PCB設(shè)計與制造

    傳輸中的電磁干擾,提升信號完整性。 4、高速信號仿真 使用華秋DFM等專業(yè)軟件對LVDS信號的表面微帶分走進行仿真,通過理論計算驗證阻抗值的準確性。仿真可以幫助設(shè)計工程師提前發(fā)現(xiàn)潛
    發(fā)表于 02-18 18:18

    分信號的選擇與處理

    分信號的選擇與處理對于確保高速通信系統(tǒng)的穩(wěn)定性和可靠性至關(guān)重要。以下是對分信號選擇與處理的介紹: 一、分信號
    的頭像 發(fā)表于 12-25 18:05 ?1406次閱讀

    請問做pcb時ADS1251的阻抗需要控制嗎?

    請問做pcb時ADS1251的阻抗需要控制
    發(fā)表于 12-23 08:09

    技術(shù)資訊 I 如何使用 Allegro X PCB Editor 優(yōu)化RF布線和阻抗

    在射頻印刷電路板(RFPCBs)中實現(xiàn)最佳功率傳輸,關(guān)鍵在于精心布線以滿足特定阻抗要求的走。阻抗匹配至關(guān)重要,它確保走具有相同的阻抗,以
    的頭像 發(fā)表于 11-09 01:04 ?1371次閱讀
    <b class='flag-5'>技術(shù)</b>資訊 I 如何使用 Allegro X <b class='flag-5'>PCB</b> Editor 優(yōu)化RF布線和<b class='flag-5'>阻抗</b>

    阻抗匹配計算和分走設(shè)置

    ad,cadense 阻抗匹配計算和分走設(shè)置
    發(fā)表于 10-17 16:59 ?2次下載

    PCB電路板的阻抗工藝中控制要點

    阻抗控制的主要目的是為了保證電路板信號的穩(wěn)定傳輸,提高信號傳輸質(zhì)量。阻抗是電路板傳輸信號時的主要參數(shù)之一,其取值與電路板材料、線路結(jié)構(gòu)、電信號頻率等相關(guān)。 PCB電路板的
    的頭像 發(fā)表于 09-23 14:37 ?859次閱讀

    射頻電路pcb設(shè)計需要注意事項

    與源和負載的阻抗相匹配,以減少反射和損耗。 傳輸設(shè)計 :選擇合適的傳輸類型(如微帶、帶狀)和尺寸,以滿足
    的頭像 發(fā)表于 09-07 10:02 ?1196次閱讀

    突破信號傳輸極限:高頻阻抗PCB

    高頻阻抗PCB 板的核心特點在于其對阻抗的精確控制阻抗是指在交流電路中,對電流的阻礙作用。在高頻信號傳輸中,
    的頭像 發(fā)表于 08-20 17:22 ?832次閱讀

    Xilinx 7系列FPGA PCB設(shè)計指導(dǎo)

    pcb分走的實際實現(xiàn)卻是必要的。 在PCB系統(tǒng)中,良好的信號完整性依賴于具有阻抗受控的傳
    發(fā)表于 07-19 16:56