一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

cadence的操作流程

電路和微電子考研 ? 來(lái)源:電路和微電子考研 ? 2024-11-16 11:07 ? 次閱讀

1.開(kāi)機(jī)和開(kāi)軟件

開(kāi)機(jī)啟動(dòng)后是這個(gè)畫(huà)面

b996e618-907f-11ef-a511-92fbcf53809c.jpg

賬號(hào):

密碼:

b9b601f6-907f-11ef-a511-92fbcf53809c.jpg

右鍵屏幕左擊open terminal

b9d7fcde-907f-11ef-a511-92fbcf53809c.jpg

命令行里面打入如下圖的命令

b9e2b642-907f-11ef-a511-92fbcf53809c.jpg

ls 和 cd 是linux里面的命令。作用你就去網(wǎng)上查一下。

icfb&是打開(kāi)cadence的命令。屏幕的底部會(huì)出現(xiàn)這么一個(gè)圖像界面。

b9f933e0-907f-11ef-a511-92fbcf53809c.jpg

點(diǎn)擊圖形界面的Tools,會(huì)彈出下面這東西,點(diǎn)擊Library Manager

ba0dc0f8-907f-11ef-a511-92fbcf53809c.jpg

點(diǎn)擊后彈出如下圖所示的框圖

ba18e7b2-907f-11ef-a511-92fbcf53809c.jpg

Library manager里面管理的時(shí)候分三個(gè)欄目。

Library,一般取自己的名字,拼音都可以

Cell,一般是你要設(shè)計(jì)的電路的名字

View,一個(gè)cell對(duì)應(yīng)著不同的view,有版圖Layout,有原理圖schematics,等等。

2.軟件的library manager使用

下一步首先創(chuàng)建自己的庫(kù)

ba2e0a98-907f-11ef-a511-92fbcf53809c.jpg

ba3c0896-907f-11ef-a511-92fbcf53809c.jpg

OK后庫(kù)里面就有相應(yīng)自己的庫(kù)了,自己做的電路可以放到里面管理,不要和其他的庫(kù)混著用。

來(lái)看下軟件自帶的analogLib里都有哪些cell。

ba57f632-907f-11ef-a511-92fbcf53809c.jpg

圖上選中的是cap,就是理想電容,對(duì)應(yīng)的view有很多了,畫(huà)原理圖的時(shí)候,調(diào)用選用的view是symbol。

analogLib庫(kù)里面還有其他常用的元件:地gnd,直流電源vdc,直流電源idc,電流控制電壓源ccvs,理想電阻res等。這個(gè)自己去網(wǎng)上查到底有哪些。

庫(kù)tsmc035hv12是臺(tái)積電的.35的工藝庫(kù)(庫(kù)涉密,不鼓勵(lì)外傳)。這個(gè)庫(kù)里面我們用到的就是nch和pch,分別是nmos和pmos的模型名字。畫(huà)原理圖的時(shí)候,調(diào)用該cell的symbol。

ba6e7a74-907f-11ef-a511-92fbcf53809c.jpg

好了,下一步要?jiǎng)?chuàng)建自己的cell了。先選到自己新建的庫(kù)test。之后再點(diǎn)file->new->cellview

ba916c0a-907f-11ef-a511-92fbcf53809c.jpg

在屏幕下方會(huì)產(chǎn)生這樣的對(duì)話框,填入cell的名字,當(dāng)畫(huà)原理圖時(shí)tool選圖中的這個(gè)。畫(huà)layout就選virtuoso,可以嘗試變一下。當(dāng)然我們這選composer-schematic。

baa917ec-907f-11ef-a511-92fbcf53809c.jpg

OK后會(huì)彈出這個(gè)窗口,用來(lái)畫(huà)原理圖。

bab40cf6-907f-11ef-a511-92fbcf53809c.jpg

切換到英文輸入法,快捷鍵i是放置元件的意思 instance。我們需要nch,pch,gnd,電源vdc,還有信號(hào)源vsin。

屏幕下面會(huì)彈出這個(gè)框框

bac6e9de-907f-11ef-a511-92fbcf53809c.jpg

按browse選擇如下圖所示,這樣也就選中了nch,選其他元件也是這樣的方法。

只不過(guò)gnd,vdc,vsin是在analoglib里面找。

bade5da8-907f-11ef-a511-92fbcf53809c.jpg

最小化該窗口,鼠標(biāo)移動(dòng)到schematic窗口,點(diǎn)擊就可以放下元件。

這樣就放置好元件了,按下快捷鍵w可以連線。

baf0b0c0-907f-11ef-a511-92fbcf53809c.jpg

bb179352-907f-11ef-a511-92fbcf53809c.jpg

接著就是設(shè)置信號(hào)源和電壓源的信號(hào)幅度。

先選中元件v0,快捷鍵q可以查看和設(shè)置其參數(shù)。

V0設(shè)置直流電壓3.3V

bb2b0932-907f-11ef-a511-92fbcf53809c.jpg

V1設(shè)置offset電壓1.65V,正弦信號(hào)幅度200m,頻率1Mhz。注意:輸入這些值的時(shí)候,不需要輸入單位。200mV只需要輸入200m就可以了。1Mhz同理。

bb3e5c94-907f-11ef-a511-92fbcf53809c.jpg

OK,這樣就連好了,按下快捷鍵x檢查電路是否連接完整和設(shè)置正確。如果無(wú)誤,在我們一開(kāi)始的對(duì)話框里會(huì)有這么一句幾個(gè)字No errors。

bb529b14-907f-11ef-a511-92fbcf53809c.jpg

這樣就可以仿真了。

3.仿真工具使用

bb5c6d2e-907f-11ef-a511-92fbcf53809c.jpg

Analog environment就可以進(jìn)入仿真了。

bb6c6ba2-907f-11ef-a511-92fbcf53809c.jpg

Analyses->choose彈出如下的畫(huà)面。

bb7f0438-907f-11ef-a511-92fbcf53809c.jpg

選擇瞬態(tài)仿真tran,Stop time 選5us,accuracy 可以不用選 enable選上。

其他常用的仿真如dc,ac自己可以查資料研究下。

輸出信號(hào)這樣選擇outputs->tobe plotted->select on schematic

bb93a4c4-907f-11ef-a511-92fbcf53809c.jpg

點(diǎn)擊上面的按鈕后窗口會(huì)自動(dòng)彈到原理圖的窗口。點(diǎn)擊到連線上是查看該點(diǎn)的電位,點(diǎn)擊節(jié)點(diǎn)(紅色的地方)是查看改點(diǎn)的電流。選擇完之后會(huì)顯示出和其他不一樣的框框。按esc鍵退出選擇。我們選擇輸入和輸出節(jié)點(diǎn)。

bba0744c-907f-11ef-a511-92fbcf53809c.jpg

TRAN仿真

現(xiàn)在仿真窗口就變成這樣了

bbbdea9a-907f-11ef-a511-92fbcf53809c.jpg

一個(gè)是仿真方案是tran仿真,輸出有兩個(gè)節(jié)點(diǎn)。按下右下腳最后第三個(gè)按鈕,有綠燈的那個(gè)按鈕就可以仿真了。

bbd53b50-907f-11ef-a511-92fbcf53809c.jpg

bbef08c8-907f-11ef-a511-92fbcf53809c.jpg

仿真出來(lái)有兩個(gè)圖,前一個(gè)類(lèi)似hspice仿真后的lis文件。后面這個(gè)圖是輸出的結(jié)果圖。

顯然我們希望的反向器可定不可以這樣。所以要再原來(lái)的電路改進(jìn)下。

調(diào)整:M0管子要變動(dòng),Multiplier=4,這個(gè)就是并聯(lián)的個(gè)數(shù)的意思。

bc0bad84-907f-11ef-a511-92fbcf53809c.jpg

V1的offset電壓變成1.7.

bc1b3e0c-907f-11ef-a511-92fbcf53809c.jpg

再仿真,得出結(jié)果

bc2e85ac-907f-11ef-a511-92fbcf53809c.jpg

這個(gè)是我們希望的反向器的結(jié)果。

Ac仿真

bc4e82ee-907f-11ef-a511-92fbcf53809c.jpg

仿真界面設(shè)置成如下圖所示的 analyses->choose

仿真選ac,start =1hz,stop=1Ghz,hz可以不用寫(xiě)的

bc621e26-907f-11ef-a511-92fbcf53809c.jpg

Tran仿真的enable選項(xiàng)不選擇

bc7e3502-907f-11ef-a511-92fbcf53809c.jpg

最后整個(gè)界面成下圖所示:

bc92a5dc-907f-11ef-a511-92fbcf53809c.jpg

Ac 的enable 是yes的。Tran的enable是no。

點(diǎn)有綠色燈的按鍵進(jìn)行仿真。

bca84f9a-907f-11ef-a511-92fbcf53809c.jpg

選擇ac magnitude&phase,窗口自動(dòng)彈到原理圖界面,選擇輸出端口。

bcb6ab26-907f-11ef-a511-92fbcf53809c.jpg

選擇了就有了邊框的顏色。

按esc鍵就可以看輸出結(jié)果。

bcc037d6-907f-11ef-a511-92fbcf53809c.jpg

按圖片上從左到右第4個(gè)按鍵是將相位和增益曲線分開(kāi)。分開(kāi)后如下圖所示。

bcd96968-907f-11ef-a511-92fbcf53809c.jpg

4.端口的添加和symbol的生成

bcea997c-907f-11ef-a511-92fbcf53809c.jpg

刪掉信號(hào)源,按快捷鍵p添加端口(port)。需要三個(gè)端口,輸入端口:vin,vdda;

輸出端口:vout(電源端口)。

bd0875d2-907f-11ef-a511-92fbcf53809c.jpg

bd209f40-907f-11ef-a511-92fbcf53809c.jpg

bd30ac6e-907f-11ef-a511-92fbcf53809c.jpg

這樣就完成了添加端口。之后是創(chuàng)建cellview。Design->create cellview->from pin list

bd4c0996-907f-11ef-a511-92fbcf53809c.jpg

bd5e1af0-907f-11ef-a511-92fbcf53809c.jpg

選OK就可以了

bd7004cc-907f-11ef-a511-92fbcf53809c.jpg

這里的端口可以隨便放置,但一般的原則是輸入在左邊,輸出在右邊。點(diǎn)OK,得下圖。

bd93eedc-907f-11ef-a511-92fbcf53809c.jpg

紅色的框不可以刪除的,綠色的框可以任意修改。

bd9e7aaa-907f-11ef-a511-92fbcf53809c.jpg

Add->shape->polygon可以畫(huà)多邊形,Add->shape->circle可以畫(huà)圓

還有經(jīng)常用的:選中一個(gè)圖案后,按M鍵可以移動(dòng)它。最后的樣子

bdaa7da0-907f-11ef-a511-92fbcf53809c.jpg

Partname和instancename可以隨便放吧,盡量離圖形近一點(diǎn)。

5.總結(jié)

電路設(shè)計(jì)也就是如何調(diào)節(jié)元件參數(shù)使得信號(hào)得到處理。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路設(shè)計(jì)
    +關(guān)注

    關(guān)注

    6692

    文章

    2503

    瀏覽量

    207901
  • Cadence
    +關(guān)注

    關(guān)注

    65

    文章

    951

    瀏覽量

    143558

原文標(biāo)題:cadence的簡(jiǎn)單操作流程

文章出處:【微信號(hào):feifeijiehaha,微信公眾號(hào):電路和微電子考研】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    使用Cadence繪制PCB流程(個(gè)人小結(jié))

    之前使用過(guò)cadence畫(huà)過(guò)幾塊板子,一直沒(méi)有做過(guò)整理。每次畫(huà)圖遇到問(wèn)題時(shí),都查閱操作方法。現(xiàn)在整理一下ca
    的頭像 發(fā)表于 06-26 15:56 ?1.6w次閱讀
    使用<b class='flag-5'>Cadence</b>繪制PCB<b class='flag-5'>流程</b>(個(gè)人小結(jié))

    Cadence仿真流程

    Cadence仿真流程Cadence仿真流程[/hide][此貼子已經(jīng)被作者于2009-8-16 13:47:51編輯過(guò)]
    發(fā)表于 08-16 13:47

    電源直流壓降的的仿真操作流程

    之前和大家分享過(guò)電源完整性之仿真設(shè)計(jì)原理鏈接: link.今天接著上一篇文章總結(jié)一下電源直流壓降的的仿真操作流程及一些simulation中的設(shè)置參數(shù),用到的時(shí)候Cadence Sigrity 中
    發(fā)表于 11-17 06:26

    Cadence仿真流程

    Cadence 仿真流程:第一章 在Allegro 中準(zhǔn)備好進(jìn)行SI 仿真的PCB 板圖1)在Cadence 中進(jìn)行SI 分析可以通過(guò)幾種方
    發(fā)表于 07-12 08:56 ?0次下載
    <b class='flag-5'>Cadence</b>仿真<b class='flag-5'>流程</b>

    IPD流程操作細(xì)則

    IPD流程操作細(xì)則:IPD流程操作細(xì)則IPD流程操作指引--立項(xiàng)階段工作
    發(fā)表于 05-07 23:00 ?103次下載

    Giantec采用Cadence技術(shù)統(tǒng)一數(shù)字流程生產(chǎn)其混合信號(hào)芯片

    全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS),宣布Giantec Semiconductor Corp.已采用Cadence? Virtuoso?統(tǒng)一定制/模擬(IC6.1)以及Encounter?統(tǒng)一數(shù)字
    發(fā)表于 09-27 11:06 ?1637次閱讀

    Cadence提供新一代Encounter RTL-to-GDSII流程

    全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司日前宣布推出最新版Cadence Encounter RTL-to-GDSII流程.
    發(fā)表于 03-10 09:44 ?885次閱讀

    華力微電子與Cadence共同宣布交付55納米平臺(tái)的參考設(shè)計(jì)流程

    全球電子創(chuàng)新設(shè)計(jì)Cadence公司與上海華力微電子,15日共同宣布了華力微電子基于Cadence Encounter數(shù)字技術(shù)交付55納米平臺(tái)的參考設(shè)計(jì)流程。華力微電子首次在其已建立55納米工藝上實(shí)現(xiàn)了從RTL到GDSII的完整
    發(fā)表于 08-16 11:08 ?1669次閱讀

    中芯國(guó)際采用Cadence數(shù)字流程 提升40納米芯片設(shè)計(jì)能力

    中芯國(guó)際新款40納米 Reference Flow5.1結(jié)合了最先進(jìn)的Cadence CCOpt和GigaOpt工藝以及Tempus 時(shí)序簽收解決方案, 新款RTL-to-GDSII數(shù)字流程支持Cadence的分層低功耗
    發(fā)表于 09-05 10:45 ?2168次閱讀

    JDBC操作流程說(shuō)明

    JDBC操作流程說(shuō)明JDBC操作流程說(shuō)明JDBC操作流程說(shuō)明
    發(fā)表于 11-10 15:32 ?4次下載

    Cadence 仿真流程

    詳細(xì)介紹Cadence的仿真流程 有需要的朋友下來(lái)看看
    發(fā)表于 12-08 14:49 ?0次下載

    Cadence PCB封裝制作流程

    區(qū)別于altium的一庫(kù)走天下,cadence的PCB套件流程中,PCB封裝的制作需要單獨(dú)制作pad,然后繪制封裝。這兩步的工具分別為Padstack和PCB Editor
    發(fā)表于 11-02 09:32 ?1w次閱讀
    <b class='flag-5'>Cadence</b> PCB封裝制作<b class='flag-5'>流程</b>

    cadence操作常用快捷鍵的資料總結(jié)

    本文檔的主要內(nèi)容詳細(xì)介紹的是cadence操作常用快捷鍵的資料總結(jié)。
    發(fā)表于 08-12 08:00 ?0次下載
    <b class='flag-5'>cadence</b><b class='flag-5'>操作</b>常用快捷鍵的資料總結(jié)

    Cadence 數(shù)字、定制/模擬設(shè)計(jì)流程通過(guò)認(rèn)證,Design IP 現(xiàn)已支持 Intel 16 FinFET 制程

    內(nèi)容提要 ● ?Cadence 流程已通過(guò)認(rèn)證,可立即投入生產(chǎn),該工藝下 Design IP 產(chǎn)品現(xiàn)已完備,可支持客戶(hù)進(jìn)行 Intel 16 工藝下 SOC 設(shè)計(jì) ● ? 客戶(hù)可以基于已被充分認(rèn)證
    的頭像 發(fā)表于 07-14 12:50 ?934次閱讀
    <b class='flag-5'>Cadence</b> 數(shù)字、定制/模擬設(shè)計(jì)<b class='flag-5'>流程</b>通過(guò)認(rèn)證,Design IP 現(xiàn)已支持 Intel 16 FinFET 制程

    Cadence 與 Arm 合作,成功利用 Cadence AI 驅(qū)動(dòng)流程加速 Neoverse V2 數(shù)據(jù)中心設(shè)計(jì)

    內(nèi)容提要 ● Cadence 優(yōu)化了其 AI 驅(qū)動(dòng)的 RTL-to-GDS 數(shù)字流程,并為 Arm Neoverse V2 平臺(tái)提供了相應(yīng)的 5nm 和 3nm 快速應(yīng)用工具包(RAK),助力設(shè)計(jì)人
    的頭像 發(fā)表于 09-05 12:10 ?3814次閱讀