聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
-
數(shù)據(jù)采集
+關(guān)注
關(guān)注
40文章
7196瀏覽量
116554
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
熱點(diǎn)推薦
USB模塊,USB2.0模塊,USB數(shù)據(jù)采集模塊,USB開(kāi)發(fā)板
18612980073座機(jī):010-82435898Email: sale@huanor.net 產(chǎn)品簡(jiǎn)介:USBMOD6模塊是北京華諾銘科電子科技中心設(shè)計(jì)的一款高速USB2.0數(shù)據(jù)傳輸模塊,有效數(shù)據(jù)實(shí)時(shí)
發(fā)表于 10-15 10:18
USB模塊,USB2.0模塊,USB數(shù)據(jù)采集模塊,USB開(kāi)發(fā)板
18612980073座機(jī):010-82435898Email: sale@huanor.net 產(chǎn)品簡(jiǎn)介:USBMOD6模塊是北京華諾銘科電子科技中心設(shè)計(jì)的一款高速USB2.0數(shù)據(jù)傳輸模塊,有效數(shù)據(jù)實(shí)時(shí)
發(fā)表于 10-18 14:51
USB模塊,USB2.0模塊,USB數(shù)據(jù)采集模塊,USB開(kāi)發(fā)板
18612980073座機(jī):010-82435898Email: sale@huanor.net 產(chǎn)品簡(jiǎn)介:USBMOD6模塊是北京華諾銘科電子科技中心設(shè)計(jì)的一款高速USB2.0數(shù)據(jù)傳輸模塊,有效數(shù)據(jù)實(shí)時(shí)
發(fā)表于 01-09 14:31
FPGA實(shí)現(xiàn)數(shù)據(jù)采集的方式對(duì)比(傳統(tǒng)串口、數(shù)據(jù)采集卡及外設(shè)計(jì)接口)
來(lái)完成對(duì)數(shù)據(jù)的采集與傳輸。1 數(shù)據(jù)采集和傳輸系統(tǒng)方案設(shè)計(jì)數(shù)據(jù)采集和
發(fā)表于 01-07 07:00
USB2.0數(shù)據(jù)采集系統(tǒng)有什么功能?
USB(通用串行總線)集中了PCI和RS-232串行總線的優(yōu)點(diǎn),具有方便的即插即用和熱插拔特性以及較高的傳輸速率,因此,將USB技術(shù)應(yīng)用于數(shù)據(jù)采集是非常合適的,可以達(dá)到
發(fā)表于 03-18 06:01
基于USB2.0的同步高速數(shù)據(jù)采集器的設(shè)計(jì)
摘要:介紹了一種基于USB2.0接口的同步高速數(shù)據(jù)采集的設(shè)計(jì)方案及其軟硬件的設(shè)計(jì)方法,對(duì)Cypress的USB2.0控制芯片CY7C68013和同步
發(fā)表于 03-24 12:58
?740次閱讀

基于USB2.0與FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
基于USB2.0與FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
基于USB2.0與FPGA技術(shù)的高速數(shù)據(jù)采集
發(fā)表于 04-22 19:56
?1858次閱讀

基于FPGA與USB2.0的便攜式數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
針對(duì)目前插卡式數(shù)據(jù)采集卡拆卸的不方便、體積較大以及傳統(tǒng)單片機(jī)控制采集速度低、非實(shí)時(shí)等一系列缺陷,設(shè)計(jì)了一套基于FPGA與USB2.0的便攜式
發(fā)表于 03-15 12:57
?111次下載
基于FPGA的USB接口數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
介紹了一種高速實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)。該系統(tǒng)以FPGA作為邏輯控制的核心,以USB2.0作為與上位機(jī)數(shù)據(jù)傳輸的接口,能同時(shí)支持單端16路和差分8路模擬信號(hào)輸入,最大采樣率為200 kH
發(fā)表于 09-29 17:16
?63次下載

基于FPGA的主從式高速數(shù)據(jù)采集與傳輸系統(tǒng)
針對(duì)數(shù)據(jù)采集系統(tǒng)有信號(hào)形式多樣、實(shí)時(shí)傳輸和靈活配置的要求,介紹了一種基于FPGA的數(shù)據(jù)采集和傳輸
發(fā)表于 09-29 17:31
?54次下載

基于FPGA的高速USB2.0數(shù)據(jù)采集系統(tǒng)主控電路設(shè)計(jì)
基于FPGA的高速USB2.0數(shù)據(jù)采集系統(tǒng)主控電路設(shè)計(jì)
發(fā)表于 01-04 15:31
?0次下載
基于FPGA和USB2.0的高精度數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
基于FPGA和USB2.0的高精度數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
發(fā)表于 01-22 20:29
?25次下載
基于USB2.0的16bit數(shù)據(jù)采集系統(tǒng)
摘 要:介紹了一種利用USB2.0的高速傳輸特性,基于USB和DSP的數(shù)據(jù)采集系統(tǒng)。詳細(xì)論述了系統(tǒng)的總體結(jié)構(gòu)、部分硬件設(shè)計(jì),并簡(jiǎn)要敘述了相應(yīng)固件程序的實(shí)現(xiàn)。 關(guān)鍵詞:
發(fā)表于 10-27 15:49
?0次下載

如何使用USB2.0和DDR2進(jìn)行數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)與FPGA實(shí)現(xiàn)資料概述
采用DDR2 SDRAM作為被采集數(shù)據(jù)的緩存技術(shù), 給出了USB2.0與DDR2相結(jié)合的實(shí)時(shí)、高速數(shù)據(jù)采集系統(tǒng)的解決方案, 同時(shí)提出了對(duì)
發(fā)表于 12-07 16:12
?21次下載

FPGA的多通道數(shù)據(jù)采集傳輸系統(tǒng)
一、系統(tǒng)總體方案設(shè)計(jì) 為了滿足油田增壓站對(duì)數(shù)據(jù)采集的需求,我們?cè)O(shè)計(jì)了一套基于FPGA的多通道數(shù)據(jù)采集與傳輸系統(tǒng)。系統(tǒng)以

評(píng)論