一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

后摩爾時代的創(chuàng)新:在米爾FPGA上實現(xiàn)Tiny YOLO V4,助力AIoT應用

米爾電子 ? 2024-11-22 01:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

學習如何在 MYIR 的 ZU3EG FPGA 開發(fā)板上部署 Tiny YOLO v4,對比 FPGA、GPUCPU 的性能,助力 AIoT 邊緣計算應用。

一、為什么選擇 FPGA:應對 7nm 制程與 AI 限制

在全球半導體制程限制和高端 GPU 受限的大環(huán)境下,F(xiàn)PGA 成為了中國企業(yè)發(fā)展的重要路徑之一。它可支持靈活的 AIoT 應用,其靈活性與可編程性使其可以在國內(nèi)成熟的 28nm 工藝甚至更低節(jié)點的制程下實現(xiàn)高效的硬件加速。

米爾的 ZU3EG 開發(fā)板憑借其可重構(gòu)架構(gòu)為 AI 和計算密集型任務提供了支持,同時避免了 7nm 工藝對國產(chǎn)芯片設計的制約。通過在 ZU3EG 上部署 Tiny YOLO V4,我們可以為智能家居、智慧城市等 AIoT 應用提供高效的解決方案。

1fd53440-a82a-11ef-8084-92fbcf53809c.png1ff59190-a82a-11ef-8084-92fbcf53809c.png

CPU GPU FPGA 架構(gòu)對比

二、了解 Tiny YOLO 模型及其適用性

YOLO(You Only Look Once)是一種實時物體檢測模型,它通過一次性掃描整個圖像,實現(xiàn)高效的對象識別。

而其簡化版 Tiny YOLO V4 更適合嵌入式設備,具有較少的層數(shù)和參數(shù)。其輕量化特性更適合在資源受限的設備上運行,尤其在低功耗、實時檢測的邊緣計算設備中表現(xiàn)出色。

相比傳統(tǒng) GPU,F(xiàn)PGA 能在小面積和低功耗下實現(xiàn)類似的推理性能,非常契合 AIoT 應用。像米爾 ZU3EG 這樣的 FPGA 開發(fā)板,通過底板和豐富接口的載板設計,非常適合高效的嵌入式低功耗數(shù)據(jù)處理。

20207e64-a82a-11ef-8084-92fbcf53809c.png

Yolo V4 網(wǎng)絡結(jié)構(gòu)圖

204930fc-a82a-11ef-8084-92fbcf53809c.png

Tiny Yolo V4 網(wǎng)絡結(jié)構(gòu)圖

(通過優(yōu)化網(wǎng)絡結(jié)構(gòu)和參數(shù),保持較高檢測精度的同時,降低模型的計算量和內(nèi)存占用)

三、獲取數(shù)據(jù)集和模型

可下載開源訓練集或預訓練模型。為了確保兼容性,建議將模型轉(zhuǎn)換為 ONNX 格式,以便后續(xù)能在 FPGA 上完成優(yōu)化。

1.下載 Tiny YOLO V4 模型:從Darknet 的 GitHub 倉庫獲取 Tiny YOLO 的預訓練權重,或者在 COCO 等數(shù)據(jù)集上自行訓練模型。自定義的模型適用于特定應用場景(如車輛檢測、人臉檢測等)。

2.數(shù)據(jù)準備:若要自定義模型,可使用 LabelImg 等工具對數(shù)據(jù)集進行標注,將數(shù)據(jù)轉(zhuǎn)為 YOLO 格式。之后,可將 YOLO 格式轉(zhuǎn)換為 ONNX 格式,以便兼容 FPGA 優(yōu)化工具鏈。

206cb2fc-a82a-11ef-8084-92fbcf53809c.png

Tiny YOLO 在 Darknet 上訓練的截圖

四、通過 Vivado HLS 為 FPGA 準備模型

要將模型部署到 FPGA,需要將神經(jīng)網(wǎng)絡操作轉(zhuǎn)換為硬件級描述。使用 Xilinx 的 Vitis HLS(高級綜合)可以將 Tiny YOLO v4 的 C++ 模型代碼的轉(zhuǎn)化為 Verilog RTL(寄存器傳輸級)代碼,從而將模型從軟件世界帶入硬件實現(xiàn)。

詳細步驟

1.模型層映射和優(yōu)化

  • 將 YOLO 的每一層(如卷積層、池化層)映射為硬件友好的 C/C++ 結(jié)構(gòu)。例如,將卷積映射為乘累加(MAC)數(shù)組,通過流水線實現(xiàn)并行化。

2.算子加速與指令優(yōu)化

  • 流水線(Pipelining):利用流水線來處理多項操作并行,減少延遲。

  • 循環(huán)展開(Loop Unrolling):展開循環(huán),以每周期處理更多數(shù)據(jù),尤其在卷積操作中有效。

  • 設置 DATAFLOW指令,使層間獨立處理。

3.量化與位寬調(diào)整

  • 將激活值和權重量化為定點精度(例如 INT8),而非浮點數(shù)。這在維持準確度的同時顯著降低計算量,尤其適合 FPGA 的固定點運算支持。
209fc19c-a82a-11ef-8084-92fbcf53809c.png

Tiny YOLO 模型在 Vivado HLS 中的層層轉(zhuǎn)化流程圖

五、使用 Vivado 綜合與部署 Verilog 到 米爾的ZU3EG FPGA開發(fā)板

當 HLS 生成的 RTL 代碼準備就緒后,可以使用 Vivado 將模型部署到 FPGA。

1.Vivado 中的設置

將 HLS 輸出的 RTL 文件導入 Vivado。

在 Vivado 中創(chuàng)建模塊設計,包括連接AXI 接口與 ZU3EG 的 ARM 核連接。

2.I/O 約束與時序

定義 FPGA 的 I/O 引腳約束,以匹配 ZU3EG 板的特定管腳配置。配置時鐘約束以滿足合適的數(shù)據(jù)速率(如視頻數(shù)據(jù) 100-200 MHz)。

進行時序分析,確保延遲和響應速度達到實時要求。

3.生成比特流并下載到 ZU3EG

生成的比特流可以直接通過 JTAG 或以太網(wǎng)接口下載到 ZU3EG。

20e78144-a82a-11ef-8084-92fbcf53809c.png

將 Tiny YOLO 處理模塊連接到 米爾ZU3EG開發(fā)板 的外設和接口

六、在 FPGA 上測試并運行推理

現(xiàn)在 Tiny YOLO 已部署,可以驗證其實時對象檢測性能。

1.數(shù)據(jù)采集

  • 通過連接的相機模塊捕捉圖像或視頻幀,或者使用存儲的測試視頻。

  • 使用 ZU3EG 的 ARM 核上的 OpenCV 對幀進行預處理,再將它們傳入 FPGA 預處理后進行推理。

2.后處理與顯示

  • 模型檢測對象后,輸出邊框和類別標簽。使用 OpenCV 將邊框映射回原始幀,并在每個檢測到的對象周圍顯示類別和置信度。

3.性能測試

  • 測量幀速率(FPS)和檢測準確度。微調(diào)量化位寬或數(shù)據(jù)流參數(shù),以優(yōu)化實時需求。
2109e676-a82a-11ef-8084-92fbcf53809c.png

Tiny YOLO 模型在 ZU3EG 上顯示檢測結(jié)果的實時輸出,視頻幀中標注了檢測到的對象

七、性能優(yōu)化與調(diào)試技巧

為提高性能,可以進行以下調(diào)整:

  • 內(nèi)存訪問:設計數(shù)據(jù)存儲方式,最大限度利用緩存并減少數(shù)據(jù)傳輸,降低內(nèi)存瓶頸。

  • 降低延遲:重新評估關鍵路徑延遲。若延遲過高,調(diào)整 Vitis HLS 中的流水線深度,并驗證層間的數(shù)據(jù)依賴性。

  • 量化改進:嘗試 INT8 量化。Xilinx 的 Vitis AI 可幫助微調(diào)量化參數(shù),以平衡準確性與速度。

2148355c-a82a-11ef-8084-92fbcf53809c.png

不同優(yōu)化配置對資源使用的影響

215bf43e-a82a-11ef-8084-92fbcf53809c.png

米爾MYC-CZU3EG/4EV/5EV-V2核心板及開發(fā)板

在MYIR 的 ZU3EG 開發(fā)平臺上提供了一種高效的解決方案。利用 FPGA 獨特的靈活性和低功耗優(yōu)勢,助力未來 AIoT 設備的普及和智能升級。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1646

    文章

    22054

    瀏覽量

    618812
  • AIoT
    +關注

    關注

    8

    文章

    1514

    瀏覽量

    32491
  • 米爾電子
    +關注

    關注

    0

    文章

    150

    瀏覽量

    795
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    樹莓派5開啟YOLO姿態(tài)估計識別之旅!

    大家好,接下來會為大家開一個樹莓派5和YOLO的連載文章。內(nèi)容包括四個部分:樹莓派5使用YOLO進行物體和動物識別-入門指南樹莓派5
    的頭像 發(fā)表于 07-18 15:31 ?125次閱讀
    <b class='flag-5'>在</b>樹莓派5<b class='flag-5'>上</b>開啟<b class='flag-5'>YOLO</b>姿態(tài)估計識別之旅!

    樹莓派5使用YOLO進行物體和動物識別-入門指南

    大家好,接下來會為大家開一個樹莓派5和YOLO的專題。內(nèi)容包括四個部分:樹莓派5使用YOLO進行物體和動物識別-入門指南樹莓派5
    的頭像 發(fā)表于 07-17 17:16 ?170次閱讀
    <b class='flag-5'>在</b>樹莓派5<b class='flag-5'>上</b>使用<b class='flag-5'>YOLO</b>進行物體和動物識別-入門指南

    K230micropython下能實現(xiàn)同時用USB攝像頭和板載攝像頭YOLO識別并顯示IDE嗎?

    K230micropython下能實現(xiàn)同時用USB攝像頭和板載攝像頭YOLO識別并顯示IDE嗎?以及如何提高USB進行YOLO識別的幀數(shù)
    發(fā)表于 06-20 06:35

    米爾出席2025安路科技FPGA技術沙龍

    2025年6月12日,由安路科技主辦的2025FPGA技術沙龍南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表
    的頭像 發(fā)表于 06-19 08:04 ?711次閱讀
    <b class='flag-5'>米爾</b>出席2025安路科技<b class='flag-5'>FPGA</b>技術沙龍

    強強聯(lián)手!米爾×安路IDH合作共筑FPGA新生態(tài)

    與高可靠性支持?。而米爾電子憑借嵌入式模組領域十余年的技術積累,已為超3萬家企業(yè)客戶提供基于ARM、FPGA、RISC-V等架構(gòu)的核心板解決方案,尤其
    發(fā)表于 04-27 16:43

    喜訊!米爾電子與安路科技達成IDH生態(tài)戰(zhàn)略合作,共筑FPGA創(chuàng)新生態(tài)

    及行業(yè)解決方案,助力開發(fā)者開發(fā)成功,加速工業(yè)控制、邊緣智能、汽車電子等領域的創(chuàng)新應用落地?。米爾電子&安路科技IDH生態(tài)合作證書?硬核技術+生態(tài)協(xié)同?安路科技作為
    的頭像 發(fā)表于 04-25 08:06 ?1259次閱讀
    喜訊!<b class='flag-5'>米爾</b>電子與安路科技達成IDH生態(tài)戰(zhàn)略合作,共筑<b class='flag-5'>FPGA</b><b class='flag-5'>創(chuàng)新</b>生態(tài)

    使用Yolo-v3-TF運行OpenVINO?對象檢測Python演示時的結(jié)果不準確的原因?

    /public/yolo-v3-tf/yolo-v3.pb --input_shape \"[1, 416, 416, 3]\" --reverse_input_channels 將轉(zhuǎn)換
    發(fā)表于 03-06 06:31

    Yolo V3-Tiny模型轉(zhuǎn)換為IR格式遇到錯誤怎么解決?

    Yolo V3-Tiny 模型轉(zhuǎn)換為 IR 格式。 遇到錯誤: Error: Exception occurred during running replacer \"
    發(fā)表于 03-05 09:57

    米爾國產(chǎn)FPGA SoC芯選擇,安路飛龍DR1M90核心板重磅發(fā)布

    FPGA正以強勁的勢頭推動技術創(chuàng)新,安路DR1M90核心板及其開發(fā)板作為代表性產(chǎn)品,為邊緣計算和人工智能應用提供了強大的技術支持。米爾電子將繼續(xù)以客戶需求為中心,提供高品質(zhì)、高可靠性的國產(chǎn)化解決方案,
    發(fā)表于 01-10 14:32

    國產(chǎn)高性能CPU--米爾瑞芯微RK3576賦能AIoT、工業(yè)、智能顯示終端

    隨著市場需求不斷的變化,各行各業(yè)對CPU的要求越來越高,特別是近幾年流行的 AIOT,為了有更好的用戶體驗,CPU的算力就要求更高了。 今天為大家推薦由米爾基于瑞芯微RK3576處理器推出
    發(fā)表于 01-03 17:05

    ADC12D1800RFRB開發(fā)板上有一塊V4FPGA,請問此FPGA是負責AD數(shù)據(jù)采集嗎?

    ADC12D1800RFRB開發(fā)板上有一塊V4FPGA,請問此FPGA是負責AD數(shù)據(jù)采集嗎?AD數(shù)據(jù)采集,此FPGA負責將數(shù)據(jù)從FM
    發(fā)表于 01-03 08:25

    助力AIoT應用:米爾FPGA開發(fā)板實現(xiàn)Tiny YOLO V4

    學習如何在 MYIR 的 ZU3EG FPGA 開發(fā)板上部署 Tiny YOLO v4,對比 FPGA、GPU、CPU 的性能,
    發(fā)表于 12-06 17:18

    摩爾斯微電子榮獲2024年WBA行業(yè)大獎最佳Wi-Fi創(chuàng)新獎等多項殊榮

    1000倍。頒獎評委們評價道:“摩爾斯微電子穩(wěn)定、低功耗的物聯(lián)網(wǎng)連接方面的開創(chuàng)性工作,使其穩(wěn)居行業(yè)領先地位。該公司正在真正推動創(chuàng)新,這將對物聯(lián)網(wǎng)的未來起到關鍵作用,并重新定義下一代Wi-Fi。”顛覆性
    發(fā)表于 11-01 14:41

    高密度互連,引爆摩爾技術革命

    領域中正成為新的創(chuàng)新焦點,引領著超集成高密度互連技術的飛躍。通過持續(xù)的技術創(chuàng)新實現(xiàn)高密度互連,將是推動先進封裝技術在后摩爾時代跨越發(fā)展的關鍵所在。
    的頭像 發(fā)表于 10-18 17:57 ?722次閱讀
    高密度互連,引爆<b class='flag-5'>后</b><b class='flag-5'>摩爾</b>技術革命

    特斯拉正積極測試其V4超級充電樁

    近日,特斯拉快速充電技術領域的最新動態(tài)引發(fā)了廣泛關注。據(jù)悉,特斯拉正積極測試其現(xiàn)有的V4超級充電樁(基于V3充電柜構(gòu)建)的潛力,旨在突破300千瓦的充電功率上限,這一舉措標志著特斯拉
    的頭像 發(fā)表于 08-06 16:52 ?1188次閱讀