一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

利用FPGA實現(xiàn)USB 2.0通信接口

FPGA設計論壇 ? 來源:FPGA設計論壇 ? 2024-12-30 13:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

USB2.0接口的實現(xiàn)方式

利用FPGA來實現(xiàn)USB 2.0接口的方式一般有兩種,一是借助外圍的USB接口芯片,二是FPGA內(nèi)部實現(xiàn)USB協(xié)議控制器,外部通過USB的PHY芯片來實現(xiàn)接口。

對于第一種方式,F(xiàn)PGA不需要實現(xiàn)USB通信協(xié)議,開發(fā)的風險小,而且性能穩(wěn)定,因此被大部分設計者所采用。而第二種方式需要購買USB的IP核,門檻較高。如果自己開發(fā)基于FPGA的USB協(xié)議棧,風險高,而且兼容性和穩(wěn)定性很難保證。

目前市場上的USB 2.0接口芯片廠家和型號比較多,其中Cypress Semiconductor公司的EZ-USB FX2(CY7C68013)是世界上第一款集成USB 2.0的微處理器,它集成了USB 2.0收發(fā)器、SIE(串行接口引擎)、增強的8051微控制器和可編程的外圍接口。

FX2這種獨創(chuàng)性結構可使數(shù)據(jù)傳輸率達到56MByte/s,即USB 2.0允許的最大帶寬。在FX2中,智能SIE可以硬件處理許多USB 1.1和USB 2.0協(xié)議,從而減少了開發(fā)時間、確保了USB的兼容性。

GPIF(General Programmable Interface)和主/從端點FIFO(8位或16位數(shù)據(jù)總線)為ATA、UTOPIA、EPP、PCMCIA和DSP等提供了簡單和無縫連接接口。

CY7C68013結構圖如圖10.4所示。FPGA與CY7C68013的電路連接關系可以參考本書2.2.11小節(jié)的內(nèi)容。

b19048ac-c409-11ef-9310-92fbcf53809c.png

圖10.4CY7C68013FX2結構示意圖

10.3.2FX2接口芯片的SlaveFIFO傳輸模式

當FPGA與FX2芯片相連時,只需要利用FX2作為一個USB 2.0數(shù)據(jù)通道來實現(xiàn)與主機的高速通信。FPGA能夠提供滿足Slave FIFO要求的傳輸時序,可以作為Slave FIFO主控制器。`

Slave FIFO傳輸?shù)氖疽鈭D如圖10.5所示。

b1a624f6-c409-11ef-9310-92fbcf53809c.png

圖10.5SlaveFIFO傳輸?shù)氖疽鈭D

在這種方式下,F(xiàn)X2內(nèi)嵌的8051固件的功能只是配置Slave FIFO相關的寄存器以及控制FX2何時工作在Slave FIFO模式下。一旦8051固件將相關的寄存器配置完畢,且使自身工作在Slave FIFO模式下后,F(xiàn)PGA就可按照Slave FIFO的傳輸時序,高速與主機進行通信,而在通信過程中不需要8051固件的參與。

在Slave FIFO方式下,F(xiàn)PGA與FX2的連接信號圖如圖10.6所示。

b1be32bc-c409-11ef-9310-92fbcf53809c.png

下面是信號線的說明。

IFCLK:FX2輸出的時鐘,可作為通信的同步時鐘。

FLAGA、FLAGB、FLAGC、FLAGD:FX2輸出的FIFO狀態(tài)信息,如滿、空等。

SLCS:FIFO的片選信號,外部邏輯控制,當SLCS輸出高時,不可進行數(shù)據(jù)傳輸。

SLOE:FIFO輸出使能,外部邏輯控制,當SLOE無效時,數(shù)據(jù)線不輸出有效數(shù)據(jù)。

SLRD:FIFO讀信號,外部邏輯控制,同步讀時,F(xiàn)IFO指針在SLRD有效時的每個IFCLK的上升沿遞增,異步讀時,F(xiàn)IFO讀指針在SLRD的每個有效至無效的跳變沿時遞增。

SLWR:FIFO寫信號,外部邏輯控制,同步寫時,在SLWR有效時的每個IFCLK的上升沿時數(shù)據(jù)被寫入,F(xiàn)IFO指針遞增,異步寫時,在SLWR的每個有效至無效的跳變沿時數(shù)據(jù)被寫入,F(xiàn)IFO寫指針遞增。

PKTEND:包結束信號,外部邏輯控制,在正常情況下,外部邏輯向FX2的FIFO中寫數(shù),當寫入FIFO端點的字節(jié)數(shù)等于FX2固件設定的包大小時,數(shù)據(jù)將自動被打成一包進行傳輸,但有時外部邏輯可能需要傳輸一個字節(jié)數(shù)小于FX2固件設定的包大小的包,這時,它只需在寫入一定數(shù)目的字節(jié)后,聲明此信號,此時FX2硬件不管外部邏輯寫入了多少字節(jié),都自動將之打成一包進行傳輸。

FD[15:0]:數(shù)據(jù)線。

FIFOADR[1:0]:選擇4個FIFO端點的地址線,外部邏輯控制。

10.3.3SlaveFIFO模式的典型操作時序

1.同步SlaveFIFO寫操作

同步Slave FIFO寫的標準連接圖如圖10.7所示。

同步Slave FIFO寫的標準時序如下。

· IDLE:當寫事件發(fā)生時,進狀態(tài)1。

·狀態(tài)1:使FIFOADR[1:0]指向IN FIFO,進狀態(tài)2。

·狀態(tài)2:如FIFO滿,在當前狀態(tài)等待,否則進狀態(tài)3。

·狀態(tài)3:驅(qū)動數(shù)據(jù)到數(shù)據(jù)線上,使SLWR有效,持續(xù)一個IFCLK周期,進狀態(tài)4。

·狀態(tài)4:如需傳輸更多的數(shù),進狀態(tài)2,否則進狀態(tài)IDLE。

狀態(tài)跳轉示意圖如圖10.8所示。

b1c62c60-c409-11ef-9310-92fbcf53809c.png

圖10.7同步SlaveFIFO寫的標準連接圖 圖10.8同步SlaveFIFO寫的標準時序

假定FX2設定包大小為512字節(jié),當FPGA向FIFO端點中寫入的數(shù)據(jù)達512字節(jié)時,F(xiàn)X2硬件自動將已寫入的512字節(jié)打成一包準備進行傳輸。這個動作就和在普通傳輸中,F(xiàn)X2固件向FIFO端點中寫入512字節(jié)后,把512這個數(shù)寫入EPxBC中一樣,只不過這個過程是由硬件自動完成的。在這里可以看出“FX2固件不參與數(shù)據(jù)傳輸過程”的含義了。外部邏輯只需按上面的時序圖所示的時序向FIFO端點中一個一個字節(jié)(或字)地寫數(shù),寫到一定數(shù)量,F(xiàn)X2硬件自動將數(shù)據(jù)打包傳輸,這一切均不需固件的參與,由此實現(xiàn)高速數(shù)據(jù)傳輸。

2.同步SlaveFIFO讀操作

同步Slave FIFO讀的標準連接圖如圖10.9所示。

b1d6bed6-c409-11ef-9310-92fbcf53809c.png

同步Slave FIFO讀的標準時序如下。

· IDLE:當讀事件發(fā)生時,進狀態(tài)1。

·狀態(tài)1:使FIFOADR[1:0]指向OUT FIFO,進狀態(tài)2。

·狀態(tài)2:使SLOE有效,如FIFO空,在當前狀態(tài)等待,否則進狀態(tài)3,

·狀態(tài)3:從數(shù)據(jù)線上讀數(shù),使SLRD有效,持續(xù)一個IFCLK周期,以遞增FIFO讀指針,進狀態(tài)4。

·狀態(tài)4:如需傳輸更多的數(shù),進狀態(tài)2,否則進狀態(tài)IDLE。

狀態(tài)跳轉示意圖如圖10.10所示。

3.異步SlaveFIFO寫操作

異步Slave FIFO寫的標準連接圖如圖10.11所示。

b1e771ea-c409-11ef-9310-92fbcf53809c.png

圖10.10同步SlaveFIFO讀狀態(tài)跳轉示意圖 圖10.11異步SlaveFIFO寫的標準連接圖

異步Slave FIFO寫的標準時序如下。

· IDLE:當寫事件發(fā)生時,進狀態(tài)1。

·狀態(tài)1:使FIFOADR[1:0]指向IN FIFO,進狀態(tài)2。

·狀態(tài)2:如FIFO滿,在當前狀態(tài)等待,否則進狀態(tài)3。

·狀態(tài)3:驅(qū)動數(shù)據(jù)到數(shù)據(jù)線上,使SLWR有效,再無效,以使FIFO寫指針遞增,進狀態(tài)4。

·狀態(tài)4:如需傳輸更多的數(shù),進狀態(tài)2,否則進狀態(tài)IDLE。

狀態(tài)跳轉示意圖如圖10.12所示。

4.異步SlaveFIFO讀操作

異步Slave FIFO讀的標準連接如圖10.13所示。

b1eeb13a-c409-11ef-9310-92fbcf53809c.png

圖10.12異步SlaveFIFO寫狀態(tài)跳轉示意圖圖10.13異步SlaveFIFO讀的標準連接圖

異步Slave FIFO讀的標準時序如下。

· IDLE:當讀事件發(fā)生時,進狀態(tài)1。

·狀態(tài)1:使FIFOADR[1:0]指向OUT FIFO,進狀態(tài)2。

·狀態(tài)2:如FIFO空,在當前狀態(tài)等待,否則進狀態(tài)3。

b2059e86-c409-11ef-9310-92fbcf53809c.png

·狀態(tài)3:使SLOE有效,使SLRD有效,從數(shù)據(jù)線上讀數(shù),再使SLRD無效,以遞增FIFO讀指針,再使SLOE無效,進狀態(tài)4。

·狀態(tài)4:如需傳輸更多的數(shù),進狀態(tài)2,否則進狀態(tài)IDLE。

狀態(tài)跳轉示意圖如圖10.14所示。

10.3.4FX2的固件程序設計

在FX2芯片的固件程序設計中,最關鍵的就是系統(tǒng)初始化函數(shù)TD_Init(void),下面講解這個函數(shù)的部分代碼。

//時鐘設置

CPUCS=0x12;//48MHzCLKOUT輸出使能

IFCONFIG=0x43;//使用外部時鐘,IFCLK輸入不反向

SYNCDELAY;//同步延遲

EP2CFG=0xA0;//需要設定為4緩沖,每個緩沖區(qū)大小為512字節(jié)

SYNCDELAY;

EP4CFG=0x00;

SYNCDELAY;

EP6CFG=0xE0;

SYNCDELAY;

EP8CFG=0x00;

SYNCDELAY;

FIFORESET=0x80;//激活NAK-ALL避免競爭

SYNCDELAY;

FIFORESET=0x02;//復位FIFO2

SYNCDELAY;

FIFORESET=0x06;//復位FIFO6

SYNCDELAY;

FIFORESET=0x00;//取消激活NAK-ALL

SYNCDELAY;

PINFLAGSAB=0xE6;//FLAGA設定為EP6PF,FLAGB設定為EP6FF

SYNCDELAY;

PINFLAGSCD=0xf8;//FLAGC設定為EP2EF,FLAGD保留

SYNCDELAY;

PORTACFG|=0x00;//SLCS有效

SYNCDELAY;

FIFOPINPOLAR=0x00;//所有信號低電平有效

SYNCDELAY;

10.3.5USB2.0接口的典型應用

由于USB 2.0接口的數(shù)據(jù)傳輸速度快,而且使用方便,因此被廣泛應用于各種便攜設備中。例如,基于USB 2.0接口的數(shù)據(jù)采集終端,可以將各種類型的數(shù)據(jù)采集到電腦主機中進行處理和結果顯示,其典型的結構如圖10.15所示。

b21254fa-c409-11ef-9310-92fbcf53809c.png

圖10.15基于USB2.0接口的數(shù)據(jù)采集終端結構框圖

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1646

    文章

    22054

    瀏覽量

    618791
  • usb
    usb
    +關注

    關注

    60

    文章

    8193

    瀏覽量

    273180
  • 通信接口
    +關注

    關注

    3

    文章

    251

    瀏覽量

    31482

原文標題:利用FPGA實現(xiàn)USB 2.0通信接口

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    高云半導體宣布發(fā)布USB 2.0接口解決方案

    廣東高云半導體科技宣布發(fā)布其USB 2.0接口解決方案,此方案能夠使FPGA設計人員輕松的集成USB 2
    發(fā)表于 05-17 15:28 ?3990次閱讀

    FPGA應用開發(fā)入門與典型實例pdf免費下載(華清遠見編寫)

    FPGA實現(xiàn)外設通信接口  10.1 FPGA在外設接口實現(xiàn)方面的優(yōu)勢  10.2 
    發(fā)表于 02-09 15:45

    基于Verilog的FPGAUSB 2.0高速接口設計

    引 言在高速的數(shù)據(jù)采集或傳輸中,目前使用較多的都是采用USB 2.0接口控制器和FPGA或DSP實現(xiàn)的,本設計在
    發(fā)表于 06-24 07:00

    如何實現(xiàn)基于FPGA的RS485通信接口設計

    RS485是什么?如何實現(xiàn)基于FPGA的RS485通信接口設計?
    發(fā)表于 09-28 07:53

    基于USB接口技術的無線通信設計與實現(xiàn)

    提出了一種運用USB接口芯片PDIUSBD12、89C51微處理器、射頻收發(fā)器nRF401構建的無線USB 接口,并利用
    發(fā)表于 08-05 09:29 ?44次下載

    基于USB2.0的數(shù)據(jù)傳輸接口轉換系統(tǒng)

    針對工業(yè)現(xiàn)場的復雜情況,設計出一種數(shù)據(jù)傳輸接口轉換方法,采用DSP、FPGAUSB2.0,結合RS-422接口,實現(xiàn)數(shù)據(jù)的遠距離采集。本系
    發(fā)表于 02-24 11:33 ?31次下載

    基于FPGAUSB2.0控制器設計

    摘要:介紹了一種用VHDL設計USB2.0功能控制器的方法,詳術了其原理和設計思想,并在FPGA上予以實現(xiàn)。 關鍵詞:USB VHDL FPGA
    發(fā)表于 06-20 13:26 ?1804次閱讀
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>USB2.0</b>控制器設計

    IR-UWB通信系統(tǒng)高速USB接口的設計與實現(xiàn)

    IR-UWB通信系統(tǒng)高速USB接口的設計與實現(xiàn) 摘要: 采用高速USB接口連接計算機終端與UW
    發(fā)表于 03-13 11:32 ?2430次閱讀
    IR-UWB<b class='flag-5'>通信</b>系統(tǒng)高速<b class='flag-5'>USB</b><b class='flag-5'>接口</b>的設計與<b class='flag-5'>實現(xiàn)</b>

    FPGA的嵌入式系統(tǒng)USB接口設計

    FPGA的嵌入式系統(tǒng)USB接口設計 摘要:設計基于FPGA的IP-BX電話應用系統(tǒng),用于傳統(tǒng)的電話網(wǎng)絡(PSTN)與PC機之間的接口連接。
    發(fā)表于 04-03 10:52 ?2057次閱讀
    <b class='flag-5'>FPGA</b>的嵌入式系統(tǒng)<b class='flag-5'>USB</b><b class='flag-5'>接口</b>設計

    基于USB2.0芯片CY7C68013的高速數(shù)據(jù)通信接口設計

    利用USB2.0接口芯片CY7C68013實現(xiàn)了語音信號處理系統(tǒng)中DSP與PC機的高速通信,簡要介紹了CY7C68013的功能結構以及與TM
    發(fā)表于 09-21 11:41 ?177次下載

    USB2.0協(xié)議的通用測控通信接口設計

    USB2.0協(xié)議的通用測控通信接口設計
    發(fā)表于 08-31 14:20 ?23次下載
    <b class='flag-5'>USB2.0</b>協(xié)議的通用測控<b class='flag-5'>通信</b><b class='flag-5'>接口</b>設計

    基于FPGA NANO2開發(fā)板實現(xiàn)USB2.0接口通信的設計方案

    Cypress Semiconductor公司的EZ-USB FX2是世界上第一款集成USB2.0的微處理器,它集成了USB2.0收發(fā)器、SIE(串行接口引擎)、增強的8051微控制器
    的頭像 發(fā)表于 01-16 09:20 ?3802次閱讀
    基于<b class='flag-5'>FPGA</b> NANO2開發(fā)板<b class='flag-5'>實現(xiàn)</b><b class='flag-5'>USB2.0</b><b class='flag-5'>接口</b><b class='flag-5'>通信</b>的設計方案

    基于Verilog的FPGAUSB 2.0高速接口設計資料下載

    電子發(fā)燒友網(wǎng)為你提供基于Verilog的FPGAUSB 2.0高速接口設計資料下載的電子資料下載,更有其他相關的電路圖、源代碼、課件教程、中文資料、英文資料、參考設計、用戶指南、解決
    發(fā)表于 04-12 08:53 ?17次下載
    基于Verilog的<b class='flag-5'>FPGA</b>與<b class='flag-5'>USB</b> <b class='flag-5'>2.0</b>高速<b class='flag-5'>接口</b>設計資料下載

    FPGAUSB3.0通信-USB3.0 PHY簡介

    可以和FPGA搭配使用的USB3.0 PHY芯片 通過之前的介紹FPGAUSB3.0通信-USB
    的頭像 發(fā)表于 11-09 09:36 ?9644次閱讀
    <b class='flag-5'>FPGA</b>和<b class='flag-5'>USB</b>3.0<b class='flag-5'>通信</b>-<b class='flag-5'>USB</b>3.0 PHY簡介

    FPGAUSB3.0通信-USB3.0 PHY介紹

    可以和FPGA搭配使用的USB3.0 PHY芯片通過之前的介紹
    發(fā)表于 12-20 19:11 ?35次下載
    <b class='flag-5'>FPGA</b>和<b class='flag-5'>USB</b>3.0<b class='flag-5'>通信</b>-<b class='flag-5'>USB</b>3.0 PHY介紹