一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于14納米工藝的原型GPU,包含現(xiàn)場(chǎng)可編程門陣列

5RJg_mcuworld ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2018-04-04 08:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在回歸到獨(dú)立GPU(dGPU)眾多傳言之后,英特爾通過聘請(qǐng)業(yè)內(nèi)最知名AMD前GPU架構(gòu)師Raja Koduri負(fù)責(zé)研發(fā)其獨(dú)立GPU產(chǎn)品。過去一周在舊金山舉辦的IEE國(guó)際固態(tài)電路會(huì)議上,該公司發(fā)布了基于14納米工藝的原型GPU,展示它在該領(lǐng)域的早期成果。據(jù)稱,該原型內(nèi)建15.42億個(gè)晶體管和兩個(gè)主芯片,第一個(gè)包含實(shí)際的GPU,第二個(gè)包含現(xiàn)場(chǎng)可編程門陣列(FPGA)。

據(jù)說這個(gè)芯片目前僅僅是一個(gè)概念證明,并沒有提供其性能的真實(shí)指標(biāo)。然而,英特爾正在開發(fā)該技術(shù)以提高效率,以此來 重現(xiàn)其CPU陣容的成功。

鑒于該芯片還是一個(gè)簡(jiǎn)單的原型,我們不太可能會(huì)看到這款產(chǎn)品上市,但它的揭示確實(shí)表明英特爾正在認(rèn)真對(duì)待與Nvidia和AMD在GPU高端市場(chǎng)的競(jìng)爭(zhēng),不再滿足于簡(jiǎn)單地提供大多數(shù)Core系列處理器內(nèi)建的集成顯卡。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22033

    瀏覽量

    617753
  • amd
    amd
    +關(guān)注

    關(guān)注

    25

    文章

    5581

    瀏覽量

    136260
  • gpu
    gpu
    +關(guān)注

    關(guān)注

    28

    文章

    4937

    瀏覽量

    131136

原文標(biāo)題:英特爾展示內(nèi)置在芯片中的獨(dú)立GPU原型

文章出處:【微信號(hào):mcuworld,微信公眾號(hào):嵌入式資訊精選】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    現(xiàn)場(chǎng)可編程門陣列

    新人請(qǐng)問:FPGA即現(xiàn)場(chǎng)可編程門陣列,其中的“現(xiàn)場(chǎng)”是什么意思?指的是什么?
    發(fā)表于 03-13 09:10

    現(xiàn)場(chǎng)可編程門陣列有哪些應(yīng)用?

    現(xiàn)場(chǎng)可編程門陣列(FPGA)是一種可編程邏輯器件,由成千上萬個(gè)完全相同的可編程邏輯單元組成,周圍是輸入/輸出單元構(gòu)成的外設(shè)。制造完成后,F(xiàn)P
    發(fā)表于 08-06 08:27

    XC7K325T-2FFG900I現(xiàn)場(chǎng)可編程門陣列

    ,HPL工藝,1.0V核心電壓工藝技術(shù)和0.9V內(nèi)核電壓選項(xiàng)可實(shí)現(xiàn)更低的功耗。XC7K160T-2FFG676I現(xiàn)場(chǎng)可編程門陣列XCKU03
    發(fā)表于 04-13 14:27

    XC6SLX16-2FTG256C現(xiàn)場(chǎng)可編程門陣列

    XC6SLX16-2FTG256C現(xiàn)場(chǎng)可編程門陣列XC6SLX16-2CPG196I現(xiàn)場(chǎng)可編程門陣列
    發(fā)表于 04-13 14:30

    XA6SLX25-3CSG324Q現(xiàn)場(chǎng)可編程門陣列

    XA6SLX25-3CSG324Q現(xiàn)場(chǎng)可編程門陣列XC3S400-4FG456C現(xiàn)場(chǎng)可編程門陣列
    發(fā)表于 04-26 15:00

    XC3SD1800A-4CSG484LI現(xiàn)場(chǎng)可編程門陣列

    `Spartan-3ADSP現(xiàn)場(chǎng)可編程門陣列系列(FPGA)解決了大多數(shù)高容量的設(shè)計(jì)難題,成本敏感的高性能DSP應(yīng)用。這兩人家庭提供的密度從1.8到3.4百萬系統(tǒng)門,如表1所示。Spartan-3A
    發(fā)表于 04-26 15:07

    XC5VLX85-1FF676C現(xiàn)場(chǎng)可編程門陣列

    和FXT平臺(tái)包括高級(jí)高速串行連接和鏈接/事務(wù)層功能。XC5VLX50T-3FF665C現(xiàn)場(chǎng)可編程門陣列XC5VLX50T-3FFG665C現(xiàn)場(chǎng)可編程
    發(fā)表于 04-26 15:41

    XC6SLX75T-2CSG484I現(xiàn)場(chǎng)可編程門陣列

    電壓和結(jié)溫指標(biāo)均代表最壞情況。參數(shù)包含在流行的設(shè)計(jì)和典型應(yīng)用中。XC6SLX75T-2CSG484I現(xiàn)場(chǎng)可編程門陣列XC6SLX75T-2FGG484I
    發(fā)表于 04-26 15:46

    XC7A200T-2FFV1156I現(xiàn)場(chǎng)可編程門陣列

    FPGA。所有電源電壓和結(jié)溫規(guī)格是最壞情況的代表。參數(shù)包含在流行設(shè)計(jì)中常見且典型應(yīng)用程序。XC4VSX25-10FFG668C現(xiàn)場(chǎng)可編程門陣列XC7A200T-2FFV1156I
    發(fā)表于 04-26 16:00

    FPGA-現(xiàn)場(chǎng)可編程門陣列

    1.FPGA-現(xiàn)場(chǎng)可編程門陣列  每一塊FPGA芯片都是由有限多個(gè)帶有可編程連接的預(yù)定義源組成來實(shí)現(xiàn)一種可重構(gòu)數(shù)字電路?! D1.FPGA不同構(gòu)成  FPGA芯片說明書中,
    發(fā)表于 07-30 07:23

    ARM Mps3現(xiàn)場(chǎng)可編程門陣列原型板技術(shù)參考手冊(cè)

    的主要功能MPS3主板包含Xilinx KINTEX UltraScale XCKU115-1FLVB1760C現(xiàn)場(chǎng)可編程門陣列、支持邏輯以及提供對(duì)
    發(fā)表于 08-18 06:15

    現(xiàn)場(chǎng)可編程門陣列的結(jié)構(gòu)與設(shè)計(jì)

    現(xiàn)場(chǎng)可編程門陣列的結(jié)構(gòu)與設(shè)計(jì)   摘要:現(xiàn)場(chǎng)可編程門陣列
    發(fā)表于 07-07 10:59 ?1689次閱讀
    <b class='flag-5'>現(xiàn)場(chǎng)</b><b class='flag-5'>可編程</b><b class='flag-5'>門陣列</b>的結(jié)構(gòu)與設(shè)計(jì)

    現(xiàn)場(chǎng)可編程門陣列的供電原理及應(yīng)用

    現(xiàn)場(chǎng)可編程門陣列的供電原理及應(yīng)用 FPGA概述現(xiàn)場(chǎng)可編程門陣列(FPGA)是一種
    發(fā)表于 03-17 10:44 ?1649次閱讀
    <b class='flag-5'>現(xiàn)場(chǎng)</b><b class='flag-5'>可編程</b><b class='flag-5'>門陣列</b>的供電原理及應(yīng)用

    現(xiàn)場(chǎng)可編程邏輯門陣列器件 FPGA原理及應(yīng)用設(shè)計(jì)

    現(xiàn)場(chǎng)可編程邏輯門陣列器件 FPGA原理及應(yīng)用設(shè)計(jì)
    發(fā)表于 09-19 11:26 ?17次下載
    <b class='flag-5'>現(xiàn)場(chǎng)</b><b class='flag-5'>可編程</b>邏輯<b class='flag-5'>門陣列</b>器件 FPGA原理及應(yīng)用設(shè)計(jì)

    FPGA現(xiàn)場(chǎng)可編程門陣列的綜合指南

    現(xiàn)場(chǎng)可編程門陣列 (FPGA) 是可以在制造后進(jìn)行編程和重新編程以實(shí)現(xiàn)數(shù)字邏輯功能的半導(dǎo)體器件。
    的頭像 發(fā)表于 12-07 17:15 ?1027次閱讀
    FPGA<b class='flag-5'>現(xiàn)場(chǎng)</b><b class='flag-5'>可編程</b><b class='flag-5'>門陣列</b>的綜合指南