一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

MAX9376 LVDS/任意邏輯至LVPECL/LVDS、雙路電平轉(zhuǎn)換器技術(shù)手冊(cè)

要長(zhǎng)高 ? 2025-05-16 14:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

概述
MAX9376是全差分、高速、LVDS/任何輸入至LVPECL/LVDS雙通道轉(zhuǎn)換器,適用于高達(dá)2GHz的信號(hào)速率。一個(gè)通道是LVDS/任何輸入至LVPECL轉(zhuǎn)換器,另一個(gè)通道是LVDS/任何輸入至LVDS轉(zhuǎn)換器。MAX9376具有超低的傳播延遲和高速度,因此非常適合各種高速網(wǎng)絡(luò)路由和背板應(yīng)用。

MAX9376可接受電源軌內(nèi)最小幅度為100mV的任何差分輸入信號(hào)。輸入完全符合LVDS、LVPECL、HSTL和CML差分信號(hào)標(biāo)準(zhǔn)。LVPECL輸出有足夠的電流來(lái)驅(qū)動(dòng)50Ω?jìng)鬏斁€。LVDS輸出符合ANSI EIA/TIA-644 LVDS標(biāo)準(zhǔn)。

MAX9376采用10引腳 μMAX?封裝,采用+3.3V單電源供電,工作溫度范圍為-40°C至+85°C。
數(shù)據(jù)表:*附件:MAX9376 LVDS 任意邏輯至LVPECL LVDS、雙路電平轉(zhuǎn)換器技術(shù)手冊(cè).pdf

應(yīng)用

  • 背板邏輯標(biāo)準(zhǔn)轉(zhuǎn)換
  • DLCs
  • DSLAM背板
  • 局域網(wǎng)(LAN)
  • LVDS至LVPECL、LVPECL至LVDS
  • 上/下變頻器
  • WANs

特性

  • 支持2GHz開(kāi)關(guān)頻率
  • 支持LVDS/LVPECL/任何輸入
  • 傳播延遲:421ps(典型值)
  • 脈沖偏斜:30ps(最大值)
  • 隨機(jī)抖動(dòng):2psRMS (最大值)
  • 差分輸入最低100mV,確保符合交流規(guī)格
  • 溫度補(bǔ)償LVPECL輸出
  • 電源工作范圍:+3.0V至+3.6V
  • 2kV ESD保護(hù)(人體模型)

引腳配置描述
image.png
image.png

典型操作特性
image.png

應(yīng)用信息

LVPECL輸出端端接

將MAX9376的LVPECL輸出端以50Ω電阻端接到(V_{CC} - 2V ),或使用等效的戴維南端接方式。分別對(duì)OUT1和OUT2進(jìn)行相同的端接,以降低輸出失真。當(dāng)從差分輸出端引出單端信號(hào)時(shí),請(qǐng)勿同時(shí)端接OUT1和OUT2。

確保輸出電流不超過(guò)絕對(duì)最大額定值中的規(guī)定值。在所有工作條件下,都應(yīng)遵守器件的總熱限制。

LVDS輸出端端接

MAX9376的LVDS輸出為電流導(dǎo)向型器件,輸出電壓無(wú)需通過(guò)端接電阻來(lái)產(chǎn)生。終端電阻應(yīng)與傳輸線的差分阻抗匹配。輸出電壓電平取決于端接電阻上的電壓降。MAX9376針對(duì)點(diǎn)對(duì)點(diǎn)接口進(jìn)行了優(yōu)化,端接電阻值可在90Ω至132Ω之間變化,具體取決于傳輸介質(zhì)的特性阻抗。

電源去耦

使用高頻表面貼裝陶瓷電容V_{CC} 旁路至地,電容值為0.1μF和0.01μF 。盡可能將電容放置在靠近器件引腳的位置,0.01μF的電容應(yīng)離器件引腳最近。

走線

電路基板的走線布局對(duì)于保持高速差分信號(hào)的信號(hào)完整性至關(guān)重要。保持信號(hào)完整性可通過(guò)減少信號(hào)反射和偏斜,以及提高共模噪聲抗擾度來(lái)實(shí)現(xiàn)。

信號(hào)反射是由50Ω特性阻抗的走線不連續(xù)造成的。通過(guò)縮短差分走線之間的距離、不使用尖銳轉(zhuǎn)角或過(guò)孔來(lái)避免不連續(xù)情況。保持走線間距一致也能提高共模噪聲抗擾度。通過(guò)使差分走線的電氣長(zhǎng)度匹配來(lái)減少信號(hào)偏斜。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    9072

    瀏覽量

    151918
  • lvds
    +關(guān)注

    關(guān)注

    2

    文章

    1127

    瀏覽量

    67509
  • LVPECL
    +關(guān)注

    關(guān)注

    2

    文章

    45

    瀏覽量

    18350
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    LVDS、CML、LVPECL不同邏輯電平之間的互連(二)

    本篇主要介紹LVDS、CML、LVPECL三種最常用的差分邏輯電平之間的互連。 下面詳細(xì)介紹第二部分:不同邏輯
    的頭像 發(fā)表于 12-20 11:49 ?2.8w次閱讀
    <b class='flag-5'>LVDS</b>、CML、<b class='flag-5'>LVPECL</b>不同<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>之間的互連(二)

    淺談LVDS、CML、LVPECL三種差分邏輯電平之間的互連

    本篇主要介紹LVDS、CML、LVPECL三種最常用的差分邏輯電平之間的互連。由于篇幅比較長(zhǎng),分為兩部分:第一部分是同種邏輯
    的頭像 發(fā)表于 12-20 11:39 ?4w次閱讀
    淺談<b class='flag-5'>LVDS</b>、CML、<b class='flag-5'>LVPECL</b>三種差分<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>之間的互連

    什么是LVDS電平#電路設(shè)計(jì)

    fpgalvds邏輯電平
    小魚(yú)教你模數(shù)電
    發(fā)布于 :2021年11月22日 18:35:03

    LVPECL、VML、CML、LVDSLVDS之間的接口連接轉(zhuǎn)換

    協(xié)議轉(zhuǎn)換器設(shè)計(jì)中使用 TLK10232 的方法。本文我們將回過(guò)頭來(lái)了解如何在 LVPECL、VML、CML、LVDS 和子 LVDS 接口之間轉(zhuǎn)換
    發(fā)表于 09-13 14:28

    MAX9376,pdf datasheet (LVDS/An

    The MAX9376 is a fully differential, high-speed, LVDS/anything-to-LVPECL/LVDS dual translato
    發(fā)表于 12-19 12:08 ?32次下載

    MAX9376 LVDS/任意邏輯LVPECL/LVDS

    MAX9376 LVDS/任意邏輯LVPECL/LVDS
    發(fā)表于 12-19 12:11 ?1835次閱讀
    <b class='flag-5'>MAX9376</b> <b class='flag-5'>LVDS</b>/<b class='flag-5'>任意</b><b class='flag-5'>邏輯</b><b class='flag-5'>至</b><b class='flag-5'>LVPECL</b>/<b class='flag-5'>LVDS</b>、

    MAX14569 對(duì)單向邏輯電平轉(zhuǎn)換器

      MAX14569是專用的對(duì)單向邏輯電平轉(zhuǎn)換器是工業(yè)和儀表應(yīng)用的理想選擇。設(shè)置電壓VCC和VL任器件兩側(cè)的
    發(fā)表于 10-08 08:58 ?936次閱讀
    <b class='flag-5'>MAX</b>14569 <b class='flag-5'>雙</b>對(duì)單向<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>轉(zhuǎn)換器</b>

    LVDS串并轉(zhuǎn)換器手冊(cè)

    LVDS串并轉(zhuǎn)換器手冊(cè)
    發(fā)表于 10-24 11:23 ?16次下載
    <b class='flag-5'>LVDS</b>串并<b class='flag-5'>轉(zhuǎn)換器</b><b class='flag-5'>手冊(cè)</b>

    LVDS和CML與LVPECL的同種差分邏輯電平之間的互連教程

    本篇主要介紹LVDS、CML、LVPECL三種最常用的差分邏輯電平之間的互連。由于篇幅比較長(zhǎng),分為兩部分:第一部分是同種邏輯
    發(fā)表于 01-07 16:30 ?39次下載
    <b class='flag-5'>LVDS</b>和CML與<b class='flag-5'>LVPECL</b>的同種差分<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>之間的互連教程

    SN65LVDS20/SN65LVP20帶使能功能的LVPECLLVDS中繼/轉(zhuǎn)換器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《SN65LVDS20/SN65LVP20帶使能功能的LVPECLLVDS中繼/轉(zhuǎn)換器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 07-03 09:18 ?0次下載
    SN65<b class='flag-5'>LVDS</b>20/SN65LVP20帶使能功能的<b class='flag-5'>LVPECL</b>和<b class='flag-5'>LVDS</b>中繼<b class='flag-5'>器</b>/<b class='flag-5'>轉(zhuǎn)換器</b>數(shù)據(jù)表

    SN65LVELT23 3.3通道差分LVPECL/LVDS緩沖LVTTL轉(zhuǎn)換器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《SN65LVELT23 3.3通道差分LVPECL/LVDS緩沖LVTTL轉(zhuǎn)換
    發(fā)表于 07-08 14:37 ?0次下載
    SN65LVELT23 3.3<b class='flag-5'>雙</b>通道差分<b class='flag-5'>LVPECL</b>/<b class='flag-5'>LVDS</b>緩沖<b class='flag-5'>器</b><b class='flag-5'>至</b>LVTTL<b class='flag-5'>轉(zhuǎn)換器</b>數(shù)據(jù)表

    MAX9152 800Mbps、LVDS/LVPECLLVDS、2 x 2交叉點(diǎn)開(kāi)關(guān)技術(shù)手冊(cè)

    MAX9152 2 x 2交叉點(diǎn)開(kāi)關(guān)專為需要高速、低功耗和低噪聲信號(hào)分配的應(yīng)用而設(shè)計(jì)。該器件包括兩LVDS/LVPECL輸入、兩
    的頭像 發(fā)表于 04-16 10:47 ?410次閱讀
    <b class='flag-5'>MAX</b>9152 800Mbps、<b class='flag-5'>LVDS</b>/<b class='flag-5'>LVPECL</b><b class='flag-5'>至</b><b class='flag-5'>LVDS</b>、2 x 2交叉點(diǎn)開(kāi)關(guān)<b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>

    MAX9375單LVDS/任意邏輯LVPECL轉(zhuǎn)換器技術(shù)手冊(cè)

    MAX9375是一個(gè)高速、全差分、任意電平LVPECL轉(zhuǎn)換器,設(shè)計(jì)信號(hào)速率高達(dá)2GHz。其極低的傳輸延遲和高速等特性,尤其適合于多種高速
    的頭像 發(fā)表于 05-16 15:07 ?301次閱讀
    <b class='flag-5'>MAX</b>9375單<b class='flag-5'>LVDS</b>/<b class='flag-5'>任意</b><b class='flag-5'>邏輯</b><b class='flag-5'>至</b><b class='flag-5'>LVPECL</b><b class='flag-5'>轉(zhuǎn)換器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>

    MAX9377/MAX9378任意邏輯LVPECL/LVDS轉(zhuǎn)換器,引腳可設(shè)置四分頻電路技術(shù)手冊(cè)

    MAX9377/MAX9378是一種全差分、高速、低抖動(dòng)的任意電平LVPECL/LVDS
    的頭像 發(fā)表于 05-16 15:12 ?458次閱讀
    <b class='flag-5'>MAX</b>9377/<b class='flag-5'>MAX</b>9378<b class='flag-5'>任意</b><b class='flag-5'>邏輯</b><b class='flag-5'>至</b><b class='flag-5'>LVPECL</b>/<b class='flag-5'>LVDS</b><b class='flag-5'>轉(zhuǎn)換器</b>,引腳可設(shè)置四分頻電路<b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>

    MAX9374/MAX9374A差分LVPECLLVDS變換技術(shù)手冊(cè)

    MAX9374和MAX9374A是為電訊應(yīng)用而設(shè)計(jì)的2.0GHz差分LVPECLLVDS電平轉(zhuǎn)換器
    的頭像 發(fā)表于 05-19 10:43 ?260次閱讀
    <b class='flag-5'>MAX</b>9374/<b class='flag-5'>MAX</b>9374A差分<b class='flag-5'>LVPECL</b><b class='flag-5'>至</b><b class='flag-5'>LVDS</b>變換<b class='flag-5'>器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>