一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

開芯院采用芯華章P2E硬件驗證平臺加速RISC-V驗證

工程師 ? 來源:廠商供稿 ? 作者:芯華章科技 ? 2025-07-18 10:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

近日,系統(tǒng)級驗證 EDA 解決方案提供商芯華章科技與北京開源芯片研究院(以下簡稱 “開芯院”)宣布,雙方基于芯華章的P2E 硬件驗證系統(tǒng)雙模驗證平臺,共同探索適用于 RISC-V 架構(gòu)的高效驗證方法學(xué),基于開芯院昆明湖4核設(shè)計,預(yù)期實現(xiàn)倍數(shù)級的效率提升,解決RISC-V CPU設(shè)計在驗證中用例運(yùn)行時間長和調(diào)試難度大的雙重挑戰(zhàn)。

復(fù)雜的RISC-V處理器設(shè)計驗證,往往存在用例運(yùn)行時間長和調(diào)試難度大的雙重挑戰(zhàn),因此CPU 設(shè)計團(tuán)隊通常利用雙平臺配合實現(xiàn)驗證任務(wù),傳統(tǒng)驗證方法帶來的挑戰(zhàn)如下:

Prototyping 平臺負(fù)責(zé)大量軟件測試、性能分析等,但軟件測試作為 CPU 子系統(tǒng)的主力驗證方法,依然會遇到 RTL 設(shè)計問題,Prototyping平臺由于自身的調(diào)試能力問題導(dǎo)致調(diào)試效率較低;

Emulator 平臺負(fù)責(zé) CPU 指令集級別隨機(jī)驗證、初始軟件測試版本構(gòu)建和深度問題調(diào)試,但由于Prototyping 和 Emulator 平臺的驗證環(huán)境的差異,可能導(dǎo)致 Emulator 平臺無法復(fù)現(xiàn)問題,Emulator 運(yùn)行速率低導(dǎo)致 case 運(yùn)行時間過長。

因此,開發(fā)一套針對RISC-V 架構(gòu)的高效驗證方法學(xué)迫在眉睫。

芯華章的P2E 硬件驗證系統(tǒng)集成了原型驗證和硬件仿真雙模式,依托自主研發(fā)的一體化 HPE Compiler,支持芯片設(shè)計的自動綜合、智能分割、優(yōu)化實現(xiàn)和深度調(diào)試。該平臺基于統(tǒng)一芯片、硬件和軟件,實現(xiàn)了硬件仿真和原型驗證的無縫集成,能有效縮短芯片驗證周期,已在獲得國內(nèi)外眾多頭部芯片設(shè)計廠商的廣泛采用。

針對CPU 設(shè)計驗證的雙重挑戰(zhàn),芯華章和開芯院充分利用HuaProP2E雙模能力,開發(fā)出一套高效、全面的驗證方法學(xué):

基于相同的驗證環(huán)境,同樣的編譯流程,相同的硬件平臺,同時構(gòu)建 Prototyping DB 和 Emulator DB,確保了不同平臺之間差異最?。?/p>

驗證工程師在 Prototyping DB 運(yùn)行測試用例,一旦遇到深層問題,切換到 Emulator DB 實施硬件調(diào)試;

Emulator DB 提供靈活 trigger 和全信號可視的能力,為深層調(diào)試提供保障。

2025 年 7 月 11 日,本次合作的研究成果發(fā)布,基于昆明湖4 核設(shè)計,在相同的驗證環(huán)境下,同時產(chǎn)生 Prototyping 和 Emulator 雙 DB,其中 Prototyping 性能達(dá)到 9.2MHz,Emulator 性能為 5.2MHz。Emulator 平臺開啟 massive probe 功能,添加 230萬條信號 用于 Core 的調(diào)試,并添加 dynamic trigger 功能用于高速定位出錯的時間點。

此外,此次探索完全基于芯華章云平臺進(jìn)行部署和調(diào)試。從對RISC-V 感興趣的設(shè)計公司角度來看,這極大簡化了 RISC-V IP 的評估成本,設(shè)計公司直接登錄云平臺即可實施評估;從開芯院角度而言,更多的玩家在線體驗和測試也有助于 RISC-V IP 更快地收斂和成熟。

開芯院唐丹博士:

“RISC-V 生態(tài)的繁榮離不開高效的驗證技術(shù)支持。與芯華章的合作,能夠充分整合雙方資源,有望為 RISC-V 驗證方法學(xué)帶來新的突破,進(jìn)一步提升我國在開源芯片領(lǐng)域的技術(shù)競爭力?!?/p>

芯華章聯(lián)合CEO謝仲輝表示

“此次與開芯院的合作,是芯華章在推動國產(chǎn) EDA 技術(shù)與開源芯片生態(tài)融合發(fā)展道路上的重要一步。我們希望通過雙方的共同努力,能夠為 RISC-V 處理器的驗證難題提供創(chuàng)新解決方案,助力 RISC-V 架構(gòu)在更多領(lǐng)域?qū)崿F(xiàn)廣泛應(yīng)用?!?/p>

隨著合作的深入開展,芯華章與開芯院將持續(xù)分享研究成果,推動相關(guān)技術(shù)在行業(yè)內(nèi)的應(yīng)用與推廣,為國產(chǎn)RISC-V 處理器的研發(fā)與產(chǎn)業(yè)發(fā)展貢獻(xiàn)力量。

b7f7cb98-6378-11f0-a6aa-92fbcf53809c.jpg

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2929

    瀏覽量

    177968
  • 硬件驗證
    +關(guān)注

    關(guān)注

    0

    文章

    2

    瀏覽量

    6250
  • RISC-V
    +關(guān)注

    關(guān)注

    46

    文章

    2570

    瀏覽量

    48826
  • 芯華章
    +關(guān)注

    關(guān)注

    0

    文章

    183

    瀏覽量

    11647
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    2025華章向新驗證技術(shù)研討會圓滿收官

    近日,華章向新驗證技術(shù)研討會于上海圓滿舉辦。此次活動中,華章攜手中興微電子、EDA 國創(chuàng)中心的技術(shù)專家,與芯片設(shè)計、系統(tǒng)級公司的
    的頭像 發(fā)表于 07-15 11:51 ?171次閱讀
    2025<b class='flag-5'>芯</b><b class='flag-5'>華章</b>向新<b class='flag-5'>驗證</b>技術(shù)研討會圓滿收官

    思爾邀您共赴2025 RISC-V中國峰會!

    在上海張江科學(xué)會堂盛大啟幕。作為國內(nèi)首家數(shù)字EDA供應(yīng)商,思爾(S2C)將受邀亮相本屆RISC-V中國峰會。思爾還將聯(lián)合
    的頭像 發(fā)表于 06-26 09:52 ?534次閱讀
    思爾<b class='flag-5'>芯</b>邀您共赴2025 <b class='flag-5'>RISC-V</b>中國峰會!

    思爾攜手Andes晶心科技,加速先進(jìn)RISC-V 芯片開發(fā)

    RISC-V生態(tài)快速發(fā)展和應(yīng)用場景不斷拓展的背景下,芯片設(shè)計正面臨前所未有的復(fù)雜度挑戰(zhàn)。近日,RISC-V處理器核領(lǐng)先廠商Andes晶心科技與思爾(S2C)達(dá)成重要合作,其雙核單集
    的頭像 發(fā)表于 06-05 09:45 ?509次閱讀
    思爾<b class='flag-5'>芯</b>攜手Andes晶心科技,<b class='flag-5'>加速</b>先進(jìn)<b class='flag-5'>RISC-V</b> 芯片開發(fā)

    硬件輔助驗證(HAV) 對軟件驗證的價值

    硬件輔助驗證 (HAV) 有著悠久的歷史,如今作為軟件驅(qū)動驗證的必備技術(shù),再度受到關(guān)注。 RISC-V 可能是說明這一點的最好例子。HAV 能夠執(zhí)行多個周期的軟件驅(qū)動
    的頭像 發(fā)表于 05-13 18:21 ?944次閱讀

    華章以AI+EDA重塑芯片驗證效率

    近日,作為國內(nèi)領(lǐng)先的系統(tǒng)級驗證EDA解決方案提供商,華章分別攜手飛騰信息技術(shù)、中興微電子在IC設(shè)計驗證領(lǐng)域最具影響力的會議DVCon China進(jìn)行聯(lián)合演講,針對各個場景下
    的頭像 發(fā)表于 04-18 14:07 ?760次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>華章</b>以AI+EDA重塑芯片<b class='flag-5'>驗證</b>效率

    來科技攜手芒科技發(fā)布RISC-V CPU系統(tǒng)仿真平臺

    專業(yè)RISC-V處理器IP及解決方案公司來科技與杭州芒科技深入合作,共同研發(fā)推出來全系列RISC-V CPU系統(tǒng)仿真
    的頭像 發(fā)表于 03-19 14:36 ?782次閱讀

    啟源亮相首屆RISC-V產(chǎn)業(yè)發(fā)展大會

    基于RISC-V的網(wǎng)絡(luò)流處理器NFP3900,該款芯片將廣泛應(yīng)用于標(biāo)準(zhǔn)網(wǎng)卡、智能網(wǎng)卡以及網(wǎng)絡(luò)安全設(shè)備等領(lǐng)域,同時展示了自主研發(fā)的原型驗證與數(shù)字仿真加速一體化平臺-MimicPro,將極
    的頭像 發(fā)表于 12-30 17:40 ?824次閱讀

    華章發(fā)布FPGA驗證系統(tǒng)新品HuaProP3

    近日,國內(nèi)EDA(電子設(shè)計自動化)領(lǐng)域的佼佼者華章公司,正式對外宣布其最新研發(fā)的FPGA驗證系統(tǒng)——HuaProP3已正式面世。這款產(chǎn)品的推出,標(biāo)志著
    的頭像 發(fā)表于 12-13 11:12 ?846次閱讀

    華章發(fā)布新一代FPGA原型驗證系統(tǒng)HuaPro P3

    近日,華章正式推出了其新一代高性能FPGA原型驗證系統(tǒng)——HuaPro P3。這款系統(tǒng)集成了最新一代的可編程SoC芯片,并配備了
    的頭像 發(fā)表于 12-11 09:52 ?607次閱讀

    華章推出新一代高性能FPGA原型驗證系統(tǒng)

    不斷發(fā)展的SoC和Chiplet芯片創(chuàng)新,特別是基于RISC-V等多種異構(gòu)處理器架構(gòu)的定制化高性能應(yīng)用芯片,對硬件驗證平臺的性能、容量、高速接口、調(diào)試能力都提出了更高要求,因此作為國產(chǎn)
    發(fā)表于 12-10 10:49 ?599次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>華章</b>推出新一代高性能FPGA原型<b class='flag-5'>驗證</b>系統(tǒng)

    國產(chǎn)EDA公司華章科技推出新一代高性能FPGA原型驗證系統(tǒng)

    新品發(fā)布 XEPIC 不斷發(fā)展的SoC和Chiplet芯片創(chuàng)新,特別是基于RISC-V等多種異構(gòu)處理器架構(gòu)的定制化高性能應(yīng)用芯片,對硬件驗證平臺的性能、容量、高速接口、調(diào)試能力都提出了
    發(fā)表于 12-10 09:17 ?712次閱讀
    國產(chǎn)EDA公司<b class='flag-5'>芯</b><b class='flag-5'>華章</b>科技推出新一代高性能FPGA原型<b class='flag-5'>驗證</b>系統(tǒng)

    2024 RISC-V 北美峰會回顧

    一年一度的RISC-V北美峰會于10月21日至24日在美國灣區(qū)圣克拉拉隆重舉行。北京開源芯片研究(以下簡稱“”)作為基金會的董事會成
    的頭像 發(fā)表于 11-20 01:07 ?1060次閱讀
    <b class='flag-5'>開</b><b class='flag-5'>芯</b><b class='flag-5'>院</b> 2024 <b class='flag-5'>RISC-V</b> 北美峰會回顧

    希姆計算與簽署生態(tài)合作伙伴協(xié)議,共同打造高性能RISC-V AI大算力芯片

    NEWS近日,廣州希姆半導(dǎo)體科技有限公司(以下簡稱希姆計算)與北京開源芯片研究(以下簡稱“”)正式簽署了生態(tài)合作伙伴協(xié)議。根據(jù)協(xié)議,希姆計算將獲得
    的頭像 發(fā)表于 10-19 08:11 ?1110次閱讀
    希姆計算與<b class='flag-5'>開</b><b class='flag-5'>芯</b><b class='flag-5'>院</b>簽署生態(tài)合作伙伴協(xié)議,共同打造高性能<b class='flag-5'>RISC-V</b> AI大算力芯片

    思爾加入甲辰計劃,共推RISC-V生態(tài)

    近日,國內(nèi)領(lǐng)先的數(shù)字EDA解決方案提供商思爾(S2C)宣布了一項重要戰(zhàn)略舉措——正式加入甲辰計劃(RISC-V Prosperity 2036),標(biāo)志著其在推動RISC-V開源架構(gòu)生
    的頭像 發(fā)表于 09-10 16:38 ?734次閱讀

    思爾亮相RISC-V中國峰會,展示架構(gòu)建模與混合仿真驗證方法

    NEWS2024RISC-V中國峰會2024年8月21-23日,思爾亮相第四屆RISC-V中國峰會,與全球RISC-V生態(tài)伙伴共同探討了AI時代R
    的頭像 發(fā)表于 08-30 12:44 ?602次閱讀
    思爾<b class='flag-5'>芯</b>亮相<b class='flag-5'>RISC-V</b>中國峰會,展示架構(gòu)建模與混合仿真<b class='flag-5'>驗證</b>方法