一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

精密ADC用差分驅動器

電子設計 ? 2018-08-28 20:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

差分輸入ADC特性

目前許多高性能ADC設計均采用差分輸入。全差分ADC設計具有共模抑制性能出色、二階失真產(chǎn)物較少、直流調整算法簡單的優(yōu)點。盡管可以單端驅動,但全差分驅動器通常可以優(yōu)化整體性能。

差分輸入ADC的一種最普通的驅動方法是使用變壓器。不過,因為許多應用中頻率響應必須延伸至直流,從而無法使用變壓器來驅動。這類情況就需要使用差分驅動器。本教程重點介紹如何驅動高達10 MSPS采樣速率的高分辨率16至18位ADC.輸入信號帶寬一般限于數(shù)MHz.MT-075教程闡述適用于驅動更高速ADC的差分放大器

大多數(shù)高性能CMOS開關電容流水線式ADC的差分輸入均類似于圖1.

圖1:典型非緩沖開關電容CMOS采樣保持的簡易輸入電路。

大多數(shù)ADC都采用該差分結構。這既簡化匹配要求,又減少二階產(chǎn)物。此外,差分結構還有利于抑制共模噪聲。

注意,SHA開關直接連接至每個輸入。因為沒有隔離緩沖器,開關瞬態(tài)問題可能十分突出。驅動放大器的瞬態(tài)建立時間必須足夠快,否則放大器無法在半個采樣周期內(nèi)穩(wěn)定至所需精度(該建立時間必須包括外部串行電阻的效應)。

此結構的差分輸入阻抗呈動態(tài),并在SHA切換采樣模式和保持模式時變化。此外,阻抗和模擬輸入頻率成函數(shù)關系。

在跟蹤模式(如圖所示),輸入信號對保持電容CH進行充放電,當電路切換至保持模式時,開關反轉位置,并將保持電容上的電壓傳送至輸出。

十分推薦這類輸入采用差分驅動以實現(xiàn)開關瞬態(tài)的共模抑制。雖然可單端驅動它們(一個輸入連接至適當?shù)墓材k妷海?,但因為無法再抑制偶數(shù)階失真產(chǎn)物,SFDR性能會下降。

圖2 (A)所示為典型非緩沖CMOS ADC的每個差分輸入以及采樣時鐘。這些輸入使用一個50Ω源電阻來驅動。注意,因為前述開關動作,在每個采樣時鐘的邊沿會出現(xiàn)一次瞬態(tài)。圖2(B)所示為在與(A)相同的條件下的ADC差分輸入信號。注意,瞬態(tài)電流毛刺屬于共模信號,故大多數(shù)會被消除。注意,為了達到最佳消除狀態(tài),必須從一對平衡的源阻抗驅動兩個輸入(阻抗的實部和虛部都必須匹配)。

圖2:典型單端(A)和差分。

(B) CMOS開關電容ADC的輸入瞬態(tài)。

驅動精密16和18位差分輸入ADC

圖3所示為ADA4941-1驅動具有開關電容輸入的18位PulSAR系列ADC.這是一種單端雙極性信號、差分ADC輸入的常見應用。為了實現(xiàn)高分辨率,驅動放大器必須具有低失真、低噪聲、高直流精度以及具備單端至差分轉換功能的特點。ADA4941-1是一款低功耗(2.2 mA@ 3.3 V)、低噪聲(10.2 nV/√Hz @ 1 kHz)、低失真(110 dBc @ 100 kHz)的高達18位ADC的差分驅動器。小信號帶寬為31 MHz.該放大器還具有軌到軌輸出、高輸入阻抗和用戶可調節(jié)增益的特性。

ADA4941-1由兩個運算放大器組成。圖中下面一個配置成一個非定向同相緩沖器(帶外部反饋電阻)并驅動一個反相放大器。反相放大器的前饋和反饋電阻包括在IC中。盡管反相放大器會產(chǎn)生額外的相移和延時,但這不會在相關頻率處引入顯著的誤差(最高1MHz或2MHz)。

圖3:在+5V應用中ADA4941-1驅動AD7690 18位PulSAR? ADC

在此應用中,兩個電阻分壓器將ADA4941-1的輸出共模電壓設為+2.1 V,這樣輸出只能在離地電平的100m V內(nèi)。這使放大器軌到軌級具有充足裕量并允許整個電路采用+5 V單電源工作。

AD7690和AD7691的輸入范圍為2.VREF p-p差分。所用基準電壓源為ADR444,這是一個4.096 V基準電壓源。截止頻率為1 MHz的低通濾波器的41.2 電阻和3.9 nF電容適合搭配輸入帶寬為9MHz的AD7690使用。對于所選配置,ADA4941-1輸出噪聲頻譜密度為10.2 nV/√Hz.在濾波器帶寬上積分后此值變成13 uV rms.這對應于運算放大器的107dB SNR,比ADC的100 dBSNR好7 dB.

圖4所示為驅動高性能iCMOSTM PulsarTM ADC(如AD7634)的另一個示例。許多工業(yè)應用的信號高達±10 V.iCMOS系列ADC被專門設計來滿足此類應用。大多數(shù)iCMOS Pulsar ADC具有差分輸入。這里,ADA4922-1驅動一個16位或18位iCMOS PulSAR ADC.它執(zhí)行單端至差分轉換。

圖4:在±12V工業(yè)應用中ADA4922-1驅動AD7634 18位PulSAR? ADC.

ADA4922-1是一款16至18位ADC差分驅動器,差分輸入范圍高達40 V p-p.小信號帶寬為38MHz.ADA4922-1采用ADI公司專有的第二代XFCB工藝制造,使放大器可以在高電源電壓條件下實現(xiàn)出色的噪聲和失真性能。

針對該運算放大器使用1MHz低通濾波器進行噪聲計算可得15uV rms.ADC的信號范圍為40 V p-p,即14.14 V rms.這由于運算放大器自身會產(chǎn)生119 dB的SNR.

使用100 dB的AD7634 SNR,ADC均方根輸入噪聲可計算為141 V rms.因此,組合輸入ADC噪聲為142 V rms,運算放大器所貢獻的噪聲幾乎可以忽略不計。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    設計雙極性輸入、全輸出ADC驅動器時需要考慮什么

    軌。為了解決這個問題,我們將介紹需要采取哪些步驟來設計雙極性輸入、全輸出ADC 驅動器,同時確保達到所需的噪聲和失真性能。
    的頭像 發(fā)表于 06-14 13:55 ?393次閱讀
    設計雙極性輸入、全<b class='flag-5'>差</b><b class='flag-5'>分</b>輸出<b class='flag-5'>ADC</b><b class='flag-5'>驅動器</b>時需要考慮什么

    MAX9315 1:5LVPECL/LVECL/HSTL時鐘和數(shù)據(jù)驅動器技術手冊

    MAX9315是低扭曲、1:5驅動器,設計用于時鐘和數(shù)據(jù)分配。這種器件允許選擇兩路輸入之一。所選擇的輸入再生5路輸出。
    的頭像 發(fā)表于 05-19 10:49 ?295次閱讀
    MAX9315 1:5<b class='flag-5'>差</b><b class='flag-5'>分</b>LVPECL/LVECL/HSTL時鐘和數(shù)據(jù)<b class='flag-5'>驅動器</b>技術手冊

    MAX9320B 1:2PECL/ECL/LVPECL/LVECL時鐘和數(shù)據(jù)驅動器技術手冊

    MAX9320B是一種低扭曲、1:2驅動器, 設計用于時鐘和數(shù)據(jù)分配,由一路輸入再生2路輸出。
    的頭像 發(fā)表于 05-19 10:35 ?245次閱讀
    MAX9320B 1:2<b class='flag-5'>差</b><b class='flag-5'>分</b>PECL/ECL/LVPECL/LVECL時鐘和數(shù)據(jù)<b class='flag-5'>驅動器</b>技術手冊

    MAX2055數(shù)字控制、可變增益、ADC驅動器/放大器技術手冊

    MAX2055是高性能、數(shù)字控制、可變增益、模數(shù)轉換(ADC)驅動器/放大器(DVGA),針對30MHz至300MHz基站接收
    的頭像 發(fā)表于 04-22 11:30 ?328次閱讀
    MAX2055數(shù)字控制、可變增益、<b class='flag-5'>差</b><b class='flag-5'>分</b><b class='flag-5'>ADC</b><b class='flag-5'>驅動器</b>/放大器技術手冊

    MAX9321LVPECL/LVECL/HSTL接收/驅動器技術手冊

    MAX9321/MAX9321A是一種低扭曲、接收/驅動器,設計用于時鐘和數(shù)據(jù)分配。
    的頭像 發(fā)表于 04-16 10:37 ?331次閱讀
    MAX9321<b class='flag-5'>差</b><b class='flag-5'>分</b>LVPECL/LVECL/HSTL接收<b class='flag-5'>器</b>/<b class='flag-5'>驅動器</b>技術手冊

    MAX9321BPECL/ECL/LVPECL/LVECL接收/驅動器技術手冊

    MAX9321B是一種低扭曲、接收/驅動器,設計用于時鐘和數(shù)據(jù)分配。輸入經(jīng)過調整后,可
    的頭像 發(fā)表于 04-16 09:31 ?286次閱讀
    MAX9321B<b class='flag-5'>差</b><b class='flag-5'>分</b>PECL/ECL/LVPECL/LVECL接收<b class='flag-5'>器</b>/<b class='flag-5'>驅動器</b>技術手冊

    AD8131低成本、高速驅動器技術手冊

    AD8131是一款或單端輸入至輸出驅動器,無需外部元件就能獲得固定增益2。相對于運算放大器,AD8131在
    的頭像 發(fā)表于 03-18 15:40 ?426次閱讀
    AD8131低成本、高速<b class='flag-5'>差</b><b class='flag-5'>分</b><b class='flag-5'>驅動器</b>技術手冊

    AD8137低成本、低功耗ADC驅動器技術手冊

    AD8137是一款低成本驅動器,提供軌到軌輸出,非常適合在要求低功耗和低成本的系統(tǒng)中驅動模數(shù)轉換(
    的頭像 發(fā)表于 03-18 15:34 ?584次閱讀
    AD8137低成本、低功耗<b class='flag-5'>差</b><b class='flag-5'>分</b><b class='flag-5'>ADC</b><b class='flag-5'>驅動器</b>技術手冊

    ADA4950-1低功耗、增益可選的ADC驅動器技術手冊

    ADA4950-1/ADA4950-2是ADA4932-1/ADA4932-2的增益可選版本,具有片上反饋和增益電阻。作為單端至分至差分放大器,這款器件是驅動高性能
    的頭像 發(fā)表于 03-14 17:22 ?642次閱讀
    ADA4950-1低功耗、增益可選的<b class='flag-5'>差</b><b class='flag-5'>分</b><b class='flag-5'>ADC</b><b class='flag-5'>驅動器</b>技術手冊

    如何保證前面驅動器輸出的信號不超過ADS5263的量程?

    最大值? 2. 前端驅動用哪個好,因為ADS5263輸入共模電壓要求1.5V,可否由PGA
    發(fā)表于 01-21 09:02

    MSP430內(nèi)部的SDADC的驅動一定需要驅動放大器嗎?

    ,參考EVM430-F6779-3 EVM 的文檔slaa577g,該文檔6到7頁描述了模擬輸入部分,由于SDADC是輸入,所以該模擬電路采用輸入形式,但是我感到奇怪的是,一般
    發(fā)表于 12-23 08:12

    MS2111——多點低壓(M-LVDS)線路驅動器和接收

    MS2111 是多點低壓(M-LVDS)線路驅動器和接收。經(jīng)過優(yōu)化,可運行在高達 200Mbps 的信號速率下。
    的頭像 發(fā)表于 12-04 11:18 ?1116次閱讀
    MS2111——多點低壓<b class='flag-5'>差</b><b class='flag-5'>分</b>(M-LVDS)線路<b class='flag-5'>驅動器</b>和接收<b class='flag-5'>器</b>

    ADC驅動器的理想之選:低噪聲全分運放SC7516

    芯熾科技的 SC7516?全分運放,具有低噪聲、高帶寬、高壓擺率以及輸出軌至軌的特點,主要應用于 ADC?驅動器,單端/轉換,中頻和基
    的頭像 發(fā)表于 10-25 09:31 ?1767次閱讀
    <b class='flag-5'>ADC</b><b class='flag-5'>驅動器</b>的理想之選:低噪聲全<b class='flag-5'>差</b>分運放SC7516

    CDC111LVPECL時鐘驅動器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDC111LVPECL時鐘驅動器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-23 11:13 ?0次下載
    CDC111<b class='flag-5'>差</b><b class='flag-5'>分</b>LVPECL時鐘<b class='flag-5'>驅動器</b>數(shù)據(jù)表

    CDCVF111 1:9LVPECL時鐘驅動器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCVF111 1:9LVPECL時鐘驅動器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-21 09:13 ?0次下載
    CDCVF111 1:9<b class='flag-5'>差</b><b class='flag-5'>分</b>LVPECL時鐘<b class='flag-5'>驅動器</b>數(shù)據(jù)表