一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

適用于高速無(wú)線(xiàn)通信系統(tǒng)的FPGA基帶驗(yàn)證平臺(tái)的設(shè)計(jì)

電子設(shè)計(jì) ? 來(lái)源:郭婷 ? 作者:電子設(shè)計(jì) ? 2019-04-18 08:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1 引言

通信領(lǐng)域尤其是無(wú)線(xiàn)通信方面,隨著技術(shù)不斷更新和新標(biāo)準(zhǔn)的發(fā)布,設(shè)計(jì)者需要一個(gè)高速通用硬件平臺(tái)來(lái)實(shí)現(xiàn)并驗(yàn)證自己的通信系統(tǒng)和相關(guān)算法。FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)作為一種大規(guī)??删幊踢壿嬈骷w系結(jié)構(gòu)和邏輯單元靈活、集成度高、適用范圍寬,并且設(shè)計(jì)開(kāi)發(fā)周期短、設(shè)計(jì)制造成本低、開(kāi)發(fā)工具先進(jìn)并可實(shí)時(shí)在線(xiàn)檢驗(yàn),廣泛應(yīng)用于產(chǎn)品的原型設(shè)計(jì)和產(chǎn)品生產(chǎn)。

與傳統(tǒng)的DSP數(shù)字信號(hào)處理器)或GPP(通用處理器)相比,F(xiàn)PGA在某些信號(hào)處理任務(wù)中表現(xiàn)出非常強(qiáng)的性能,具有高吞吐率、架構(gòu)和算法靈活、并行計(jì)算、分配存儲(chǔ)以及動(dòng)態(tài)配置等優(yōu)勢(shì),因此非常適合用于設(shè)計(jì)驗(yàn)證高速通信系統(tǒng)的基帶處理部分。

本文提出一種基于Xilinx公司Virtex-Ⅱ系列300萬(wàn)門(mén)級(jí)FPGA器件的通信系統(tǒng)基帶設(shè)計(jì)驗(yàn)證平臺(tái),適用于高速通信系統(tǒng)基帶的原型設(shè)計(jì)和相關(guān)算法的實(shí)現(xiàn),并已成功應(yīng)用于基于IEEE 802.1la的OFDM基帶系統(tǒng)設(shè)計(jì)。

2 系統(tǒng)平臺(tái)組成和功能

通信系統(tǒng)基帶設(shè)計(jì)驗(yàn)證平臺(tái)主要有以下組成部分:電源部分、FPGA和外圍電路、時(shí)鐘和復(fù)位電路以及模數(shù)和數(shù)模轉(zhuǎn)換電路。平臺(tái)整體框圖見(jiàn)圖1。

適用于高速無(wú)線(xiàn)通信系統(tǒng)的FPGA基帶驗(yàn)證平臺(tái)的設(shè)計(jì)

各單元模塊的功能如下:

電源部分:負(fù)責(zé)給FPGA和其他電路供電。

FPGA和外圍電路:主要由兩片300萬(wàn)門(mén)級(jí)的FPGA器件構(gòu)成,配置電路用于啟動(dòng)后完成對(duì)FPGA的自動(dòng)配置。其他主要外圍電路還有存儲(chǔ)器(SRAMSDRAM)及串口通信電路。

時(shí)鐘和復(fù)位電路:為FPGA提供系統(tǒng)時(shí)鐘和復(fù)位信號(hào)。

模數(shù)和數(shù)模轉(zhuǎn)換電路:主要是1片用于將數(shù)字信號(hào)轉(zhuǎn)換成模擬信號(hào)的ADC,以及l(fā)片將模擬信號(hào)轉(zhuǎn)換成數(shù)字信號(hào)的DAC。

整個(gè)系統(tǒng)平臺(tái)的工作原理是:兩片F(xiàn)PGA分別設(shè)計(jì)成發(fā)射機(jī)(圖l中的FPGA_TX)和接收機(jī)(圖l中的FPGA_RX)。測(cè)試向量進(jìn)入發(fā)射機(jī)后,經(jīng)過(guò)基帶編碼和調(diào)制,通過(guò)DAC轉(zhuǎn)換成基帶模擬信號(hào)。ADC及接收電路接收電纜傳輸過(guò)來(lái)的信號(hào),將其轉(zhuǎn)換成數(shù)字信號(hào),經(jīng)接收機(jī)解調(diào)和解碼后還原為原始數(shù)據(jù),并與測(cè)試向量比較,獲得誤碼率等性能指標(biāo)。

3 功能單元的電路實(shí)現(xiàn)

3.1 FPGA及其配置電路

VirtexⅡ系列FPGA是Xilinx公司推出的針對(duì)高性能可編程解決方案的首款平臺(tái)級(jí)FPGA器件。Virtex-Ⅱ系列器件采用先進(jìn)的O.15 μm/0.12 μmCMOS 8層金屬混合工藝設(shè)計(jì),內(nèi)核電壓為1.5 V,根據(jù)輸入輸出參考電壓的不同設(shè)計(jì)可支持多種接口標(biāo)準(zhǔn),內(nèi)部時(shí)鐘頻率可達(dá)420 MHz,被認(rèn)為是高速低耗的理想設(shè)計(jì)。

Virtex-Ⅱ系列器件特性:

(1)內(nèi)部時(shí)鐘頻率可達(dá)420 MHz,輸入輸出速率可高達(dá)840MHz。

(2)內(nèi)嵌18x18專(zhuān)用硬件乘法電路和超前進(jìn)位邏輯鏈(Look Ahead Carry)實(shí)現(xiàn)高性能的算術(shù)處理功能。

(3)高性能的內(nèi)部存儲(chǔ)器Select RAM,每個(gè)塊存儲(chǔ)器容量為18 KB。最多提供3 MB的塊存儲(chǔ)資源以及1.5 MB的分布式存儲(chǔ)器資源。

(4)多達(dá)12個(gè)數(shù)字時(shí)鐘管理模塊(Digital Clock Manager,DCM)和16個(gè)全局時(shí)鐘多路復(fù)用緩沖器,提供了靈活的系統(tǒng)時(shí)鐘解決方案。

(5)Virtex-Ⅱ采用數(shù)控阻抗匹配技術(shù)(Digital Controlled Impedance,DCI),可減小因阻抗匹配問(wèn)題而造成的系統(tǒng)不穩(wěn)定,并減小PCB因終端匹配電阻導(dǎo)致的復(fù)雜性。

本平臺(tái)采用兩片300萬(wàn)門(mén)的Virtex-Ⅱ FPGA器件,型號(hào)為XC2V3000C,從兼容性和擴(kuò)展性考慮,選用FFl152封裝,該封裝與XC2V4000/6000/8000的FPGA引腳兼容,便于系統(tǒng)升級(jí)。

Virtex-ⅡFPGA的配置信息存儲(chǔ)于SRAM中,掉電后配置信息丟失,上電后需要重新配置下載。Virtex-Ⅱ系列器件配置有5種模式,JTAG/Botmdarv Scan、Master Scrial、Slave Serial、Master SelectMAP、Slave SelectMAP。其中Master SelectMAP和MasterSerial需要使用Xilinx專(zhuān)用的PROM。

本設(shè)計(jì)采用JTAG/Boundary Scan配置模式,主要通過(guò)四個(gè)專(zhuān)用配置信號(hào)線(xiàn)完成所有配置任務(wù)。提供兩種配置方式,一是在線(xiàn)下載配置,通過(guò)下載電纜將FPGA的JTAG口與計(jì)算機(jī)并口相連,使用軟件完成在線(xiàn)下載。另一種是采用SystemACE方案,上電后,通過(guò)SystemACE控制器讀取CF存儲(chǔ)器中的配置文件,通過(guò)JTAG配置相連的FPGA器件。

SystemACE CompactFlash(CF)使用基于CFACompactFlash標(biāo)準(zhǔn)的存儲(chǔ)器,由CompactFlash存儲(chǔ)模塊和ACE控制器組成。ACE控制器具有內(nèi)置的控制邏輯,可以通過(guò)任何一個(gè)ACE控制器接口(CompactFlash接口、CFGJTAG接口、TESTJTAG接口和系統(tǒng)微處理器接口)對(duì)目標(biāo)FPGA鏈進(jìn)行配置。其中CompactFlash接口提供對(duì)CompactFlash存儲(chǔ)卡的支持。單片Virtex-ⅡFPGA所需的配置數(shù)據(jù)大小為300 Kbit-29.O Mbit,這意味著使用一個(gè)Svs-temACE CF方案可以配置超過(guò)250片最大容量的Virtex-Ⅱ系列FPGA。設(shè)計(jì)者可以根據(jù)需要靈活地改變ACE Flash的密度。

SystemACE配置示意圖如圖2所示。完成FP-GA設(shè)計(jì)后,通過(guò)軟件生成所設(shè)計(jì)的下載配置文件,通過(guò)CF卡讀寫(xiě)器將文件置于CF存儲(chǔ)卡中。當(dāng)平臺(tái)上電后,ACE控制器讀取CF卡中的配置文件,通過(guò)JTAG鏈將數(shù)據(jù)下載到各FPGA,完成自動(dòng)配置。也可以通過(guò)JTAG下載電纜連接TEST JTAG接口,直接對(duì)FPGA進(jìn)行在線(xiàn)配置。

適用于高速無(wú)線(xiàn)通信系統(tǒng)的FPGA基帶驗(yàn)證平臺(tái)的設(shè)計(jì)

3.2 時(shí)鐘電路和復(fù)位及電壓監(jiān)視電路

本平臺(tái)采用兩個(gè)相互獨(dú)立的有源晶體振蕩器提供20 MHz時(shí)鐘,分別作為接收機(jī)和發(fā)射機(jī)的時(shí)鐘源。由于板上多處地方需要20 MHz時(shí)鐘(如ADC和DAC),而僅靠晶體振蕩器供給時(shí)鐘除導(dǎo)致驅(qū)動(dòng)力較弱外,還可能會(huì)產(chǎn)生較大時(shí)鐘偏移或抖動(dòng)。選用時(shí)鐘驅(qū)動(dòng)器IDT74FCT38074為系統(tǒng)提供時(shí)鐘,這是一款3.3 V供電,CMOS工藝的1驅(qū)4時(shí)鐘驅(qū)動(dòng)器,輸入時(shí)鐘最高為166 MHz,同時(shí)提供4路低偏移同相時(shí)鐘。通過(guò)兩片IDT74FCT38074,分別為接收機(jī)和發(fā)射機(jī)各個(gè)模塊提供精確時(shí)鐘。輸入時(shí)鐘進(jìn)入FPGA后又可以通過(guò)DCM的分頻倍頻處理,為FP-GA內(nèi)部各個(gè)功能模塊提供所需的時(shí)鐘。

在Virtex-Ⅱ器件內(nèi)部,所有DCM模塊通過(guò)時(shí)鐘多路復(fù)用器邏輯分配到器件內(nèi)部。所提供的16個(gè)全局時(shí)鐘緩沖器可實(shí)現(xiàn)16個(gè)時(shí)鐘域的控制,保證了DCM模塊的時(shí)鐘輸出具有最小的傳輸延遲(Skew)。

復(fù)位及電壓監(jiān)視電路采用MAX708SCPA,提供上電自動(dòng)復(fù)位及手動(dòng)復(fù)位。MAX708SCPA的PFI引腳為監(jiān)視電壓輸入端,當(dāng)PFI輸入電壓低于1.25 V時(shí),PFO引腳輸出低電平表示電壓過(guò)低,本設(shè)計(jì)中用于監(jiān)視FPGA 1.5 V內(nèi)核電壓。開(kāi)關(guān)按鈕S8提供手動(dòng)復(fù)位。其電路示意圖如圖3所示。

適用于高速無(wú)線(xiàn)通信系統(tǒng)的FPGA基帶驗(yàn)證平臺(tái)的設(shè)計(jì)

3.3 數(shù)模和模數(shù)轉(zhuǎn)換電路

本平臺(tái)用于驗(yàn)證通信基帶系統(tǒng),需要將發(fā)射機(jī)輸出的I路、Q路信號(hào)通過(guò)數(shù)模轉(zhuǎn)換器(DAC)轉(zhuǎn)換成模擬信號(hào),接收機(jī)則通過(guò)模數(shù)轉(zhuǎn)換器(ADC)將接收信號(hào)轉(zhuǎn)換成數(shù)字信號(hào)。本平臺(tái)設(shè)計(jì)采用的ADC和DAC分別為ADI公司的AD9238和AD9765。

AD9238是雙通道12位ADC。速度等級(jí)分為20MS/s、40MS/s和65MS/s。功耗為180mW“600mW,適用于要求低功耗和較小PCB面積的應(yīng)用。AD9238的信噪比(SNR)為70 dB,無(wú)雜散信號(hào)動(dòng)態(tài)范圍(SFDR)為85 dBc。帶有片內(nèi)寬帶差分采樣保持放大器(SHA),允許用戶(hù)選擇多種輸入范圍和失調(diào)電壓,包括單端輸入。AD9765是雙端口、高速率、雙通道、12 bit的CMOS數(shù)模轉(zhuǎn)換器(DAC)。它集成了2個(gè)高性能的12 bit TxDAC。更新速率可達(dá)125 MS/s,無(wú)雜散信號(hào)動(dòng)態(tài)范圍(SFDR)為75 dBc,O.1%的增益偏移匹配率。輸出為差分電流、滿(mǎn)幅度為20mA。

本設(shè)計(jì)中,AD9238工作在2Vp-p差分工作模式,采用內(nèi)部參考電壓,兩通道工作在共享電壓參考模式。輸入差分幅度為2 V。信號(hào)時(shí)鐘輸入可以采用時(shí)鐘驅(qū)動(dòng)器的20MHz輸出或由FPGA提供,最高采樣率為40 MS/s。AD9238的兩通道選擇AD8138作為運(yùn)放驅(qū)動(dòng)器,為ADC提供差分輸入信號(hào)。AD9765工作在雙端口模式,兩通道增益控制可分別調(diào)整,采用內(nèi)部l.2 V參考電壓。時(shí)鐘輸入也可以采用時(shí)鐘驅(qū)動(dòng)器的20 MHz輸出或由FPGA提供。AD9238和AD9765與FPGA的連接示意圖分別如圖4和圖5所示。

適用于高速無(wú)線(xiàn)通信系統(tǒng)的FPGA基帶驗(yàn)證平臺(tái)的設(shè)計(jì)

適用于高速無(wú)線(xiàn)通信系統(tǒng)的FPGA基帶驗(yàn)證平臺(tái)的設(shè)計(jì)

3.4 電源電路

本系統(tǒng)正常工作需要兩種供電電壓。一種為FPGA器件的內(nèi)核電壓1.5 V;另一種為FPGA器件的輸入輸出接口電壓3.3 V,該電壓同時(shí)還用于其他器件供電。

本設(shè)計(jì)采用適合FPGA應(yīng)用的低電壓、大電流線(xiàn)性穩(wěn)壓器LDO)供電方案。電源輸入采用標(biāo)準(zhǔn)的ATX電源接口,可以由ATX電源供電,其中+12 V輸入直接給風(fēng)扇供電,用于FPGA散熱。+5 V輸入通過(guò)Tl公司的TPS75533和TPS75415分別轉(zhuǎn)換為3.3 V和l.5 V電壓輸出。TPS75533是一款最低壓差可為250 mV的LDO,可提供3.3 V,5 A輸出。TPS75415可提供1.5 V,2 A輸出,其快速瞬態(tài)響應(yīng)可有效改善系統(tǒng)性能。LDO采用線(xiàn)性調(diào)節(jié)原理,輸出紋波很小,外圍電路簡(jiǎn)單,只要求外接輸入和輸出電容即可工作。缺點(diǎn)是電壓轉(zhuǎn)換效率不高,發(fā)熱量大,對(duì)散熱控制方面要求較高。TPS75533采用TO-220封裝,可以通過(guò)背部散熱片有效散熱,而TPS75415采用PowerPADTM的TSSOP小封裝,在提供2W散熱功率,提高散熱性的同時(shí)節(jié)省了占用面積。

3.3 V和1.5 V電壓之間加穩(wěn)壓二極管肖特基二極管構(gòu)成的保護(hù)電路,保證FPGA的內(nèi)核電壓與接口電壓之差在一定范圍內(nèi),防止器件損壞。

4 OFDM基帶系統(tǒng)驗(yàn)證平臺(tái)設(shè)計(jì)

基于FPGA的通信系統(tǒng)基帶設(shè)計(jì)驗(yàn)證平臺(tái)非常適用于高速無(wú)線(xiàn)通信系統(tǒng)的基帶設(shè)計(jì)。采用該平臺(tái)可驗(yàn)證基于IEEE 802.1la的OFDM基帶系統(tǒng)的簡(jiǎn)化原型設(shè)計(jì)。設(shè)計(jì)框圖如圖6所示。

適用于高速無(wú)線(xiàn)通信系統(tǒng)的FPGA基帶驗(yàn)證平臺(tái)的設(shè)計(jì)

經(jīng)驗(yàn)證,該平臺(tái)能實(shí)現(xiàn)OFDM原型機(jī)的發(fā)送和接收功能,并能有效驗(yàn)證同步和信道估計(jì)算法的實(shí)際性能。

5 結(jié)束語(yǔ)

基于FPGA的通信系統(tǒng)基帶設(shè)計(jì)驗(yàn)證平臺(tái)采用大容量、高性能的FPGA器件,為通信系統(tǒng)的基帶設(shè)計(jì)提供了一個(gè)有效的硬件實(shí)現(xiàn)平臺(tái)?;贔PGA的實(shí)現(xiàn)和驗(yàn)證與計(jì)算機(jī)仿真相結(jié)合,將大大加速通信系統(tǒng)基帶部分的快速原型設(shè)計(jì),極大地方便了對(duì)實(shí)時(shí)性和運(yùn)算量有較高要求的各類(lèi)算法的驗(yàn)證。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    556

    文章

    8157

    瀏覽量

    357499
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22049

    瀏覽量

    618379
  • 無(wú)線(xiàn)
    +關(guān)注

    關(guān)注

    31

    文章

    5555

    瀏覽量

    176022
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    無(wú)線(xiàn)通信: 帶限數(shù)字基帶系統(tǒng)的組成及定量分析(''')#無(wú)線(xiàn)通信

    分析無(wú)線(xiàn)通信基帶
    jf_49750429
    發(fā)布于 :2022年11月08日 23:20:54

    一種適用于無(wú)線(xiàn)通信系統(tǒng)的半盲ICA算法

    【作者】:姚俊良;楊小牛;李建東;李釗;【來(lái)源】:《華中科技大學(xué)學(xué)報(bào)(自然科學(xué)版)》2010年03期【摘要】:針對(duì)獨(dú)立分量分析(ICA)應(yīng)用于無(wú)線(xiàn)通信系統(tǒng)時(shí)存在分離信號(hào)無(wú)法識(shí)別和多徑混合信號(hào)分離
    發(fā)表于 04-23 11:52

    【基于Xilinx FPGA的OFDM通信系統(tǒng)基帶設(shè)計(jì)】隨書(shū)光盤(pán)

    ?!痘赬ILINX FPGA的OFDM通信系統(tǒng)基帶設(shè)計(jì)》適用于電子與通信行業(yè)的高校學(xué)生和公司研
    發(fā)表于 11-02 11:09

    【電子書(shū)】無(wú)線(xiàn)通信FPGA設(shè)計(jì)(final)PDF

    `電子工業(yè)出版社,本書(shū)介紹了無(wú)線(xiàn)通信的背景知識(shí),FPGA開(kāi)發(fā)技術(shù)原理,VHDL語(yǔ)言及軟件平臺(tái)開(kāi)發(fā)使用。大篇幅介紹了數(shù)字處理的硬件開(kāi)發(fā)基礎(chǔ),以及無(wú)線(xiàn)通信各個(gè)模塊的原理與
    發(fā)表于 04-06 11:36

    求大神分享適用于2G/3G/4G的無(wú)線(xiàn)終端基帶芯片

    本文將從幾種無(wú)線(xiàn)通信系統(tǒng)對(duì)終端基帶芯片的需求開(kāi)始討論,介紹一種由簡(jiǎn)約納電子公司設(shè)計(jì)完成的適用于2G/3G/4G的軟件無(wú)線(xiàn)終端
    發(fā)表于 04-19 08:07

    新手求助通信系統(tǒng)基帶驗(yàn)證平臺(tái)的設(shè)計(jì)方案

    請(qǐng)教一下基于FPGA通信系統(tǒng)基帶驗(yàn)證平臺(tái)該怎樣去設(shè)計(jì)?
    發(fā)表于 04-28 06:59

    如何利用FPGA設(shè)計(jì)摩爾斯電碼的無(wú)線(xiàn)通信發(fā)射模塊?

    本文從基于FPGA平臺(tái)的專(zhuān)用芯片設(shè)計(jì)技術(shù)入手,分析和設(shè)計(jì)了一種摩爾斯電碼的無(wú)線(xiàn)通信發(fā)射模塊設(shè)計(jì)方案,并對(duì)設(shè)計(jì)進(jìn)行了仿真驗(yàn)證。
    發(fā)表于 05-06 07:39

    常見(jiàn)的無(wú)線(xiàn)通信協(xié)議有哪些

    隨著物聯(lián)網(wǎng)技術(shù)的愈發(fā)成熟,適用于智能家居無(wú)線(xiàn)通信協(xié)議的種類(lèi)也日益增多。目前,最常見(jiàn)的無(wú)線(xiàn)通信協(xié)議有WiFi、藍(lán)牙、Zigbee、Z-wave、RF等,前三者在智能家居應(yīng)用中更為廣泛。WiFi協(xié)議
    發(fā)表于 02-15 06:54

    適用于NFC和驗(yàn)證的子系統(tǒng)設(shè)計(jì)

    描述 此參考設(shè)計(jì)是適用于 NFC(近場(chǎng)通信)和驗(yàn)證的子系統(tǒng)設(shè)計(jì)。該子系統(tǒng)設(shè)計(jì)旨在用作參考設(shè)計(jì),支持部件認(rèn)證、訪(fǎng)問(wèn)控制、個(gè)人識(shí)別、無(wú)電池傳感器
    發(fā)表于 09-22 09:15

    無(wú)線(xiàn)通信FPGA設(shè)計(jì)

    無(wú)線(xiàn)通信FPGA設(shè)計(jì)
    發(fā)表于 07-28 09:50 ?97次下載
    <b class='flag-5'>無(wú)線(xiàn)通信</b><b class='flag-5'>FPGA</b>設(shè)計(jì)

    無(wú)線(xiàn)通信FPGA設(shè)計(jì)_田耘

    無(wú)線(xiàn)通信FPGA設(shè)計(jì)》以Xilinx公司的FPGA開(kāi)發(fā)平臺(tái)為基礎(chǔ),綜合FPGA無(wú)線(xiàn)通信技術(shù)兩
    發(fā)表于 02-14 17:25 ?0次下載
    <b class='flag-5'>無(wú)線(xiàn)通信</b><b class='flag-5'>FPGA</b>設(shè)計(jì)_田耘

    基于FPGA通信系統(tǒng)基帶驗(yàn)證平臺(tái)設(shè)計(jì)方案解析

    1 引言 在通信領(lǐng)域尤其是無(wú)線(xiàn)通信方面,隨著技術(shù)不斷更新和新標(biāo)準(zhǔn)的發(fā)布,設(shè)計(jì)者需要一個(gè)高速通用硬件平臺(tái)來(lái)實(shí)現(xiàn)并驗(yàn)證自己的
    發(fā)表于 11-03 15:02 ?0次下載
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>通信</b><b class='flag-5'>系統(tǒng)</b><b class='flag-5'>基帶</b><b class='flag-5'>驗(yàn)證</b><b class='flag-5'>平臺(tái)</b>設(shè)計(jì)方案解析

    基于FPGA無(wú)線(xiàn)通信系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

    基于FPGA無(wú)線(xiàn)通信系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
    發(fā)表于 06-16 09:59 ?46次下載

    適用于NFC(近場(chǎng)通信)和驗(yàn)證的子系統(tǒng)設(shè)計(jì)

    電子發(fā)燒友網(wǎng)站提供《適用于NFC(近場(chǎng)通信)和驗(yàn)證的子系統(tǒng)設(shè)計(jì).zip》資料免費(fèi)下載
    發(fā)表于 09-07 17:13 ?0次下載
    <b class='flag-5'>適用于</b>NFC(近場(chǎng)<b class='flag-5'>通信</b>)和<b class='flag-5'>驗(yàn)證</b>的子<b class='flag-5'>系統(tǒng)</b>設(shè)計(jì)

    LiFi:適用于無(wú)線(xiàn)通信的TI高速產(chǎn)品

    電子發(fā)燒友網(wǎng)站提供《LiFi:適用于無(wú)線(xiàn)通信的TI高速產(chǎn)品.pdf》資料免費(fèi)下載
    發(fā)表于 08-28 10:59 ?0次下載
    LiFi:<b class='flag-5'>適用于</b><b class='flag-5'>無(wú)線(xiàn)</b>光<b class='flag-5'>通信</b>的TI<b class='flag-5'>高速</b>產(chǎn)品