一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

CPLD芯片ICD2053B的原理構(gòu)造及在數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

電子設(shè)計(jì) ? 來源:郭婷 ? 作者:電子設(shè)計(jì) ? 2019-08-12 08:07 ? 次閱讀

在數(shù)據(jù)采集系統(tǒng)中,所設(shè)計(jì)的系統(tǒng)應(yīng)具有通用性,可根據(jù)不同的數(shù)據(jù)采集對(duì)象,產(chǎn)生不同的采樣頻率;或者系統(tǒng)處于不同的運(yùn)動(dòng)情況時(shí),能夠動(dòng)態(tài)改變采樣頻率,即數(shù)據(jù)采集系統(tǒng)應(yīng)當(dāng)具有改變采樣頻率的能力。傳統(tǒng)的數(shù)據(jù)采集系統(tǒng),一般都是固定頻率的數(shù)據(jù)采集,很難應(yīng)用于其它采樣頻率的場(chǎng)合。為了使所設(shè)計(jì)的系統(tǒng)適用于不同的場(chǎng)合,具有廣泛的適應(yīng)性,系統(tǒng)必須具有在線改變采樣頻率的方法???a href="http://www.www27dydycom.cn/v/tag/1315/" target="_blank">編程時(shí)鐘發(fā)生器芯片ICD2053B提供了系統(tǒng)動(dòng)態(tài)改變頻率的方法,其動(dòng)態(tài)時(shí)鐘輸出頻率范圍從391kHz到100MHz(TTL電平)或391kHz到90MHz(CMOS電平),具有較寬的頻率范圍,在系統(tǒng)中采用ICD2053B能很好地解決上述問題。ICD2053B提供完全用戶可編程的鎖相環(huán)特性,鎖相環(huán)振蕩器輸入由外部參考時(shí)鐘(1MHz~25MHz)或外部晶振(2MHz~24MHz)提供。其二線串行接口便于對(duì)輸出頻率進(jìn)行編程控制,具有三態(tài)輸出控制使能。5V供電、低功耗、小體積又使其適宜于功耗和空間要求高的應(yīng)用場(chǎng)合。它所具有的動(dòng)態(tài)改變輸出頻率的能力,給設(shè)計(jì)得提供了靈活的設(shè)計(jì)自由度。

1 ICD2053B的結(jié)構(gòu)及工作原理

1.1 引腳功能表及內(nèi)部結(jié)構(gòu)圖

ICD2053B的內(nèi)部結(jié)構(gòu)如圖1所示,引腳功能如表1所示。

表1 ICD2503B引腳功能表

CPLD芯片ICD2053B的原理構(gòu)造及在數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

1.2 ICD2053B的寄存器

ICD2053B包含兩個(gè)寄存器:控制寄存器和編程寄存器。

這兩個(gè)寄存器使用協(xié)議字011110來區(qū)分是控制寄存器數(shù)據(jù)還是編程寄存器數(shù)據(jù)。所有要發(fā)送的其它數(shù)據(jù)(除協(xié)議字外)在連續(xù)3個(gè)1之后,不論原來其后的數(shù)值是1還是0必須插入一個(gè)0,來區(qū)分是協(xié)議字還是數(shù)據(jù)。所有要編程的串行字從最低位開始串行地移入,當(dāng)SCLK從低到高跳變時(shí),將數(shù)據(jù)移入到可編程寄存器中。一旦協(xié)議字檢出后,前面已移入的8位數(shù)據(jù)就傳遞到控制寄存器中,然后控制命令立刻被執(zhí)行。

1.2.1 控制寄存器

當(dāng)要寫入的數(shù)據(jù)寫入到控制寄存器時(shí),必須包含協(xié)議字011110,用來識(shí)別所寫入的數(shù)據(jù)為控制寄存器數(shù)據(jù)。

CPLD芯片ICD2053B的原理構(gòu)造及在數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

控制寄存器用來控制ICD2053B的非頻率特性設(shè)置,它是一個(gè)8位的寄存器,其含義如圖2所示。

控制寄存器數(shù)據(jù)的寫入從控制字的低位(位0)開始,一直到控制字的高位(位7),然后是6位的協(xié)議字寫入到寄存器中,故控制寄存器的設(shè)置其需14位數(shù)據(jù)。

在上電后,控制寄存器裝入缺省值00000100,即MUXREF控制位設(shè)置為1,強(qiáng)制CLKOUT輸出為參考頻率fREF,編程寄存器禁止裝入,芯片管腳7是輸出使能管腳。

1.2.2 編程寄存器

按照所需要的輸出頻率,將22位的編程字裝入到編程寄存器,用以實(shí)現(xiàn)輸出頻率的更改。由于協(xié)議字為011110,在傳送編程數(shù)據(jù)時(shí),凡連續(xù)出現(xiàn)3個(gè)1,在其后便添一個(gè)“虛”0,以避免混淆;在接收端凡連續(xù)收到3個(gè)1,就將其后的零丟掉,故裝入的數(shù)據(jù)要完成“位填充”功能。由于這個(gè)原因,實(shí)際的編程字的長(zhǎng)度可以為22到27位。編程寄存器各字段含義如表2所示。

表2編程寄存器定義

CPLD芯片ICD2053B的原理構(gòu)造及在數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

可編程振蕩器的頻率fvco由下式確定:

fvco=2×fREF×(P+3)/(Q+2)

式中,fREF為參考頻率(1MHz~25MHz)。

Fvco的頻率值必須保證處在50MHz和150MHz之間。因此對(duì)于輸出頻率低于50MHz,fvco必須設(shè)法處于上述限制之內(nèi),可通過復(fù)用(M)字段的設(shè)置來實(shí)現(xiàn)該功能,M初值為000。首先將所希望的輸出頻率倍頻,作為新的輸出頻率,M值增1,若仍未處于上述范圍,循環(huán)直至滿足要求為止(M≤7)。由于倍頻所希望的輸出頻率,實(shí)際的輸出頻率就要進(jìn)行相應(yīng)的分頻,最大的分頻值為128,即輸出頻率fout由下式確定:

fout=fvco/2 m

指針(I)字段用來使壓控振蕩器VCO預(yù)置到適當(dāng)?shù)念l率范圍。若fvco在50~80MHz,I為0000;若fvco在80~150MHz內(nèi),I為1000。注意,此處僅指壓控振蕩器頻率fvco。而非所希望的輸出頻率。

CPLD芯片ICD2053B的原理構(gòu)造及在數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

如果壓控振蕩器的頻率正好處在80MHz,則推薦使用對(duì)應(yīng)高頻率范圍的設(shè)置,即I為1000。

1.2.3 VCO編程的限制

編程時(shí)有以下3個(gè)主要的限制:

(1)50MHz≤fvco≤150MHz

(2)1≤P≤127

(3)1≤Q≤127

對(duì)于上述限制,要在最優(yōu)速度、最低噪聲和VCO穩(wěn)定性等因素中,折衷考慮。

2 頻率調(diào)整過程

當(dāng)改變頻率到一個(gè)新頻率時(shí),由于串行字的變化,輸出信號(hào)頻率會(huì)產(chǎn)生頻率跳變。為了避免這種情況發(fā)生,可以利用控制寄存器中MUXREF的特性。MUXREF使得參考時(shí)鐘多路復(fù)用,無跳變地切換,作為輸出時(shí)鐘,即當(dāng)VCO尋求新的編程值時(shí),它使輸出時(shí)鐘頻率維持在固定的參考時(shí)鐘頻率上。

CPLD芯片ICD2053B的原理構(gòu)造及在數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

ICD2053B初始化或調(diào)整新頻率的步驟如下:

(1)裝入控制寄存器控制字,允許編程寄存器裝入數(shù)據(jù),使能MUXREF功能,使輸出頻率穩(wěn)定在參考頻率上,且這個(gè)過程保證無跳變??刂谱秩缦拢?/p>

控制字 011110 0000X101 --- LSB

協(xié)議字 要寫入的控制寄存器控制字

管腳7的用法由用戶定義,用X表示。

注意:所有的數(shù)據(jù)都從低位移入,首先移入的是控制字的最低位,協(xié)議字緊跟著控制寄存器的控制字之后輸入到寄存器中。

(2)裝入編程寄存器編程字,使用“位填充”,最多可得27位的編程字。

(3)裝入控制寄存器控制字,使能MUXREF功能,禁止編程寄存器數(shù)據(jù)的裝放。該過程將編程字裝入到編程寄存器中,保持輸出在參考頻率上,同時(shí)進(jìn)行新頻率的建立??刂谱秩缦拢?/p>

控制字 011110 0000X100

(4)等待至少10ms,使壓控振蕩器VCO的頻率穩(wěn)定在新的頻率值上。

(5)裝入控制寄存器控制字,使能芯片輸出新頻率,該過程保證無跳變。控制字如下:

控制字 011110 0000X000

總之,為了使芯片通過編程輸出一個(gè)新頻率,該芯片需要三個(gè)控制字加上一個(gè)編程字共同來實(shí)現(xiàn)。

CPLD芯片ICD2053B的原理構(gòu)造及在數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

3 ICD2053B在數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

在我們所設(shè)計(jì)的通用數(shù)據(jù)采集系統(tǒng)中,系統(tǒng)可以在線改變采樣頻率,具有動(dòng)態(tài)改變采樣頻率的能力。該通用數(shù)據(jù)采集系統(tǒng)選用可編程時(shí)鐘發(fā)生器芯片ICD2053B,提供大范圍的采樣頻率(391kHz~100MHz)。ICD2053B的編程連接僅需要兩條線,即SCLK(2)、DATA(4)。利用ICD2053B動(dòng)態(tài)改變采樣頻率的電路原理圖如圖3所示。

在該系統(tǒng)中,參考晶振頻率為14.31818MHz??删幊踢壿嬈骷?a target="_blank">CPLD作為上位機(jī)與ICD2053B的接口,實(shí)現(xiàn)可編程時(shí)鐘發(fā)生器串行時(shí)鐘和編程數(shù)據(jù)的串行輸入控制功能。CPLD的主時(shí)鐘由上位機(jī)提供,經(jīng)分頻后產(chǎn)生所需的串行時(shí)鐘SCLK,控制移位寄存器,串行移出所需的編程數(shù)據(jù)。為了幫助實(shí)現(xiàn)計(jì)算,上位機(jī)提供系統(tǒng)工作的驅(qū)動(dòng)程序,根據(jù)用戶的參考輸入頻率和所希望的輸出頻率,產(chǎn)生適當(dāng)?shù)木幊碳拇嫫骶幊套帧?/p>

當(dāng)用戶輸入所希望的輸出頻率時(shí),驅(qū)動(dòng)程序自動(dòng)計(jì)算所需的編程字,同時(shí)考慮到“位填充”的要求,產(chǎn)生實(shí)際的編程字。然后在上位機(jī)的控制下,經(jīng)上位機(jī)寫入到可編程邏輯器件CPLD對(duì)應(yīng)的寄存器中,作為觸發(fā)信號(hào),啟動(dòng)頻率調(diào)整狀態(tài)機(jī)。

按照頻率調(diào)整過程,該狀態(tài)機(jī)的狀態(tài)0為空閑狀態(tài);狀態(tài)1為在串行時(shí)鐘SCLK的控制下,將控制字01111000000101由低位開始串行移入可編程芯片中;狀態(tài)2為在串行時(shí)鐘的控制下,將寄存器中存放的編程字串行移入到可編程芯片中,此時(shí)要增加超過22位編程數(shù)據(jù)的位計(jì)數(shù)器,以便正確地將編程字移入;狀態(tài)3為在串行時(shí)鐘的控制下,將控制字01111000000100由低位開始串行移入可編程芯片中;狀態(tài)4為在串行時(shí)鐘的控制下,延時(shí)等待10ms,進(jìn)入下一狀態(tài);狀態(tài)5為在串行時(shí)鐘的控制下,將控制字0111100000000由低位開始串行移入可編程芯片中,使芯片輸出所希望的新頻率,同時(shí)進(jìn)入狀態(tài)0,等待下一次的頻率調(diào)整。

串行時(shí)鐘并不是一直輸出,只有在對(duì)ICD2053B進(jìn)行編程調(diào)整輸出頻率時(shí),才有串行時(shí)鐘輸出。即串行時(shí)鐘在非編程狀態(tài)時(shí)輸出為零,在編程狀態(tài)時(shí)才輸出可編程時(shí)鐘。若產(chǎn)生39.5MHz的輸出頻率,考慮位填充的實(shí)際編程字為589370H,其相應(yīng)的可編程時(shí)鐘與串行數(shù)據(jù)輸出的波形如圖4所示。

在該數(shù)據(jù)采集系統(tǒng)中,采用可編程時(shí)鐘發(fā)生器芯片ICD2053B,動(dòng)態(tài)調(diào)整采樣頻率,使得系統(tǒng)具有通用性。系統(tǒng)硬件設(shè)計(jì)簡(jiǎn)單,通過串行數(shù)據(jù)編程,可在線改變采樣頻率。而在頻率調(diào)整過程中,無頻率跳變,輸出時(shí)鐘頻率維持在固定的參考時(shí)鐘頻率上,特別適用于對(duì)采樣頻率調(diào)整要求高的場(chǎng)合。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    51957

    瀏覽量

    434009
  • cpld
    +關(guān)注

    關(guān)注

    32

    文章

    1257

    瀏覽量

    170726
  • 計(jì)數(shù)器
    +關(guān)注

    關(guān)注

    32

    文章

    2283

    瀏覽量

    95868
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速數(shù)據(jù)采集系統(tǒng)的硬件結(jié)構(gòu),CPLD在高速數(shù)據(jù)采集系統(tǒng)的應(yīng)用

    高速數(shù)據(jù)采集系統(tǒng)的硬件結(jié)構(gòu)MAX7000系列CPLD及其開發(fā)平臺(tái)介紹CPLD在高速數(shù)據(jù)采集系統(tǒng)
    發(fā)表于 04-08 06:11

    基于CPLD的多通道數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

    設(shè)計(jì)了以CPLD 為核心處理芯片的多路數(shù)據(jù)采集系統(tǒng),按照正確的時(shí)序直接控制AD676和雙端口RAM的工作, 所有這些功能都采用VHDL語(yǔ)言進(jìn)行描述。關(guān)鍵詞:
    發(fā)表于 09-01 10:26 ?25次下載

    基于CPLD與單片機(jī)的高速數(shù)據(jù)采集系統(tǒng)

    本文針對(duì)新型匝間耐壓測(cè)試儀需要高速采集數(shù)據(jù)的問題提出了一種結(jié)合CPLD 與單片機(jī)的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方案。
    發(fā)表于 12-23 14:59 ?88次下載

    CPLD在多路高速同步數(shù)據(jù)采集系統(tǒng)的應(yīng)用

    CPLD在多路高速同步數(shù)據(jù)采集系統(tǒng)的應(yīng)用 CPLD(Complex Programmable Logic Device,復(fù)雜可編程邏輯器
    發(fā)表于 03-28 16:49 ?1102次閱讀
    <b class='flag-5'>CPLD</b>在多路高速同步<b class='flag-5'>數(shù)據(jù)采集</b><b class='flag-5'>系統(tǒng)</b><b class='flag-5'>中</b>的應(yīng)用

    利用CPLD實(shí)現(xiàn)多路數(shù)據(jù)采集

    設(shè)計(jì)了以CPLD為核心處理芯片的多路數(shù)據(jù)采集系統(tǒng),整個(gè)數(shù)據(jù)采集系統(tǒng)可實(shí)現(xiàn)最大
    發(fā)表于 05-05 20:04 ?1882次閱讀
    利用<b class='flag-5'>CPLD</b>實(shí)現(xiàn)多路<b class='flag-5'>數(shù)據(jù)采集</b>

    CPLD在遠(yuǎn)程多路數(shù)據(jù)采集系統(tǒng)的應(yīng)用

    摘要: 采用VHDL語(yǔ)言和圖形輸入設(shè)計(jì)方法,給出了用CPLD在遠(yuǎn)程多路數(shù)據(jù)采集系統(tǒng)實(shí)現(xiàn)地址譯碼、串口擴(kuò)展、模塊測(cè)試、模數(shù)轉(zhuǎn)換以及高位數(shù)據(jù)
    發(fā)表于 06-20 14:52 ?662次閱讀
    <b class='flag-5'>CPLD</b>在遠(yuǎn)程多路<b class='flag-5'>數(shù)據(jù)采集</b><b class='flag-5'>系統(tǒng)</b><b class='flag-5'>中</b>的應(yīng)用

    高速數(shù)據(jù)采集系統(tǒng)精確時(shí)標(biāo)的CPLD實(shí)現(xiàn)方法

    高速數(shù)據(jù)采集系統(tǒng)精確時(shí)標(biāo)的CPLD實(shí)現(xiàn)方法 本文介紹一種利用復(fù)雜可編程邏輯器件給高速數(shù)據(jù)采集系統(tǒng)
    發(fā)表于 07-20 12:42 ?737次閱讀

    基于CPLD和嵌入式系統(tǒng)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

    基于CPLD和嵌入式系統(tǒng)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn) 介紹一種基于CPLD和嵌入式系統(tǒng)的高速
    發(fā)表于 10-15 23:46 ?827次閱讀
    基于<b class='flag-5'>CPLD</b>和嵌入式<b class='flag-5'>系統(tǒng)</b>的高速<b class='flag-5'>數(shù)據(jù)采集</b><b class='flag-5'>系統(tǒng)</b>的設(shè)計(jì)與實(shí)現(xiàn)

    AT45DB081B在數(shù)據(jù)采集系統(tǒng)的應(yīng)用

    AT45DB081B在數(shù)據(jù)采集系統(tǒng)的應(yīng)用 在信號(hào)采集系統(tǒng)
    發(fā)表于 10-17 10:22 ?1830次閱讀
    AT45DB081<b class='flag-5'>B</b><b class='flag-5'>在數(shù)據(jù)采集</b><b class='flag-5'>系統(tǒng)</b><b class='flag-5'>中</b>的應(yīng)用

    基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

    基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 0 引 言    傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機(jī),
    發(fā)表于 01-27 09:35 ?655次閱讀
    基于<b class='flag-5'>CPLD</b>/FPGA高速<b class='flag-5'>數(shù)據(jù)采集</b><b class='flag-5'>系統(tǒng)</b>的設(shè)計(jì)

    高速數(shù)據(jù)采集系統(tǒng)CPLD的應(yīng)用

    CPLD在高速數(shù)據(jù)采集系統(tǒng)的應(yīng)用! 介紹了高速數(shù)據(jù)采集系統(tǒng)的整體框架分析了其中的通用部分
    發(fā)表于 12-17 00:12 ?26次下載
    高速<b class='flag-5'>數(shù)據(jù)采集</b><b class='flag-5'>系統(tǒng)</b><b class='flag-5'>中</b><b class='flag-5'>CPLD</b>的應(yīng)用

    基于CPLD的線陣CCD數(shù)據(jù)采集系統(tǒng)的開發(fā)

    本文結(jié)合實(shí)際應(yīng)用需要,設(shè)計(jì)了基于復(fù)雜可編程邏輯器件(CPLD)的線陣CCD數(shù)據(jù)采集系統(tǒng)。著重介紹了數(shù)據(jù)采集的特點(diǎn)及該系統(tǒng)軟、硬件設(shè)計(jì)和最后的
    發(fā)表于 05-14 09:53 ?1492次閱讀
    基于<b class='flag-5'>CPLD</b>的線陣CCD<b class='flag-5'>數(shù)據(jù)采集</b><b class='flag-5'>系統(tǒng)</b>的開發(fā)

    基于CPLD高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)_鮮果

    基于CPLD高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)_鮮果
    發(fā)表于 03-19 11:45 ?3次下載

    DSP_BIOS在數(shù)據(jù)采集程序設(shè)計(jì)的應(yīng)用

    DSP_BIOS在數(shù)據(jù)采集程序設(shè)計(jì)的應(yīng)用
    發(fā)表于 10-20 11:08 ?4次下載
    DSP_BIOS<b class='flag-5'>在數(shù)據(jù)采集</b>程序設(shè)計(jì)<b class='flag-5'>中</b>的應(yīng)用

    16位200kSPS的ADC替代AD7606在數(shù)據(jù)采集系統(tǒng)應(yīng)用

    16位200kSPS的ADC替代AD7606在數(shù)據(jù)采集系統(tǒng)應(yīng)用
    的頭像 發(fā)表于 06-03 09:42 ?792次閱讀
    16位200kSPS的ADC替代AD7606<b class='flag-5'>在數(shù)據(jù)采集</b><b class='flag-5'>系統(tǒng)</b><b class='flag-5'>中</b>應(yīng)用