一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

新思科技推出基于TSMC 7nm FinFET工藝技術(shù)的汽車級(jí)IP

西西 ? 作者:廠商供稿 ? 2018-10-18 14:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

十余家ADAS設(shè)計(jì)和自動(dòng)駕駛芯片公司已在FinFET工藝中采用DesignWare IP

重點(diǎn):

基于7nm工藝技術(shù)的控制器和PHY IP具有豐富的產(chǎn)品組合,包括LPDDR4X、MIPI CSI-2、D-PHY、PCI Express 4.0以及安全I(xiàn)P。

IP解決方案支持TSMC 7nm工藝技術(shù)所需的先進(jìn)汽車設(shè)計(jì)規(guī)則,滿足可靠性和15年汽車運(yùn)行要求。

ISO 26262 ASIL Ready IP包含安全包、FMEDA報(bào)告及安全手冊(cè),以加速芯片功能安全評(píng)估。

2018年10月18日,中國 北京——新思科技(Synopsys, Inc.,納斯達(dá)克股票市場(chǎng)代碼: SNPS)宣布,推出支持TSMC 7nm FinFET工藝技術(shù)的汽車級(jí)DesignWare?Controller和PHY IP。DesignWare LPDDR4x、MIPI CSI-2、D-PHY、PCI Express 4.0以及安全I(xiàn)P在TSMC 7nm工藝技術(shù)實(shí)現(xiàn)了先進(jìn)的汽車設(shè)計(jì)規(guī)則,以滿足ADAS和自動(dòng)駕駛芯片的可靠性及運(yùn)行要求。推出此項(xiàng)支持TSMC 7nm工藝技術(shù)的汽車級(jí)IP進(jìn)一步擴(kuò)展了新思科技FinFET工藝的ISO 26262 ASIL Ready IP解決方案的產(chǎn)品組合,并已被十余家領(lǐng)先的汽車廠商所采用。該IP滿足嚴(yán)格的AEC-Q100溫度要求,為汽車芯片提供高可靠性。此外,新思科技還提供包含故障模式和FMEDA報(bào)告的汽車安全包,能夠節(jié)省設(shè)計(jì)人員數(shù)月的開發(fā)時(shí)間,并加快芯片安全功能評(píng)估。

TSMC設(shè)計(jì)基礎(chǔ)設(shè)施市場(chǎng)部高級(jí)總監(jiān)Suk Lee表示:“ TSMC與新思科技多年的成功合作經(jīng)驗(yàn)有助于共同用戶實(shí)現(xiàn)芯片在性能、功耗及面積方面的目標(biāo)。新思科技通過推出支持TSMC 7nm FinFET工藝技術(shù)的汽車級(jí)DesignWareIP,持續(xù)致力于為設(shè)計(jì)人員提供高質(zhì)量IP,實(shí)現(xiàn)其卓越的設(shè)計(jì)目標(biāo),并加快產(chǎn)品上市時(shí)間?!?/p>

新思科技IP營銷副總裁John Koeter表示:“開發(fā)汽車級(jí)IP需要大量的專業(yè)知識(shí)和嚴(yán)苛的工藝要求,確保IP符合嚴(yán)格的ISO 26262功能安全標(biāo)準(zhǔn)和AEC-Q100可靠性標(biāo)準(zhǔn)。新思科技將繼續(xù)大規(guī)模投資、開發(fā)支持TSMC 7nm等最先進(jìn)工藝技術(shù)的汽車級(jí)IP,幫助設(shè)計(jì)人員提高芯片的功能安全性、可靠性和汽車質(zhì)量認(rèn)證?!?/p>

關(guān)于新思?

新思科技(Synopsys, Inc.,納斯達(dá)克股票市場(chǎng)代碼: SNPS)致力于創(chuàng)新改變世界,在芯片到軟件的眾多領(lǐng)域,新思科技始終引領(lǐng)技術(shù)趨勢(shì),與全球科技公司緊密合作,共同開發(fā)人們所依賴的電子產(chǎn)品和軟件應(yīng)用。新思科技是全球排名第一的芯片自動(dòng)化設(shè)計(jì)解決方案提供商,全球排名第一的芯片接口IP供應(yīng)商,同時(shí)也是信息安全和軟件質(zhì)量的全球領(lǐng)導(dǎo)者。作為半導(dǎo)體、人工智能、汽車電子及軟件安全等產(chǎn)業(yè)的核心技術(shù)驅(qū)動(dòng)者,新思科技的技術(shù)一直深刻影響著當(dāng)前全球五大新興科技創(chuàng)新應(yīng)用:智能汽車、物聯(lián)網(wǎng)、人工智能、云計(jì)算和信息安全。

新思科技成立于1986年,總部位于美國硅谷,目前擁有13000多名員工,分布在全球100多個(gè)分支機(jī)構(gòu)。2018財(cái)年預(yù)計(jì)營業(yè)額31億美元,擁有3000多項(xiàng)已批準(zhǔn)專利,為美國標(biāo)普500指數(shù)成分股龍頭企業(yè)。

自1995年在中國成立新思科技以來,新思科技已在北京、上海、深圳、廈門、武漢、西安、南京、香港、澳門九大城市設(shè)立機(jī)構(gòu),員工人數(shù)超過1100人,建立了完善的技術(shù)研發(fā)和支持服務(wù)體系,秉持“加速創(chuàng)新、推動(dòng)產(chǎn)業(yè)、成就客戶”的理念,與產(chǎn)業(yè)共同發(fā)展,成為中國半導(dǎo)體產(chǎn)業(yè)快速發(fā)展的優(yōu)秀伙伴和堅(jiān)實(shí)支撐。新思科技攜手合作伙伴共創(chuàng)未來,讓明天更有新思!

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • TSMC
    +關(guān)注

    關(guān)注

    3

    文章

    178

    瀏覽量

    85452
  • 新思科技
    +關(guān)注

    關(guān)注

    5

    文章

    865

    瀏覽量

    51494
  • adas
    +關(guān)注

    關(guān)注

    310

    文章

    2257

    瀏覽量

    210214
  • 7nm工藝
    +關(guān)注

    關(guān)注

    0

    文章

    39

    瀏覽量

    8722
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    BiCMOS工藝技術(shù)解析

    一、技術(shù)定義與核心特性 BiCMOS(Bipolar-CMOS)?是一種將?雙極型晶體管(BJT)?與?CMOS晶體管?集成在同一芯片上的混合工藝技術(shù),通過結(jié)合兩者的優(yōu)勢(shì)實(shí)現(xiàn)高性能與低功耗的平衡
    的頭像 發(fā)表于 04-17 14:13 ?566次閱讀

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實(shí)現(xiàn)流片成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標(biāo)準(zhǔn)封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實(shí)現(xiàn)首次流片成功。這一里程碑彰顯了我們持續(xù)提供高性能車規(guī)級(jí)
    的頭像 發(fā)表于 04-16 10:17 ?287次閱讀
    Cadence UCIe <b class='flag-5'>IP</b>在Samsung Foundry的5<b class='flag-5'>nm</b><b class='flag-5'>汽車工藝</b>上實(shí)現(xiàn)流片成功

    芯片制造中的淺溝道隔離工藝技術(shù)

    淺溝道隔離(STI)是芯片制造中的關(guān)鍵工藝技術(shù),用于在半導(dǎo)體器件中形成電學(xué)隔離區(qū)域,防止相鄰晶體管之間的電流干擾。本文簡(jiǎn)單介紹淺溝道隔離技術(shù)的作用、材料和步驟。
    的頭像 發(fā)表于 03-03 10:00 ?1593次閱讀
    芯片制造中的淺溝道隔離<b class='flag-5'>工藝技術(shù)</b>

    思科技獲得Ceva-Waves Wi-Fi 6 IP授權(quán)

    全球領(lǐng)先的半導(dǎo)體產(chǎn)品和軟件IP授權(quán)許可廠商Ceva公司近日宣布,智能終端系統(tǒng)級(jí)芯片(SoC)解決方案的先驅(qū)廠商聆思科技(ListenAI Technology)已獲得Ceva-Waves Wi-Fi
    的頭像 發(fā)表于 02-19 10:25 ?581次閱讀

    ALD和ALE核心工藝技術(shù)對(duì)比

    ALD 和 ALE 是微納制造領(lǐng)域的核心工藝技術(shù),它們分別從沉積和刻蝕兩個(gè)維度解決了傳統(tǒng)工藝在精度、均勻性、選擇性等方面的挑戰(zhàn)。兩者既互補(bǔ)又相輔相成,未來在半導(dǎo)體、光子學(xué)、能源等領(lǐng)域的聯(lián)用將顯著加速
    的頭像 發(fā)表于 01-23 09:59 ?994次閱讀
    ALD和ALE核心<b class='flag-5'>工藝技術(shù)</b>對(duì)比

    FinFET制造工藝的具體步驟

    本文介紹了FinFET(鰭式場(chǎng)效應(yīng)晶體管)制造過程中后柵極高介電常數(shù)金屬柵極工藝的具體步驟。
    的頭像 發(fā)表于 01-20 11:02 ?2901次閱讀
    <b class='flag-5'>FinFET</b>制造<b class='flag-5'>工藝</b>的具體步驟

    思科推出超以太網(wǎng)與UALink IP解決方案

    近日,全球領(lǐng)先的電子設(shè)計(jì)自動(dòng)化(EDA)和半導(dǎo)體IP供應(yīng)商新思科技(Synopsys, Inc.)宣布了一項(xiàng)重大技術(shù)創(chuàng)新——推出業(yè)界首款超以太網(wǎng)IP
    的頭像 發(fā)表于 12-25 11:12 ?700次閱讀

    安森美推出基于BCD工藝技術(shù)的Treo平臺(tái)

    近日,安森美(onsemi,納斯達(dá)克股票代號(hào):ON)宣布推出Treo平臺(tái),這是一個(gè)采用先進(jìn)的65nm節(jié)點(diǎn)的BCD(Bipolar–CMOS-DMOS)工藝技術(shù)構(gòu)建的模擬和混合信號(hào)平臺(tái)。該平臺(tái)為安森美
    的頭像 發(fā)表于 11-12 11:03 ?931次閱讀

    銳成芯微推出基于8nm工藝的PVT Sensor IP

    近日,銳成芯微基于8nm工藝工藝、電壓、溫度傳感IP(PVT Sensor IP,下同)完成硅測(cè)試,驗(yàn)證結(jié)果展現(xiàn)出了其優(yōu)異的性能,未來將為
    的頭像 發(fā)表于 11-08 16:17 ?629次閱讀

    金線鍵合工藝技術(shù)詳解(69頁P(yáng)PT)

    金線鍵合工藝技術(shù)詳解(69頁P(yáng)PT)
    的頭像 發(fā)表于 11-01 11:08 ?2718次閱讀
    金線鍵合<b class='flag-5'>工藝技術(shù)</b>詳解(69頁P(yáng)PT)

    所謂的7nm芯片上沒有一個(gè)圖形是7nm

    本身做過深入解釋和探討當(dāng)然,關(guān)于國產(chǎn)7nm工藝技術(shù)的具體來源細(xì)節(jié),我其實(shí)了解也不多,也不方便公開討論。但至少我覺得有必要寫些文字給非半導(dǎo)體制造行業(yè)的人士講解一下,一
    的頭像 發(fā)表于 10-08 17:12 ?820次閱讀
    所謂的<b class='flag-5'>7nm</b>芯片上沒有一個(gè)圖形是<b class='flag-5'>7nm</b>的

    思科7月份行業(yè)事件

    Compiler原生集成,實(shí)現(xiàn)了信號(hào)、電源和熱完整性的優(yōu)化。目前,新思科技正在面向英特爾代工工藝技術(shù)開發(fā)IP,提供構(gòu)建多裸晶芯片封裝所需的互連,降低集成風(fēng)險(xiǎn)并加快產(chǎn)品上市時(shí)間。
    的頭像 發(fā)表于 08-12 09:50 ?876次閱讀

    Agile Analog擴(kuò)展合作版圖:攜手格芯提供定制模擬IP

    上,全面提供可定制化的模擬IP解決方案。這一合作不僅鞏固了Agile Analog在模擬IP設(shè)計(jì)領(lǐng)域的領(lǐng)先地位,也進(jìn)一步拓寬了格芯工藝技術(shù)的應(yīng)用邊界。
    的頭像 發(fā)表于 07-27 14:41 ?1347次閱讀

    思科技PCIe 7.0驗(yàn)證IP(VIP)的特性

    在近期的博文《新思科技率先推出PCIe 7.0 IP解決方案,加速HPC和AI等萬億參數(shù)領(lǐng)域的芯片設(shè)計(jì)》中,新思科技宣布推出綜合全面的PCI
    的頭像 發(fā)表于 07-24 10:11 ?1594次閱讀
    新<b class='flag-5'>思科</b>技PCIe 7.0驗(yàn)證<b class='flag-5'>IP</b>(VIP)的特性

    思科技推動(dòng)汽車光學(xué)技術(shù)的發(fā)展與創(chuàng)新

    2024年7月11日,由新思科技(Synopsys)主辦的“與光同行-2024車載光學(xué)技術(shù)研討會(huì)”在武漢圓滿落幕。此次活動(dòng)吸引了來自全國各地的汽車行業(yè)專家歡聚一堂,共同探討光學(xué)設(shè)計(jì)軟件
    的頭像 發(fā)表于 07-23 10:14 ?892次閱讀