一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

新思科技加快下一代設(shè)計 設(shè)計平臺成功獲的TSMC 5nm EUV工藝技術(shù)認證

西西 ? 作者:廠商供稿 ? 2018-10-23 14:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

此項認證為先進客戶設(shè)計提供了經(jīng)過驗證的、可隨時投產(chǎn)的流程。

重點:

IC Compiler II和Design Compiler Graphical提供了統(tǒng)一流程,實現(xiàn)最低功耗、最佳性能和最優(yōu)面積。

StarRC、PrimeTime和PrimeTime PX支持全流程設(shè)計實現(xiàn)并提供時序和功耗分析的signoff支持。

具有先進仿真解決方案的新思科技定制設(shè)計平臺支持最新5nm設(shè)計規(guī)則和FinFET器件模型。

2018年10月23日,中國 北京——新思科技(Synopsys, Inc.,納斯達克股票市場代碼: SNPS)宣布,新思科技數(shù)字和定制設(shè)計平臺通過了TSMC最先進的5nm EUV工藝技術(shù)認證。該認證是多年廣泛合作的結(jié)果,旨在提供更優(yōu)化的設(shè)計解決方案,加快下一代設(shè)計的發(fā)展進程。

Design Compiler? Graphical綜合工具經(jīng)過了嚴格的5nm啟用驗證,并證明了與IC Compiler? II布局布線工具在時序、面積、功耗和布線擁塞方面的相關(guān)一致性。Design Compiler Graphical 5nm創(chuàng)新技術(shù)可以實現(xiàn)最佳性能、最低功耗和最優(yōu)面積,這些新技術(shù)包括過孔支柱優(yōu)化、多位庫和引腳接入優(yōu)化。

IC Compiler II的增強功能是滿足設(shè)計密度要求的關(guān)鍵。在優(yōu)化過程中可內(nèi)在地處理復雜的、多變量以及二維的單元布局,同時最大限度提高下游可布線性以及整體的設(shè)計收斂。

新思科技PrimeTime?時序分析和signoff解決方案中的POCV分析已得到增強,能夠準確地捕獲由于工藝縮放和通常用于實現(xiàn)能源效率而采用的低電壓操作導致的非線性變化。此外,PrimeTime物理感知ECO已擴展到能夠支持更復雜的版圖規(guī)則,以改善擁塞、布局和引腳接入感知。

TSMC設(shè)計基礎(chǔ)設(shè)施市場部資深總監(jiān)Suk Lee表示,“5nm EUV技術(shù)是TSMC的核心里程碑,在提供業(yè)界最佳的工藝技術(shù)方面繼續(xù)擴大了我們在更廣泛行業(yè)中的領(lǐng)先地位。我們一直保持與新思科技的密切合作,簡化設(shè)計流程并縮短上市時間,以幫助我們的共同用戶在這一新的工藝節(jié)點上使用新思科技設(shè)計平臺。此次合作最大程度地使該工藝在高性能計算和超低功耗移動應用上得以發(fā)揮優(yōu)勢。我們期待為下一代工藝節(jié)點繼續(xù)合作?!?/p>

新思科技芯片設(shè)計事業(yè)部營銷與商務開發(fā)副總裁Michael Jackson表示,“我們始終保持與TSMC廣泛合作,幫助我們的共同用戶在新思科技設(shè)計平臺上充分利用TSMC 5nm工藝技術(shù)的優(yōu)勢,從而加快世界領(lǐng)先的高密度芯片從設(shè)計到生產(chǎn)的過程,實現(xiàn)最低功耗、最佳性能和最優(yōu)面積?!?/p>

新思科技設(shè)計平臺相關(guān)技術(shù)文件、庫和寄生參數(shù)數(shù)據(jù)可以從TSMC獲得,并用于5nm工藝技術(shù)。通過TSMC 5nm FinFET工藝認證的新思科技設(shè)計平臺的關(guān)鍵工具和功能包括:

IC Compiler II布局和布線:全自動、全著色布線和提取支持,新一代布局及布局合法化技術(shù)能夠進一步減少單元占用空間,以及面向高設(shè)計利用率的先進布局合法化技術(shù)和引腳接入建模。

PrimeTime時序signoff:針對低電壓和增強型ECO技術(shù)的先進片上變異建模,支持新的物理設(shè)計規(guī)則。

PrimeTime PX功耗分析:先進的功耗建模,可準確分析超高密度標準單元設(shè)計的漏電影響。

StarRC提取signoff:先進的建模以處理5nm器件的復雜性,以及一套通用技術(shù)文件用于保證從邏輯綜合到布局布線到signoff的寄生參數(shù)提取一致性。

IC Validator物理signoff:原生開發(fā)的合格DRC、LVS和金屬填充運行集,與TSMC設(shè)計規(guī)則同時發(fā)布。

HSPICE?、CustomSim?和FineSim?仿真解決方案:支持Monte Carlo的FinFET器件建模,以及精確的電路仿真結(jié)果,用于模擬、邏輯、高頻和SRAM設(shè)計。

CustomSim可靠性分析:針對5nm EM規(guī)則的精確動態(tài)晶體管級IR/EM分析。

Custom Compiler?定制設(shè)計:支持全新5nm設(shè)計規(guī)則、著色流程、多晶硅通道區(qū)域以及新的MEOL連接要求。

NanoTime定制設(shè)計時序分析:針對5nm器件的運行時間和內(nèi)存優(yōu)化,F(xiàn)inFET堆的POCV分析,以及面向定制邏輯、宏單元和嵌入式SRAM的增強型信號完整性分析。

ESP-CV定制設(shè)計功能驗證:面向SRAM、宏單元和庫單元設(shè)計的晶體管級符號等價性檢查。

關(guān)于新思?

新思科技(Synopsys, Inc.,納斯達克股票市場代碼: SNPS)致力于創(chuàng)新改變世界,在芯片到軟件的眾多領(lǐng)域,新思科技始終引領(lǐng)技術(shù)趨勢,與全球科技公司緊密合作,共同開發(fā)人們所依賴的電子產(chǎn)品和軟件應用。新思科技是全球排名第一的芯片自動化設(shè)計解決方案提供商,全球排名第一的芯片接口IP供應商,同時也是信息安全和軟件質(zhì)量的全球領(lǐng)導者。作為半導體、人工智能汽車電子及軟件安全等產(chǎn)業(yè)的核心技術(shù)驅(qū)動者,新思科技的技術(shù)一直深刻影響著當前全球五大新興科技創(chuàng)新應用:智能汽車、物聯(lián)網(wǎng)、人工智能、云計算和信息安全。

新思科技成立于1986年,總部位于美國硅谷,目前擁有13000多名員工,分布在全球100多個分支機構(gòu)。2018財年預計營業(yè)額31億美元,擁有3000多項已批準專利,為美國標普500指數(shù)成分股龍頭企業(yè)。

自1995年在中國成立新思科技以來,新思科技已在北京、上海、深圳、廈門、武漢、西安、南京、香港、澳門九大城市設(shè)立機構(gòu),員工人數(shù)超過1100人,建立了完善的技術(shù)研發(fā)和支持服務體系,秉持“加速創(chuàng)新、推動產(chǎn)業(yè)、成就客戶”的理念,與產(chǎn)業(yè)共同發(fā)展,成為中國半導體產(chǎn)業(yè)快速發(fā)展的優(yōu)秀伙伴和堅實支撐。新思科技攜手合作伙伴共創(chuàng)未來,讓明天更有新思!

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • TSMC
    +關(guān)注

    關(guān)注

    3

    文章

    178

    瀏覽量

    85457
  • 新思科技
    +關(guān)注

    關(guān)注

    5

    文章

    866

    瀏覽量

    51503
  • EUV
    EUV
    +關(guān)注

    關(guān)注

    8

    文章

    609

    瀏覽量

    87224
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    下一代高速芯片晶體管解制造問題解決了!

    的過渡步驟。 不過2017 年提出的叉片設(shè)計初始版本似乎過于復雜,無法以可接受的成本和良率進行制造?,F(xiàn)在,Imec 推出了其叉片晶體管設(shè)計的改進版本,該設(shè)計有望更易于制造,同時仍能為下一代工藝技術(shù)提供功率
    發(fā)表于 06-20 10:40

    下一代PX5 RTOS具有哪些優(yōu)勢

    許多古老的RTOS設(shè)計至今仍在使用,包括Zephyr(1980年)、Nucleus(1990年)和FreeRTOS(2003年)。所有這些舊設(shè)計都有專有的API,通常更大、更慢,并且缺乏下一代RTOS的必要安全
    的頭像 發(fā)表于 06-19 15:06 ?432次閱讀

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實現(xiàn)流片成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標準封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實現(xiàn)首次流片成功。這里程碑彰顯了我們持續(xù)提供高性能車
    的頭像 發(fā)表于 04-16 10:17 ?287次閱讀
    Cadence UCIe IP在Samsung Foundry的<b class='flag-5'>5nm</b>汽車<b class='flag-5'>工藝</b>上實現(xiàn)流片<b class='flag-5'>成功</b>

    羅德與施瓦茨和高通合作加速下一代無線通信發(fā)展

    羅德與施瓦茨(以下簡稱“R&S”)與高通成功驗證了13 GHz頻段的5G NR連接的高吞吐量性能,該頻段屬于擬議的FR3頻率范圍。雙方在MWC 2025大會上聯(lián)合展示這里程碑技術(shù)成果
    的頭像 發(fā)表于 03-05 16:26 ?546次閱讀

    納米壓印技術(shù):開創(chuàng)下一代光刻的新篇章

    光刻技術(shù)對芯片制造至關(guān)重要,但傳統(tǒng)紫外光刻受衍射限制,摩爾定律面臨挑戰(zhàn)。為突破瓶頸,下一代光刻(NGL)技術(shù)應運而生。本文將介紹納米壓印技術(shù)(NIL)的原理、發(fā)展、應用及設(shè)備,并探討其
    的頭像 發(fā)表于 02-13 10:03 ?1999次閱讀
    納米壓印<b class='flag-5'>技術(shù)</b>:開創(chuàng)<b class='flag-5'>下一代</b>光刻的新篇章

    消息稱臺積電3nm、5nm和CoWoS工藝漲價,即日起效!

    )計劃從2025年1月起對3nm、5nm先進制程和CoWoS封裝工藝進行價格調(diào)整。 先進制程2025年喊漲,最高漲幅20% 其中,對3nm、5nm
    的頭像 發(fā)表于 01-03 10:35 ?648次閱讀

    AMD EPYC嵌入式9004和8004系列處理器介紹

    AMD EPYC 嵌入式 9004 和 8004 系列處理器利用“Zen 4”與“Zen 4c”核心架構(gòu)(采用 TSMC 5nm 工藝技術(shù)實現(xiàn))的性能和效率優(yōu)勢,實現(xiàn)了全新的核心密度和每瓦性能。最高
    的頭像 發(fā)表于 12-18 15:57 ?1651次閱讀
    AMD EPYC嵌入式9004和8004系列處理器介紹

    臺積電產(chǎn)能爆棚:3nm5nm工藝供不應求

    臺積電近期成為了高性能芯片代工領(lǐng)域的明星企業(yè),其產(chǎn)能被各大科技巨頭瘋搶。據(jù)最新消息,臺積電的3nm5nm工藝產(chǎn)能利用率均達到了極高水平,其中3nm將達到100%,而
    的頭像 發(fā)表于 11-14 14:20 ?942次閱讀

    安森美推出基于BCD工藝技術(shù)的Treo平臺

    近日,安森美(onsemi,納斯達克股票代號:ON)宣布推出Treo平臺,這是個采用先進的65nm節(jié)點的BCD(Bipolar–CMOS-DMOS)工藝技術(shù)構(gòu)建的模擬和混合信號
    的頭像 發(fā)表于 11-12 11:03 ?931次閱讀

    西門子EDA發(fā)布下一代電子系統(tǒng)設(shè)計平臺

    西門子EDA正式發(fā)布了下一代電子系統(tǒng)設(shè)計平臺Xepdition 2409, HyperLynx 2409。本次開創(chuàng)性的版本升級將為電子系統(tǒng)設(shè)計行業(yè)帶來新的變革。
    的頭像 發(fā)表于 10-12 14:01 ?848次閱讀

    消息稱下一代奧迪A5將首搭華為智駕方案

    近日,汽車行業(yè)傳來振奮人心的消息,下一代奧迪A5車型將在中國市場首次搭載華為智能駕駛解決方案,這舉措標志著奧迪在智能駕駛領(lǐng)域的又重大突破。據(jù)悉,這款新車基于先進的PPC
    的頭像 發(fā)表于 08-16 17:29 ?1386次閱讀

    今日看點丨消息稱下一代奧迪 A5將首次搭載華為智駕方案;思科全球裁員6300人

    1. 消息稱下一代奧迪 A5 在中國將首次搭載華為智駕方案 ? 據(jù)報道,下一代奧迪 A5 基于 PPC 平臺打造,在中國將搭載華為智能駕駛解
    發(fā)表于 08-15 11:31 ?1238次閱讀

    日產(chǎn)汽車與本田推進下一代軟件平臺技術(shù)的共同研發(fā)項目

    8月2日,國際知名媒體如路透社等報道,日本汽車制造業(yè)兩大巨頭——日產(chǎn)汽車與本田汽車,于本周四聯(lián)合發(fā)布聲明,正式宣布攜手推進下一代軟件平臺技術(shù)的共同研發(fā)項目。此舉標志著雙方自今年3月確立的戰(zhàn)略合作伙伴關(guān)系進
    的頭像 發(fā)表于 08-03 15:03 ?1556次閱讀

    IaaS+on+DPU(IoD)+下一代高性能算力底座技術(shù)白皮書

    大規(guī)模生產(chǎn)環(huán)境落地應用的條件。某種程度上,IoD 技術(shù)已成為下一代高性能算力底座的核心技術(shù)與最佳實踐。 白皮書下載:*附件:IaaS+on+DPU(IoD)+下一代高性能算力底座+
    發(fā)表于 07-24 15:32

    三星10.7Gbps LPDDR5X在聯(lián)發(fā)科技下一代天璣移動平臺上完成驗證

    三星今日宣布,已成功在聯(lián)發(fā)科技的下一代天璣旗艦移動平臺完成其最快的10.7千兆比特/秒(Gbps)LPDDR5X DRAM驗證。 此次10.7Gbps運行速度的驗證,使用三星的16G
    的頭像 發(fā)表于 07-16 15:55 ?1043次閱讀